電子線路與數(shù)字邏輯知到智慧樹章節(jié)測試課后答案2024年秋南昌大學_第1頁
電子線路與數(shù)字邏輯知到智慧樹章節(jié)測試課后答案2024年秋南昌大學_第2頁
電子線路與數(shù)字邏輯知到智慧樹章節(jié)測試課后答案2024年秋南昌大學_第3頁
電子線路與數(shù)字邏輯知到智慧樹章節(jié)測試課后答案2024年秋南昌大學_第4頁
電子線路與數(shù)字邏輯知到智慧樹章節(jié)測試課后答案2024年秋南昌大學_第5頁
已閱讀5頁,還剩11頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

電子線路與數(shù)字邏輯知到智慧樹章節(jié)測試課后答案2024年秋南昌大學第一章單元測試

求一個邏輯函數(shù)的反函數(shù)可采用對偶定理。

A:對B:錯

答案:錯對一個邏輯表達式采用公式化簡法,得到的最簡與或表達式不一定相同。

A:對B:錯

答案:對一組四位二進制數(shù)組成的BCD碼能表示十六以內(nèi)的任何一個十進制數(shù)。

A:錯B:對

答案:錯表示任意兩位無符號十進制數(shù)需要

位二進制數(shù)。

A:7B:9C:8D:6

答案:7標準或-與式是由

構成的邏輯表達式。

A:最小項相或B:或項相與C:與項相或D:最大項相與

答案:最大項相與函數(shù)F=AB+BC,使F=1的輸入ABC組合為

A:ABC=000B:ABC=101C:ABC=010D:ABC=110

答案:ABC=110

在下列各組變量取值中,能使函數(shù)F(A,B,C,D)=∑m(0,1,2,4,6,13)的值為1的是

A:1110B:1001C:1100D:0110

答案:0110在四變量卡諾圖中有

個小方格是“1”。

A:13B:6C:12D:5

答案:5若將一個異或門(設輸入端為A、B)當作反相器使用,則A、B端應

連接。

A:A和B并聯(lián)使用B:A或B中有一個接高電平C:不能實現(xiàn)D:A或B中有一個接低電平

答案:A或B中有一個接高電平下列四種類型的邏輯門中,可以用

實現(xiàn)與、或、非三種基本運算。

A:非門B:與非門C:或門D:與門

答案:與非門

第二章單元測試

一般而言,同類型的門電路帶下一級電路門的個數(shù)是不受限的。

A:錯B:對

答案:錯集電極開路門可以實現(xiàn)高電壓、大電流驅動。

A:錯B:對

答案:對三極管作為開關時工作區(qū)域是

。

A:放大區(qū)+截止區(qū)B:飽和區(qū)+放大區(qū)C:放大區(qū)+擊穿區(qū)D:擊穿區(qū)+截止區(qū)

答案:放大區(qū)+截止區(qū)某集成電路芯片,查手冊知其最大輸出低電平VOL(max)=0.5V,最大輸入低電平VIL(max)=0.8V,最小輸出高電平VOH(min)=2.7V,最小輸入高電平VIH(min)=2.0V,則其低電平噪聲容限VNL=

A:0.3VB:0.6VC:0.4VD:1.2V

答案:0.3V某集成門電路,其低電平輸入電流為1.0mA,高電平輸入電流為10μA,最大灌電流為8mA,最大拉電流為400μA,則其扇出系數(shù)為N=

A:20B:8C:10D:40

答案:8已知圖示電路中各MOSFET管的=2V,若忽略電阻上的壓降,則電路

中的管子處于導通狀態(tài)。

A:④B:③C:①D:②

答案:④

以下電路圖是(

A:與非門B:三態(tài)門C:或非門D:反相器

答案:或非門

OC門在使用時須在(

)之間接一電阻。

A:輸出與外接電源B:輸入與外接電源C:輸出與輸入D:輸出與地

答案:輸出與外接電源TTL門電路的灌電流負載發(fā)生在輸出(

)電平情況下。負載電流越大,則門電路輸出電壓越(

)。

A:高,低B:高,高C:低,高D:低,低

答案:低,高如圖示LSTTL門電路,當=0時,F(xiàn)的狀態(tài)為

A:F=AB

B:C:D:

答案:

第三章單元測試

組合邏輯電路中的冒險是由于

引起的。

A:電路有多個輸出B:電路未達到最簡C:電路中的時延

D:邏輯門類型不同

答案:電路中的時延

在二進制譯碼器中,若輸入有4位代碼,則輸出有

個信號。

A:2B:8C:16D:4

答案:16當二輸入與非門輸入為

變化時,輸出可能有競爭冒險。

A:10→11B:11→01C:00→10D:01→10

答案:01→10在圖中,能實現(xiàn)函數(shù)的電路為

。

A:電路(c)B:電路(b)C:電路(a)D:都不是

答案:電路(c)組合邏輯電路任何時刻的輸出信號,與該時刻的輸入信號有關,與以前的輸入信號無關。

A:對B:錯

答案:對多位加法器采用超前進位的目的是簡化電路結構。

A:對B:錯

答案:錯用4選1數(shù)據(jù)選擇器實現(xiàn)一個四變量的組合邏輯函數(shù),其答案是不唯一的。

A:對B:錯

答案:對普通編碼器在任何時刻只允許有1路有效信號到達編碼器的輸入端。

A:錯B:對

答案:對編碼器的特點是允許同時輸入多個編碼信號,且只對其中優(yōu)先權最高的信號進行編碼。

A:錯B:對

答案:錯當傳送十進制數(shù)5時,在余3BCD碼奇校驗碼的校驗位上值應為1。

A:錯B:對

答案:錯

第四章單元測試

如圖所示為由或非門構成的基本SR鎖存器,輸入S、R的約束條件是

。

A:S+R=1B:S+R=0C:SR=1D:SR=0

答案:SR=0

假設JK觸發(fā)器的現(xiàn)態(tài)Qn=0,要求Qn+1=0,則應使

。

A:J=K=1B:J=0,K=×C:J=1,K=×D:J=×,K=0

答案:J=0,K=×如圖所示為某計數(shù)器的時序圖,由此可判定該計數(shù)器為

。

A:八進制計數(shù)器B:九進制計數(shù)器C:四進制計數(shù)器D:十進制計數(shù)器

答案:十進制計數(shù)器電路如圖所示。設電路中各觸發(fā)器當前狀態(tài)Q2Q1Q0為110,請問時鐘CP作用下,觸發(fā)器下一狀態(tài)為

A:101

B:111C:110D:010

答案:1114位移位寄存器,現(xiàn)態(tài)Q0Q1Q2Q3為1100,經(jīng)左移1位后其次態(tài)為

。

A:0011或1111B:1011或1110C:0011或1011D:1000或1001

答案:1000或1001在設計穩(wěn)定性和工作頻率要求較高的中大規(guī)模時序系統(tǒng)時一般采用同步時序電路來設計。

A:對B:錯

答案:對所有觸發(fā)器的時鐘端并沒有完全連接在一起的時序邏輯電路是異步時序邏輯電路。

A:對B:錯

答案:對若要設計一個能產(chǎn)生序列信號001111011的移位寄存器序列信號發(fā)生器,則至少需要4個觸發(fā)器。

A:對B:錯

答案:對移位寄存器除了可以寄存代碼,還可實現(xiàn)數(shù)據(jù)的串行-并行轉換,但不能用于數(shù)值運算和處理。

A:對B:錯

答案:錯對于維持阻塞結構的D觸發(fā)器,當CP=1期間,輸入信號D由1跳轉到0,則由于=D,輸出狀態(tài)Q也由1跳轉到0。

A:對B:錯

答案:錯

第五章單元測試

單穩(wěn)態(tài)觸發(fā)器的主要用途是()。

A:整形、延時、鑒幅B:整形、鑒幅、定時C:延時、定時、存儲D:延時、定時、整形

答案:延時、定時、整形為了將正弦信號轉換成與之頻率相同的脈沖信號,可采用()。

A:施密特觸發(fā)器B:多諧振蕩器C:單穩(wěn)態(tài)觸發(fā)器D:移位寄存器

答案:施密特觸發(fā)器自動產(chǎn)生矩形波脈沖信號為()。

A:單穩(wěn)態(tài)觸發(fā)器B:T觸發(fā)器C:多諧振蕩器D:施密特觸發(fā)器

答案:多諧振蕩器已知某電路的輸入輸出波形如圖所示,則該電路可能為(

)。

A:單穩(wěn)態(tài)觸發(fā)器B:多諧振蕩器C:雙穩(wěn)態(tài)觸發(fā)器D:施密特觸發(fā)器

答案:單穩(wěn)態(tài)觸發(fā)器由555定時器構成的電路如圖所示,該電路的名稱是(

)。

A:單穩(wěn)態(tài)觸發(fā)器B:SR觸發(fā)器C:施密特觸發(fā)器D:多諧振蕩器

答案:多諧振蕩器單穩(wěn)態(tài)觸發(fā)器的兩個狀態(tài)分別是穩(wěn)態(tài)和暫穩(wěn)態(tài)。

A:對B:錯

答案:對利用多諧振蕩器可以實現(xiàn)脈沖延時功能。

A:對B:錯

答案:錯將三角波變換為矩形波,需選用()。

A:多諧振蕩器B:施密特觸發(fā)器C:單穩(wěn)態(tài)觸發(fā)器D:雙穩(wěn)態(tài)觸發(fā)器

答案:施密特觸發(fā)器滯后性是()的基本特性。

A:多諧振蕩器B:施密特觸發(fā)器C:T觸發(fā)器D:單穩(wěn)態(tài)觸發(fā)器

答案:施密特觸發(fā)器當555定時器正常工作情況下,8腳電壓為15V,5腳電壓為12V,6腳電壓為11V,2腳電壓為5.5V,則定時器的3腳輸出為()。

A:不確定B:高電平C:保持D:低電平

答案:高電平

第六章單元測試

8位D/A轉換器當輸入數(shù)字量只有最低位為1時,輸出電壓為0.02V,若輸入數(shù)字量只有最高位為1時,則輸出電壓為()V。

A:2.56B:都不是C:1.27D:0.039

答案:2.56D/A轉換器的主要參數(shù)有()、轉換精度和轉換速度。

A:參考電壓B:輸入電阻C:輸出電阻D:分辨率

答案:分辨率如圖所示R-2R網(wǎng)絡型D/A轉換器的轉換公式為(

)。

A:

B:

C:

D:

答案:

DAC的滿程電壓一定時,數(shù)字位位數(shù)越高,能夠分辨的電壓越大。

A:對B:錯

答案:錯權電流DAC通常采用恒壓源取代電阻網(wǎng)絡。

A:對B:錯

答案:錯8位二進制權電阻DAC,其權電阻分別為R、2R、4R、…、256R。

A:對B:錯

答案:錯DAC

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論