版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、1,2,第4章 微處理器外部特性,教學重點 最小組態(tài)下的引腳信號和總線形成 最小組態(tài)下的總線時序 IBM PC總線,3,4.1 8088的引腳信號和總線形成,外部特性表現(xiàn)在其引腳信號上,學習時請?zhí)貏e關注以下幾個方面: 引腳功能指引腳信號的定義、作用;通常采用英文單詞或其縮寫表示 信號流向指信號是從芯片向外輸出,還是從外部輸入芯片,抑或是雙向的 有效電平指起作用的有效信號電平:高/低電平;上升/下降邊沿有效 三態(tài)能力輸出正常的低電平、高電平外,還可以輸出高阻的第三態(tài),4,4.1.1 8088的兩種組態(tài)模式,兩種組態(tài)構成兩種不同規(guī)模的應用系統(tǒng) 最小組態(tài)模式 構成小規(guī)模的應用系統(tǒng) 8088本身提供所
2、有的系統(tǒng)總線信號 最大組態(tài)模式 構成較大規(guī)模的應用系統(tǒng),例如可以接入數(shù)值協(xié)處理器8087 8088和總線控制器8288共同形成系統(tǒng)總線信號,5,4.1.1 8088的兩種組態(tài)模式(續(xù)),兩種組態(tài)通過MN/-MX引腳信號進行選擇 引腳MN/-MX接高電平為最小組態(tài)模式 引腳MN/-MX接低電平為最大組態(tài)模式 兩種組態(tài)下的內(nèi)部操作并沒有區(qū)別,IBM PC/XT機采用最大組態(tài)模式 本書以最小組態(tài)展開基本原理,6,8088的引腳,1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 17 18 19 20,40 39 38 37 36 35 34 33 32 31 30 29
3、28 27 26 25 24 23 22 21,GND A14 A13 A12 A11 A10 A9 A8 AD7 AD6 AD5 AD4 AD3 AD2 AD1 AD0 NMI INTR CLK GND,VCC A15 A16/S3 A17/S4 A18/S5 A19/S6 -SS0 (HIGH) MN/-MX -RD HOLD (-RQ0/-GT0) HLDA (-RQ1/-GT1) -WR (-LOCK) IO/-M (-S2) DT/-R (-S1) DEN (-S0 ) ALE -INTA -TEST READY RESET,8088,7,4.1.2 最小組態(tài)的引腳信號,數(shù)據(jù)和地址線
4、 讀寫控制引腳 中斷請求和響應引腳 總線請求和響應引腳 其它引腳,8,1. 數(shù)據(jù)和地址引腳,AD7AD0(Address/Data) 地址/數(shù)據(jù)分時復用引腳,雙向、三態(tài) 在訪問存儲器或外設的總線操作周期中,這些引腳在第1個時鐘周期輸出存儲器或I/O端口的低8位地址A7A0 其他時間用于傳送8位數(shù)據(jù)D7D0,9,1. 數(shù)據(jù)和地址引腳(續(xù)1),A15A8(Address) 中間8位地址引腳,輸出、三態(tài) 在訪問存儲器或外設時,提供20位地址中中間8位的地址A15A8,10,1. 數(shù)據(jù)和地址引腳(續(xù)2),A19/S6A16/S3(Address/Status) 地址/狀態(tài)分時復用引腳,輸出、三態(tài) 這些
5、引腳在訪問存儲器的第1個時鐘周期輸出高4位地址A19A16 在訪問外設的第1個時鐘周期全部輸出低電平(訪問外設時不使用) 其他時間輸出狀態(tài)信號S6S3,11,2. 讀寫控制引腳,ALE(Address Latch Enable) 地址鎖存允許,輸出、三態(tài)、高電平有效 ALE引腳高有效時,表示復用引腳:AD7AD0和A19/S6A16/S3正在傳送地址信息 由于地址信息在這些復用引腳上出現(xiàn)的時間很短暫,所以系統(tǒng)可以利用ALE信號將地址信息鎖存起來,12,2. 讀寫控制引腳(續(xù)1),IO/-M(Input and Output/Memory) I/O或存儲器訪問,輸出、三態(tài) 該引腳輸出高電平時,表
6、示CPU將訪問I/O端口,這時地址總線A15A0提供16位I/O口地址 該引腳輸出低電平時,表示CPU將訪問存儲器,這時地址總線A19A0提供20位存儲器地址,13,2. 讀寫控制引腳(續(xù)2),-WR(Write) 寫控制,輸出、三態(tài)、低電平有效 有效時,表示CPU正在寫出數(shù)據(jù)給存儲器或I/O端口 -RD(Read) 讀控制,輸出、三態(tài)、低電平有效 有效時,表示CPU正在從存儲器或I/O端口讀入數(shù)據(jù),14,2. 讀寫控制引腳(續(xù)3),IO/-M、-WR 和-RD 是最基本的控制信號 3 者組合后,可產(chǎn)生4種基本的總線操作(周期),IO/-M、-WR 和-RD信號的組合,15,2. 讀寫控制引腳
7、(續(xù)4),READY 存儲器或I/O口就緒,輸入、高電平有效 在總線操作周期中,8088 CPU會在第3個時鐘周期( T3 )的前沿測試該引腳 如果測到高有效,CPU直接進入第4個時鐘周期(T4 ) 如果測到無效,CPU將插入等待周期Tw CPU在等待周期中仍然要監(jiān)測READY信號,有效則進入下一個時鐘周期,否則繼續(xù)插入等待周期Tw。,16,2. 讀寫控制引腳(續(xù)5),-DEN(Data Enable) 數(shù)據(jù)允許,輸出、三態(tài)、低電平有效 有效時,表示當前數(shù)據(jù)總線上正在傳送數(shù)據(jù),可利用它來控制對數(shù)據(jù)總線的驅(qū)動 DT/-R(Data Transmit/Receive) 數(shù)據(jù)發(fā)送/接收,輸出、三態(tài)
8、該信號表明當前總線上數(shù)據(jù)的流向 高電平時表示CPU向總線輸出數(shù)據(jù) 低電平時表示數(shù)據(jù)從總線輸入CPU,17,2. 讀寫控制引腳(續(xù)6),-SS0(System Status 0) 最小組態(tài)模式下的狀態(tài)輸出信號 它與IO/-M和一道,通過編碼指示CPU在最小組態(tài)下的 8 種工作狀態(tài): IO/-M 、DT/-R 、-SS0 1. 取指(000)5. 中斷響應(100) 2. 存儲器讀(001) 6. I/O讀(101) 3. 存儲器寫(010) 7. I/O寫(110) 4. 過渡狀態(tài)(011) 8. 暫停(111),與最大組態(tài)對比,18,3. 中斷請求和響應引腳,INTR(Interrupt Re
9、quest) 可屏蔽中斷請求,輸入、高電平有效 有效時,表示請求設備向CPU申請可屏蔽中斷 該請求的優(yōu)先級別較低,并可通過關中斷指令CLI清除標志寄存器中的IF標志、從而對中斷請求進行屏蔽,19,3. 中斷請求和響應引腳(續(xù)1),-INTA(Interrupt Acknowledge) 可屏蔽中斷響應,輸出、低電平有效 有效時,表示來自INTR引腳的中斷請求已被CPU響應,CPU進入中斷響應周期 中斷響應周期是連續(xù)的兩個,每個都發(fā)出有效響應信號,以便通知外設他們的中斷請求已被響應、并令有關設備將中斷向量號送到數(shù)據(jù)總線,20,3. 中斷請求和響應引腳(續(xù)2),NMI(Non-Maskable I
10、nterrupt) 不可屏蔽中斷請求,輸入、上升沿有效 有效時,表示外界向CPU申請不可屏蔽中斷 該請求的優(yōu)先級別高于INTR,并且不能在CPU內(nèi)被屏蔽 當系統(tǒng)發(fā)生緊急情況時,可通過他向CPU申請不可屏蔽中斷服務,21,4. 總線請求和響應引腳,HOLD 總線保持(即總線請求),輸入、高電平有效 有效時,表示總線請求設備向CPU申請占有總線 該信號從有效回到無效時,表示總線請求設備對總線的使用已經(jīng)結束,通知CPU收回對總線的控制權,22,4. 總線請求和響應引腳(續(xù)1),HLDA(HOLD Acknowledge) 總線保持響應(即總線響應),輸出、高電平有效 有效時,表示CPU已響應總線請求
11、并已將總線釋放此時CPU的地址總線、數(shù)據(jù)總線及具有三態(tài)輸出能力的控制總線將全面呈現(xiàn)高阻,使總線請求設備可以順利接管總線 待到總線請求信號HOLD無效,總線響應信號HLDA也轉為無效,CPU將重新獲得總線控制權,23,5. 其它引腳,RESET 復位請求,輸入、高電平有效 該信號有效,將使CPU回到其初始狀態(tài);當它再度返回無效時,CPU將重新開始工作 8088復位后CSFFFFH、IP0000H,復位后的程序入口在物理地址FFFF0H,24,5. 其它引腳(續(xù)1),CLK(Clock) 時鐘輸入 系統(tǒng)通過該引腳給CPU提供內(nèi)部定時信號。8088的標準工作時鐘為5MHz IBM PC/XT機的80
12、88采用了4.77MHz的時鐘,其時鐘周期約為210ns,25,5. 其它引腳(續(xù)2),Vcc 電源,向CPU提供5V電源 GND 地,向CPU提供參考地電平 MN/-MX(Minimum/Maximum) 組態(tài)選擇,輸入 接高電平時,8088引腳工作在最小組態(tài);反之,8088工作在最大組態(tài),26,5. 其它引腳(續(xù)3),-TEST 測試,輸入、低電平有效 該引腳與WAIT指令配合使用 當CPU執(zhí)行WAIT指令時,它將在每個時鐘周期對該引腳進行測試:如果無效,則程序踏步并繼續(xù)測試;如果有效,則程序恢復運行 也就是說,WAIT指令使CPU產(chǎn)生等待,直到引腳有效為止 在使用協(xié)處理器8087時,通過
13、-TEST引腳和WAIT指令,可使8088與8087的操作保持同步,27,“引腳”小結,CPU引腳是系統(tǒng)總線的基本信號,可以分成以下類: 8位數(shù)據(jù)線:D0D7 20位地址線:A0A19 控制線: ALE、IO/-M、-WR、-RD、READY INTR、-INTA、NMI,HOLD、HLDA RESET、CLK、 電源線:Vcc、GND,28,“引腳”提問,提問1: CPU引腳是如何與外部連接的呢? 解答:總線形成(第4.1.3節(jié)),提問2: CPU引腳是如何相互配合,實現(xiàn)總線操作、控制系統(tǒng)工作的呢? 解答:總線時序(第4.2節(jié)),29,系統(tǒng)構成,30,4.1.3 最小組態(tài)的總線形成,AD7A
14、D0,A15A8,A19/S6A16/S3,+5V,8088,ALE,8282,STB,系統(tǒng)總線信號,A19A16,A15A8,A7A0,D7D0,IO/-M -RD -WR,8282,STB,8282,STB,8286,T -OE,MN/-MX IO/-M -RD -WR,DT/-R -DEN,-OE,-OE,-OE,31,最小組態(tài)的總線形成,20位地址總線可采用3個三態(tài)透明鎖存器8282進行鎖存和驅(qū)動 8位數(shù)據(jù)總線可采用數(shù)據(jù)收發(fā)器8286進行驅(qū)動 系統(tǒng)控制信號由8088引腳直接提供,32,(1)地址總線形成鎖存器,采用3個8282進行鎖存和驅(qū)動 Intel 8282是三態(tài)透明鎖存器,類似有
15、Intel 8283和通用數(shù)字集成電路芯片373 三態(tài)輸出: 輸出控制信號有效時,允許數(shù)據(jù)輸出; 無效時,不允許數(shù)據(jù)輸出,輸出呈高阻狀態(tài) 透明:鎖存器的輸出能夠跟隨輸入端的變化而變化,有問題!,三態(tài),鎖存,33,三態(tài)門和D觸發(fā)器,三態(tài)門、D觸發(fā)器、鎖存器是微機接口電路中最常使用的幾類器件 三態(tài)門:驅(qū)動、隔離。多用在輸入場合。 D觸發(fā)器和鎖存器:信號的保持鎖存。多用在輸出場合。,控制1,控制2,控制3,控制4,總線,三態(tài)門,三態(tài)門,鎖存器 D觸發(fā)器,鎖存器 D觸發(fā)器,輸出,輸入,34,D觸發(fā)器,D Q C Q,電平鎖存,D Q C Q,上升沿鎖存,電平鎖存高電平通過,低電平鎖存 上升沿鎖存通常用
16、負脈沖后沿觸發(fā)鎖存,負脈沖的后沿鎖存,D Q C Q,S,R,帶有異步置位/清零端的電平控制的鎖存器,正脈沖的后沿鎖存,ALE,-WR,35,74LS273(8 D觸發(fā)器),具有異步清零端的8D觸發(fā)器 TTL工作電平 上升沿觸發(fā)鎖存,36,74LS373,具有三態(tài)輸出的透明鎖存器 TTL工作電平 LE 電平鎖存高電平有效 -OE 輸出允許,37,Intel 8282,具有三態(tài)輸出的透明鎖存器 TTL工作電平 STB 電平鎖存高電平有效 -OE 輸出允許,38,三態(tài)緩沖器,三態(tài)門具有單向 導通和三態(tài)的特性,C為低平(無效)時: 輸出為高阻抗(三態(tài)) C為高電平(有效)時: 輸出為輸入的反相,C,
17、A,F,輸出場合表示反相 輸入場合表示低電平有效,C,A,F,C,A,F,C,A,F,39,74LS244,雙4位單向緩沖器 分成4位的兩組 每組的控制端連接在一起 控制端低電平有效 輸出與輸入同相,40,雙向三態(tài)緩沖器,雙向三態(tài)門具有雙向?qū)ê腿龖B(tài)的特性,A,B,T,-OE,-OE0,導通 T1 AB T0 AB -OE1,不導通,41,Intel 8286,8位雙向緩沖器 控制端連接在一起, 低電平有效 可以雙向?qū)?輸出與輸入同相,-OE0,導通 T1 AB T0 AB -OE1,不導通,42,74LS245,8位雙向緩沖器 控制端連接在一起, 低電平有效 可以雙向?qū)?輸出與輸入同相,
18、-E0,導通 DIR1 AB DIR0 AB -E1,不導通,43,(2) 8位數(shù)據(jù)總線的形成,采用數(shù)據(jù)收發(fā)器8286進行雙向驅(qū)動 Intel 8286是8位三態(tài)雙向緩沖器,類似功能的器件還有Intel 8287、通用數(shù)字集成電路245等 另外,接口電路中也經(jīng)常使用三態(tài)單向緩沖器,例如通用數(shù)字集成電路244就是一個常用的雙4位三態(tài)單向緩沖器,44,(3) 系統(tǒng)控制信號的形成,由8088引腳直接提供 因為基本的控制信號8088引腳中都含有 例如:IO/-M、-WR、-RD等 其它信號的情況看詳圖,其它總線信號及總線形成,45,4.1.4 最大組態(tài)的引腳定義,8088的數(shù)據(jù)/地址等引腳在最大組態(tài)與
19、最小組態(tài)時相同 有些控制信號不相同,主要是用于輸出操作編碼信號,由總線控制器8288譯碼產(chǎn)生系統(tǒng)控制信號: -S2、-S1、-S03個狀態(tài)信號 -LOCK總線封鎖信號 QS1、QS0指令隊列狀態(tài)信號 -RQ/-GT0、-RQ/-GT12個總線請求/同意信號,46,IBM-PC的電路結構,8088 微 處 理 器,8087 協(xié) 處 理 器,8288 總線控制器,I/O 通 道,8259 中斷控制器,隨機存儲器 RAM,只讀存儲器ROM,8253 定時控制器,8237 DMA控制器,8255 并行接口,控制總線,數(shù)據(jù)總線,地址總線,地址鎖存器,數(shù)據(jù)收發(fā)器,揚聲器 接口,8284 時鐘發(fā)生器,鍵盤
20、接口,系統(tǒng)配置開關,CPU子系統(tǒng),板級總線,47,4.1.5 最大組態(tài)下的總線形成,系統(tǒng)總線信號,-MEMR -MEMW -IOR -IOW -INTA,DMA 應答電路,AENBRD -AEN,-AEN CEN,A19A12,A11A8,A7A0,D7D0,AD7AD0,A11A8,A19/S6A16/S3 A15A12,74LS245,74LS373,74LS373,G,G,-G DIR,74LS244,8088,-OE,8288,DT/-R DEN ALE,-S2-S0,-S2-S0,MN/-MX,-OE,-E,-MRDC -AMTW -IORC -AIOWC -INTA,48,最大組態(tài)
21、下的總線形成, 系統(tǒng)地址總線采用三態(tài)透明鎖存器74LS373和三態(tài)單向緩沖器74LS244 系統(tǒng)數(shù)據(jù)總線通過三態(tài)雙向緩沖器74LS245形成和驅(qū)動 系統(tǒng)控制總線主要由總線控制器8288形成 -MEMR -MEMW -IOR -IOW -INTA,49,4.2 8088的總線時序,時序(Timing)描述各信號隨時間的變化及相互間的因果關系。 總線時序描述CPU引腳如何實現(xiàn)總線操作 CPU時序決定系統(tǒng)各部件間的同步和定時,什么是總線操作?,50,4.2 8088的總線時序(續(xù)1),總線操作是指CPU通過總線對外進行的各種操作 8088的總線操作主要有: 存儲器及I/O的讀操作 存儲器及I/O的寫
22、操作 中斷響應操作 總線請求及響應操作 總線空閑指CPU正進行內(nèi)部操作、不進行對外操作的總線空閑狀態(tài)Ti,什么是總線周期?,51,4.2 8088的總線時序(續(xù)2),總線周期是指CPU通過總線與外部(存儲器或I/O端口)進行一次數(shù)據(jù)交換的過程 指令周期是指一條指令經(jīng)取指、譯碼、操作數(shù)讀寫直到指令完成所需要的時間 8088的基本總線周期為 4 個時鐘周期 4個時鐘周期編號為T1、T2、T3和T4 總線周期中的時鐘周期也被稱作“T狀態(tài)” 時鐘周期的時間長度就是時鐘頻率的倒數(shù) 需要延長總線周期時可插入等待狀態(tài)Tw,何時產(chǎn)生何種總線周期?,演示,52,4.2 8088的總線時序(續(xù)3),任何指令的取指
23、都會產(chǎn)生存儲器讀總線周期,讀取的內(nèi)容是指令代碼 任何一條以存儲單元為源操作數(shù)的指令都將引起存儲器讀總線周期,任何一條以存儲單元為目的操作數(shù)的指令都將引起存儲器寫總線周期 執(zhí)行IN指令產(chǎn)生I/O讀總線周期,執(zhí)行OUT指令產(chǎn)生I/O寫總線周期 CPU響應可屏蔽中斷時產(chǎn)生中斷響應總線周期 指令 add bx, ax 將產(chǎn)生那些總線周期?,如何實現(xiàn)同步?,53,4.2 8088的總線時序(續(xù)4),總線操作中的時序同步 CPU總線周期采用同步時序: 各部件都以系統(tǒng)時鐘信號為基準 當相互不能配合時,快速部件(CPU)插入等待狀態(tài)等待慢速部件(I/O和存儲器) CPU與外設接口常采用異步時序,它們通過應答聯(lián)
24、絡信號實現(xiàn)同步操作,54,4.2.1 最小組態(tài)的總線時序,本節(jié)展開微處理器最基本的 4 種總線周期 存儲器讀總線周期 存儲器寫總線周期 I/O讀總線周期 I/O寫總線周期,55,存儲器寫總線周期,T4,T3,T2,T1,ALE,CLK,A19/S6A16/S3,A15A8,AD7AD0,A15A8,A7A0,輸出數(shù)據(jù),A19A16,S6S3,READY,(高電平),IO/-M,-WR,56,存儲器寫總線周期,T1狀態(tài)輸出20位存儲器地址A19 A0 , IO/-M輸出低電平,表示存儲器操作;ALE輸出正脈沖,表示復用總線輸出地址 T2狀態(tài)輸出控制信號-WR和數(shù)據(jù)D7D0 T3和Tw狀態(tài)檢測數(shù)據(jù)
25、傳送是否能夠完成 T4狀態(tài)完成數(shù)據(jù)傳送,57,I/O寫總線周期,T4,T3,T2,T1,ALE,CLK,A19/S6A16/S3,A15A8,AD7AD0,A15A8,A7A0,輸出數(shù)據(jù),0000,S6S3,READY,(高電平),IO/-M,-WR,58,I/O寫總線周期,T1狀態(tài)輸出16位I/O地址A15A0,IO/-M輸出高電平,表示I/O操作;ALE輸出正脈沖,表示復用總線輸出地址 T2狀態(tài)輸出控制信號-WR和數(shù)據(jù)D7D0 T3和Tw狀態(tài)檢測數(shù)據(jù)傳送是否能夠完成 T4狀態(tài)完成數(shù)據(jù)傳送,59,存儲器讀總線周期,T4,T3,T2,T1,ALE,CLK,A19/S6A16/S3,A15A8,
26、AD7AD0,A15A8,A7A0,輸入數(shù)據(jù),A19A16,S6S3,READY,(高電平),IO/-M,-RD,演示,60,存儲器讀總線周期,T1狀態(tài)輸出20位存儲器地址A19A0 , IO/-M輸出低電平,表示存儲器操作;ALE輸出正脈沖,表示復用總線輸出地址 T2狀態(tài)輸出控制信號-RD T3和Tw狀態(tài)檢測數(shù)據(jù)傳送是否能夠完成 T4狀態(tài)前沿讀取數(shù)據(jù),完成數(shù)據(jù)傳送,61,I/O讀總線周期,T4,T3,T2,T1,ALE,CLK,A19/S6A16/S3,A15A8,AD7AD0,A15A8,A7A0,輸入數(shù)據(jù),S6S3,READY,(高電平),IO/-M,-RD,0000,62,I/O讀總線
27、周期,T1狀態(tài)輸出16位I/O地址A15A0 ,IO/-M輸出高電平,表示I/O操作;ALE輸出正脈沖,表示復用總線輸出地址 T2狀態(tài)輸出控制信號-RD T3和Tw狀態(tài)檢測數(shù)據(jù)傳送是否能夠完成 T4狀態(tài)前沿讀取數(shù)據(jù),完成數(shù)據(jù)傳送,63,插入等待狀態(tài)Tw,同步時序通過插入等待狀態(tài),來使速度差別較大的兩個部件保持同步 在讀寫總線周期中,判斷是否插入Tw 1.在 T3 的前沿檢測READY引腳是否有效 2. 如果READY無效,在 T3 和 T4 之 間插入一個等效于 T3 的 Tw ,并在 Tw 前沿繼續(xù)檢測READY引腳是否有效 3.如果READY有效,執(zhí)行完該 T 狀態(tài),進入 T4狀態(tài),演示,
28、64,4.2.2 最大組態(tài)下的寫總線時序,111,110,A15A8,A19A16,S6S3,由8288 產(chǎn)生,ALE,-S2-S0,CLK,A19/S6A16/S3,A15A8,DEN,寫命令,AD7AD0,A7A0,輸出數(shù)據(jù),DT/-R,-AMWTC,-MWTC,65,4.2.2 最大組態(tài)下的讀總線時序,111,101,A15A8,A19A16,S6S3,ALE,-S2-S0,CLK,A19/S6A16/S3,A15A8,DEN,由8288 產(chǎn)生,輸入數(shù)據(jù),A7A0,AD7AD0,DT/-R,-MRDC,66,4.5 微機系統(tǒng)總線,微機系統(tǒng)采用總線結構。系統(tǒng)中主要部件通過系統(tǒng)總線相互連接、
29、實現(xiàn)數(shù)據(jù)傳輸,并使微機系統(tǒng)具有組態(tài)靈活、易于擴展等諸多優(yōu)點 廣泛應用的總線都實現(xiàn)了標準化,便于互連各個部件時遵循共同的總線規(guī)范。接口的任一方只需要根據(jù)總線標準的要求來實現(xiàn)和完成接口的功能,而不必了解對方的接口方式。 總線接口也是一種通用的接口技術,PC/AT總線(ISA總線),67,4.5.1 微機總線概述,總線連接方法廣泛用于微機系統(tǒng)的各個連接層次上 內(nèi)部總線大規(guī)模集成電路芯片內(nèi)部,如微處理器的內(nèi)部總線 片級和板級總線主機板中微處理器、存儲器及I/O接口電路之間,主機模板與各種接口模板之間,如I2C總線、SPI總線、PC總線、PCI總線 外部總線微機系統(tǒng)之間以及微機系統(tǒng)與外部設備之間,如US
30、B總線、Centronics(并口)總線、RS-232C(串口)總線,68,芯片總線(Chip Bus),一個大規(guī)模集成電路芯片內(nèi)部,或一個較小系統(tǒng)中各種不同器件連接在一起的總線;用于芯片級互連 芯片總線也稱為局部總線(Local Bus) 微處理器的引腳信號就是芯片總線 微處理器內(nèi)部的控制器、運算器、寄存器之間,還有系統(tǒng)主機板上CPU、存儲器、接口電路等之間通常就是利用芯片級總線互連的,圖示,69,內(nèi)總線(Internal Bus),微機系統(tǒng)中模板與模板間連接的總線,是微機系統(tǒng)所特有的總線;用于模板級的互連 (微機的)內(nèi)總線也被稱為板級總線或系統(tǒng)總線(System Bus),多數(shù)已實現(xiàn)標準化
31、,例如STD總線、ISA總線等。 微機主板的各種擴展插槽多屬于內(nèi)總線,圖示,70,外總線(External Bus),微機系統(tǒng)之間或微機系統(tǒng)與其外設進行通信的總線,用于設備級互連 (微機的)外總線過去又稱為通信總線,主要指串行通信總線,例如RS-232C 現(xiàn)在,外總線的意義常延伸為外設總線,主要用于連接各種外設 外總線種類較多,常與連接設備有關,例如Centronics并行打印機總線、IEEE 488智能儀器儀表并行總線(又稱為GPIB總線),圖示,71,常見系統(tǒng)總線,在微機發(fā)展和應用中出現(xiàn)了許多種內(nèi)、外總線標準 第 1 個標準化的微機總線 S-100 總線 面向工業(yè)控制領域的 STD 總線
32、32位PC機上的ISA系統(tǒng)總線、EISA總線、VESA總線、PCI總線、USB總線等,圖示,72,4.5.2 IBM PC總線,IBM PC總線是IBM PC/XT機上使用的8位系統(tǒng)總線 有62條信號線,用雙列插槽連接,分A面(元件面)和B面(焊接面) 實際上是8088 CPU核心電路總線的擴充和重新驅(qū)動 與最大組態(tài)下的8088總線相似,73,1. PC總線信號功能,D0D78位雙向數(shù)據(jù)線 A0A1920位輸出地址線 ALE地址鎖存允許,每個CPU 總線周期的T1 狀態(tài)高電平有效 -MEMR存儲器讀,輸出、低電平有效 -MEMW存儲器寫,輸出、低電平有效 -IORI/O讀,輸出、低電平有效 -
33、IOWI/O寫,輸出、低電平有效 I/O CH RDYI/O通道準備好,輸入、 高電平有效,74,1. PC總線信號功能(續(xù)1),IRQ2IRQ7中斷請求信號,輸入、高有效 AEN地址允許信號,輸出、高有效,用于指示DMA總線周期 DRQ1DRQ3DMA請求信號,輸入、高有效 -DACK0-DACK3DMA響應信號,輸出、低有效 T/C計數(shù)結束信號,輸出、正脈沖有效,75,1. PC總線信號功能(續(xù)2),RESET復位信號,輸出、高有效 -IOCHCKI/O通道校驗,輸入、低有效 OSC晶振頻率脈沖,輸出14.31818MHz的主振頻率信號 CLK系統(tǒng)時鐘,輸出4.77MHz的系統(tǒng)時鐘信號 5
34、V、5V、12V、12V、GND電源和地線,76,2. PC總線存儲器讀總線周期,I/O CH RDY,A19A0,D7D0,T4,T3,T2,T1,ALE,CLK,-MEMR,77,PC總線存儲器讀總線周期,T1狀態(tài)送出存儲器地址 T2狀態(tài)存儲器讀控制信號有效 T3狀態(tài)檢測I/O CH RDY準備好信號,確定是否插入等待狀態(tài)Tw T4狀態(tài)讀取存儲器送來的數(shù)據(jù),78,2. PC總線存儲器寫總線周期,I/O CH RDY,A19A0,D7D0,T4,T3,T2,T1,ALE,CLK,-MEMW,79,PC總線存儲器寫總線周期,T1狀態(tài)送出存儲器地址 T2狀態(tài)存儲器寫控制信號有效;同時送出數(shù)據(jù) T3狀態(tài)檢測I/O CH RDY準備好信號,確定是否插入等待狀態(tài)Tw T4狀態(tài)存儲器讀取數(shù)據(jù),80,3. PC總線I/O讀總線周期,I/O CH RDY,A15A0,D7D0,T4,Tw,T3,T2,T1,ALE,CLK,-IOR,81,PC總線I/O讀總線周期,T1狀態(tài)送出I/O地址 T2狀態(tài)I/O讀控制信號有效 T3狀態(tài)確定插入一個等待狀態(tài)Tw Tw狀態(tài)檢測I/O CH RDY準備好信號,確定是否再插入等待狀態(tài)Tw T4狀態(tài)CPU讀取外設送來的數(shù)據(jù),82,3.
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年人教A版九年級地理下冊月考試卷
- 2025年蘇教新版七年級物理下冊階段測試試卷含答案
- 2025年人教版選修3歷史上冊階段測試試卷含答案
- 2025年浙科版七年級物理下冊階段測試試卷含答案
- 2025年湘師大新版八年級生物下冊階段測試試卷含答案
- 2025年北師大版八年級生物上冊階段測試試卷含答案
- 2025年浙教版八年級地理下冊階段測試試卷
- 2025年湘教版選修4歷史下冊月考試卷含答案
- 2025年統(tǒng)編版2024八年級歷史上冊月考試卷
- 2025年新科版八年級地理下冊月考試卷
- 完整版秸稈炭化成型綜合利用項目可行性研究報告
- 油氣行業(yè)人才需求預測-洞察分析
- 《數(shù)據(jù)采集技術》課件-Scrapy 框架的基本操作
- 2025年河北省單招語文模擬測試二(原卷版)
- 高一化學《活潑的金屬單質(zhì)-鈉》分層練習含答案解析
- DB34∕T 4010-2021 水利工程外觀質(zhì)量評定規(guī)程
- 2024年內(nèi)蒙古中考英語試卷五套合卷附答案
- 2024年電工(高級)證考試題庫及答案
- 農(nóng)產(chǎn)品質(zhì)量評估與分級
- 儲能電站火災應急預案演練
- 人教版(新插圖)二年級下冊數(shù)學 第4課時用“進一法”和“去尾法”解決簡單的實際問題 教學課件
評論
0/150
提交評論