本科生期末考試題庫_第1頁
本科生期末考試題庫_第2頁
本科生期末考試題庫_第3頁
本科生期末考試題庫_第4頁
本科生期末考試題庫_第5頁
已閱讀5頁,還剩45頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、本科生期末試卷(一)一、選擇題(每小題1分,共15分)1 從器件角度看,計算機經歷了五代變化。但從系統(tǒng)結構看,至今絕大多 數計算機仍屬于()計算機。A 并行B 馮諾依曼C 智能D 串行2 某機字長32位,其中1位表示符號位。若用定點整數表示,則最小負整 數為()。A -(2 31-1)B-(230-1)C -(2 31+1)D -(2+1)3以下有關運算器的描述,()是正確的。A只做加法運算B只做算術運算C算術運算與邏輯運算D只做邏輯運算4EEPROM!指()。A 讀與存儲器B只讀存儲器C閃速存儲器D電擦除可編程只讀存儲器5常用的虛擬存儲系統(tǒng)由()兩級存儲器組成,其中輔存是大容量的磁表面存儲器

2、。A cache-主存B主存-輔存C cache-輔存D 通用寄存器-cache6 RISC訪內指令中,操作數的物理位置一般安排在()A棧頂和次棧頂B 兩個主存單元C 一個主存單元和一個通用寄存器D 兩個通用寄存器7 當前的CPUiC)組成。A 控制器B 控制器、運算器、cacheC 運算器、主存D 控制器、ALU主存8 流水CPU是由一系列叫做“段”的處理部件組成。和具備m個并行部件的CPU相比,一個m段流水CPU的吞吐能力是()。A 具備同等水平B 不具備同等水平C 小于前者D 大于前者9 在集中式總線仲裁中,()方式響應時間最快。A 獨立請求B 計數器定時查詢C 菊花鏈10 CPU中跟蹤

3、指令后繼地址的寄存器是()。A 地址寄存器B指令計數器C 程序計數器D指令寄存器11 從信息流的傳輸速度來看,()系統(tǒng)工作效率最低。A 單總線B 雙總線C 三總線D 多總線12 單級中斷系統(tǒng)中,CPU一旦響應中斷,立即關閉()標志,以防止本次中斷服務結束前同級的其他中斷源產生另一次中斷進行干擾。A 中斷允許B 中斷請求13 安騰處理機的典型指令格式為()位A 32位B 64位C 41位D 48位14 下面操作中應該由特權指令完成的是()。A 設置定時器的初值B從用戶模式切換到管理員模式C 開定時器中斷D 關中斷15 下列各項中,不屬于安騰體系結構基本特征的是()。A 超長指令字B顯式并行指令計

4、算C 推斷執(zhí)行D 超線程二、填空題(每小題2分,共20分)1 字符信息是符號數據,屬于處理()領域的問題,國際上采用的字符系統(tǒng)是七單位的()碼。2 按IEEE754標準,一個32位浮點數由符號位 S( 1位)、階碼E( 8位)、尾數M(23位)三個域組成。其中階碼 E的值等于指數的真值( )加上一個 固定的偏移值()。3 雙端口存儲器和多模塊交叉存儲器屬于并行存儲器結構,其中前者采用 ()并行技術,后者采用()并行技術。4 虛擬存儲器分為頁式、()式、()式三種5 安騰指令格式采用5個字段:除了操作碼(0P字段和推斷字段外,還 有3個7位的()字段,它們用于指定( )2個源操作數和1個目標操作

5、 數的地址。6 CPU從內存取出一條指令并執(zhí)行該指令的時間稱為(),它常用若干 個( )來表示。7 安騰CPU中的主要寄存器除了 128個通用寄存器、128個浮點寄存器、 128個應用寄存器、1個指令指針寄存器(即程序計數器)外,還有 64個() 和8個()。8 衡量總線性能的重要指標是(),它定義為總線本身所能達到的最高傳輸速率,單位是()。9 DMA空制器按其結構,分為()DM/控制器和()DM/控制器。前者適用于高速設備,后者適用于慢速設備。10 64位處理機的兩種典型體系結構是()和()。前者保持了與IA-32的完全兼容,后者則是一種全新的體系結構。三、簡答題(每小題8分,共16分)1

6、 CPU中有哪幾類主要寄存器,用一句話回答其功能。2 指令和數據都用二進制代碼存放在內存中,從時空觀角度回答CPU如何區(qū)分讀出的代碼是指令還是數據。四、計算題(10分)設x=-15 , y=+13,數據用補碼表示,用帶求補器的陣列乘法器求出乘積 x x y,并用十進制數乘法進行驗證。五、證明題(12分)用定量分析方法證明多模塊交叉存儲器帶寬大于順序存儲器帶寬。六、設計題(15分)某計算機有下圖所示的功能部件,其中 M為主存,指令和數據均存放在 其中,MDM主存數據寄存器,MAF為主存地址寄存器,R。R3為通用寄存器, IR為指令寄存器,PC為程序計數器(具有自動加1功能),C、D為暫存寄存器,

7、 ALU為算術邏輯單元,移位器可左移、右移、直通傳送。將所有功能部件連接起來,組成完整的數據通路,并用單向或雙向箭 頭表示信息傳送方向。畫出“ ADDR1,( R2)”指令周期流程圖。該指令的含義是將 Ri中的 數與(R2)指示的主存單元中的數相加,相加的結果直通傳送至Ri中。若另外增加一個指令存貯器,修改數據通路,畫出的指令周期流程 圖。IRMDR移位器PCRiM1警C/A DR-3MAR七、分析計算題(12分)如果一條指令的執(zhí)行過程分為取指令、指令譯碼、指令執(zhí)行三個子過程,每 個子過程時間都為100 ns。請分別畫出指令順序執(zhí)行和流水執(zhí)行方式的時空圖。計算兩種情況下執(zhí)行n=1000條指令所

8、需的時間。流水方式比順序方式執(zhí)行指令的速度提高了幾倍?本科生期末試卷(二)、選擇題(每小題1分,共15分)1 馮諾依曼機工作的基本方式的特點是()A 多指令流單數據流B 按地址訪問并順序執(zhí)行指令C 堆棧操作D 存貯器按內容選擇地址2 在機器數()中,零的表示形式是唯一的。A 原碼B 補碼C 移碼D 反碼3 在定點二進制運算器中,減法運算一般通過( )來實現(xiàn)。A 原碼運算的二進制減法器B 補碼運算的二進制減法器C 原碼運算的十進制加法器D 補碼運算的二進制加法器4 某計算機字長32位,其存儲容量為256MB若按單字編址,它的尋址范圍是()。A 0 64MB B 0 32MBC 0 32MD 0

9、64M5 主存貯器和CPU之間增加cache的目的是()。A 解決CPL和主存之間的速度匹配問題B 擴大主存貯器容量C 擴大CPU中通用寄存器的數量D 既擴大主存貯器容量,又擴大 CPU中通用寄存器的數量6 單地址指令中為了完成兩個數的算術運算,除地址碼指明的一個操作數外,另一個常需采用()。A 堆棧尋址方式B 立即尋址方式C 隱含尋址方式D 間接尋址方式7 同步控制是()。A 只適用于CPU控制的方式B 只適用于外圍設備控制的方式C 由統(tǒng)一時序信號控制的方式D所有指令執(zhí)行時間都相同的方式8 描述PCI總線中基本概念不正確的句子是()。A PCI總線是一個與處理器無關的高速外圍設備B PCI總

10、線的基本傳輸機制是猝發(fā)式傳送C PCI設備一定是主設備D系統(tǒng)中只允許有一條PCI總線9 CRT的分辨率為1024X1024像素,像素的顏色數為256,則刷新存儲器 的容量為()。A 512KBB 1MB C 256KBD 2MB10 為了便于實現(xiàn)多級中斷,保存現(xiàn)場信息最有效的辦法是采用()。A通用寄存器B 堆棧C 存儲器D 外存11 特權指令是由()執(zhí)行的機器指令。A中斷程序B 用戶程序C操作系統(tǒng)核心程序D I/O程序12 虛擬存儲技術主要解決存儲器的()問題。A 速度B 擴大存儲容量C 成本D 前三者兼顧13 引入多道程序的目的在于()。A 充分利用CPU減少等待CPU時間B 提高實時響應速

11、度C 有利于代碼共享,減少主輔存信息交換量D充分利用存儲器14 64位雙核安騰處理機采用了()技術。A 流水B 時間并行C 資源重復D 流水+資源重復15 在安騰處理機中,控制推測技術主要用于解決()問題。A 中斷服務B 與取數指令有關的控制相關C 與轉移指令有關的控制相關D 與存數指令有關的控制相關二、填空題(每小題2分,共20分)1 在計算機術語中,將ALU控制器和()存儲器合在一起稱為()。2 數的真值變成機器碼可采用原碼表示法,反碼表示法,()表示法,()表示法。3 廣泛使用的()和()都是半導體隨機讀寫存儲器。前者的速度比后者快,但集成度不如后者咼。4 反映主存速度指標的三個術語是存

12、取時間、()和()。5 形成指令地址的方法稱為指令尋址,通常是()尋址,遇到轉移指令時()尋址。6 CPU從()取出一條指令并執(zhí)行這條指令的時間和稱為()。7 RISC指令系統(tǒng)的最大特點是:只有()指令和()指令訪問存儲器,其余指令的操作均在寄存器之間進行。8 微型機的標準總線,從帶寬132MB/S的32位()總線發(fā)展到64位的 ()總線。9 IA-32表示()公司的()位處理機體系結構。10 安騰體系機構采用顯示并行指令計算技術,在指令中設計了()字段,用以指明哪些指令可以()執(zhí)行。三、簡答題(每小題8分,共16分)1 簡述64位安騰處理機的體系結構主要特點2 畫出分布式仲裁器的邏輯示意圖。

13、四、計算題(10分)已知 x=-0.01111 , y=+0.11001,求: x補,-x補,y補,-y補; x+y,x-y,判斷加減運算是否溢出。五、分析題(12分)參見圖1,這是一個二維中斷系統(tǒng),請問: 在中斷情況下,CPU和設備的優(yōu)先級如何考慮?請按降序排列各設 備的中斷優(yōu)先級。 若CPU現(xiàn)執(zhí)行設備C的中斷服務程序,IM2,IM1,IM的狀態(tài)是什么? 如果CPU執(zhí)行設備H的中斷服務程序,IM2, IM1, IM。的狀態(tài)又是什么? 每一級的IM能否對某個優(yōu)先級的個別設備單獨進行屏蔽?如果不 能,采取什么方法可達到目的? 若設備C一提出中斷請求,CPU立即進行響應,如何調整才能滿足 此要求?

14、a2飯IR中斷優(yōu)先 級排隊電 路與中斷 控制邏輯D IMo1MRo1CPUoIRIR優(yōu)先權六、設計題(15分)圖2所示為雙總線結構機器的數據通路,IR為指令寄存器,PC為程序計 數器(具有自增功能),M為主存(受R/W信號控制),AR為地址寄存器,DR 為數據緩沖寄存器,ALU由加、減控制信號決定完成何種操作,控制信號 G控制 的是一個門電路。另外,線上標注有小圈表示有控制信號,例中yi表示y寄存器的輸入控制信號,Rio為寄存器Ri的輸出控制信號,未標字符的線為直通線, 不受控制?!癆DD R2,R0指令完成(Ro)+(R2)-R。的功能操作,畫出其指令周期流程圖,假設該指令的地址已放入 PC

15、中。并在流程圖每一個CPU周期右邊列出 相應的微操作控制信號序列。 若將(取指周期)縮短為一個 CPU周期,請先畫出修改數據通路,然 后畫出指令周期流程圖。七、分析題(12分)設有k=4段指令流水線,它們是取指令、譯碼、執(zhí)行、存結果,各流水段持 續(xù)時間均為 t。 連續(xù)輸入n=8條指令,請畫出指令流水線時空圖。 推導流水線實際吞吐率的公式 P,它定義為單位時間中輸出的指令數。 推導流水線的加速比公式S,它定義為順序執(zhí)行幾條指令所用的時間與流 水執(zhí)行幾條指令所用的時間之比。本科生期末試卷(三)一、選擇題(每小題1分,共15分)1 下列數中最小的數是()。A (101001) 2B(52) 8C (

16、101001)BCDD( 233) 162 某DRAM芯片,其存儲容量為512X 8位,該芯片的地址線和數據線的數 目是()。A 8,512B 512,8C 18,8D 19,83 在下面描述的匯編語言基本概念中,不正確的表述是()A 對程序員的訓練要求來說,需要硬件知識B 匯編語言對機器的依賴性咼C 用匯編語言編寫程序的難度比高級語言小D 匯編語言編寫的程序執(zhí)行速度比高級語言慢4 交叉存儲器實質上是一種多模塊存儲器,它用()方式執(zhí)行多個獨立 的讀寫操作。A 流水B 資源重復C 順序D 資源共享5 寄存器間接尋址方式中,操作數在()。A 通用寄存器B 主存單元C 程序計數器D 堆棧6 機器指令

17、與微指令之間的關系是()。A 用若干條微指令實現(xiàn)一條機器指令B 用若干條機器指令實現(xiàn)一條微指令C 用一條微指令實現(xiàn)一條機器指令D 用一條機器指令實現(xiàn)一條微指令7 描述多媒體CPU基本概念中,不正確的是()。A 多媒體CPU是帶有MM)技術的處理器B MMX是一種多媒體擴展結構C MMX旨令集是一種多指令流多數據流的并行處理指令D 多媒體CPU是以超標量結構為基礎的 CISC機器8 在集中式總線仲裁中,()方式對電路故障最敏感。A 菊花鏈B 獨立請求C 計數器定時查詢9 流水線中造成控制相關的原因是執(zhí)行()指令而引起。A條件轉移B 訪內C 算邏D無條件轉10 PCI總線是一個高帶寬且與處理器無關

18、的標準總線。下面描述中不正確 的是()。A 采用同步定時協(xié)議B采用分布式仲裁策略C 具有自動配置能力D 適合于低成本的小系統(tǒng)11 下面陳述中,不屬于外圍設備三個基本組成部分的是()。A 存儲介質B驅動裝置C 控制電路D 計數器12 中斷處理過程中,()項是由硬件完成。A 關中斷B 開中斷C保存CPU現(xiàn)場D恢復CPU現(xiàn)場13 IEEE1394是一種高速串行I/O標準接口。以下選項中,()項不屬于IEEE1394的協(xié)議集。A 業(yè)務層B 鏈路層C 物理層D 串行總線管理14 下面陳述中,()項屬于存儲管理部件 MMU勺職能。A 分區(qū)式存儲管理B交換技術C 分頁技術15 64位的安騰處理機設置了四類執(zhí)

19、行單元。下面陳述中,()項不屬于安騰的執(zhí)行單元。A 浮點執(zhí)行單元B存儲器執(zhí)行單元C 轉移執(zhí)行單元D 定點執(zhí)行單元二、填空題(每小題2分,共20分)1 定點32位字長的字,采用2的補碼形式表示時,一個字所能表示的整數范圍是()。2 IEEE754標準規(guī)定的64位浮點數格式中,符號位為1位,階碼為11 位,尾數為52位,則它能表示的最大規(guī)格化正數為()。3 浮點加、減法運算的步驟是()、()、()、()、()4 某計算機字長32位,其存儲容量為64MB若按字編址,它的存儲系統(tǒng)的地址線至少需要()條。5 一個組相聯(lián)映射的Cache,有128塊,每組4塊,主存共有16384塊,每塊64個字,則主存地址

20、共()位,其中主存字塊標記應為()位,組地址應為()位,Cache地址共()位。6 CPU從主存取出一條指令并執(zhí)行該指令的時間叫(),它通常包含若干個(),而后者又包含若干個()。7 某中斷系統(tǒng)中,每抽取一個輸入數據就要中斷 CPU一次,中斷處理程序接收取樣的數據,并將其保存到主存緩沖區(qū)內。該中斷處理需要X秒。另一方面, 緩沖區(qū)內每存儲N個數據,主程序就將其取出進行處理,這種處理需要丫秒,因 此該系統(tǒng)可以跟蹤到每秒()次中斷請求。8 在計算機系統(tǒng)中,多個系統(tǒng)部件之間信息傳送的公共通路稱為()。就其所傳送信息的性質而言,在公共通路上傳送的信息包括()、()、()。9 在虛存系統(tǒng)中,通常米用頁表保

21、護、段表保護和鍵保護方法實現(xiàn)()保護。10 安騰體系結構采用推測技術,利用()推測方法和()推測方法提高指令執(zhí)行的并行度。三、簡答題(每小題8分,共16分)1 列表比較CISC處理機和RISC處理機的特點。2 簡要列出64位的安騰處理機體系結構的主要特點四、計算題(12分)有兩個浮點數Ni=1 X S,N2=22 X S2,其中階碼用4位移碼、尾數用8位 原碼表示(含1位符號位)。設j 1=(11) 2,S1 = (+0.0110011) 2,j 2=(-10) 2,S2=(+0.1101101) 2,求 N+N,寫出運算步 驟及結果。五、設計題(12分)機器字長32位,常規(guī)設計的物理存儲空間

22、w 32M若將物理存儲空間擴 展到256M請?zhí)岢鲆环N設計方案。六、分析題(10分)某機的指令格式如下所示15ID g370操作碼0PX位稔量DX為尋址特征位:X=00:直接尋址;X=01:用變址寄存器 甩1尋址;X=10: 用變址寄存器RX2尋址;X=11:相對尋址設(PC)=1234H,(RX1)=0037H,(RX2)=1122H (H代表十六進制數),請確 定下列指令中的有效地址: 4420H2244H 1322H3521H七、分析題(15分)有如下四種類型的單處理機:基準標量機(每個CPUS期啟動1條機器指令,并行度ILP=1); 超級標量機(每個CPU周期啟動3條機器指令,并行度IL

23、P=3); 超級流水機(每1/3個CPUS期啟動1條機器指令,并行度ILP=3); 超標量超流水機(每個CPUS期啟動9條指令,并行度ILP=9)。 試畫出四種類型處理機的時空圖。本科生期末試卷(四)一、選擇題(每小題1分,共15分)1 運算器的核心功能部件是()。A數據總線B ALUC 狀態(tài)條件寄存器D 通用寄存器2 某單片機字長32位,其存儲容量為4MB若按字編址,它的尋址范圍是 ()。A 1MB 4MBC 4MD 1MB3 某SRAM?片,其容量為1MX 8位,除電源和接地端外,控制端有 E和R/W#該芯片的管腳引出線數目是()。A 20B 28C 30D 324 雙端口存儲器所以能進行

24、高速讀/寫操作,是因為采用()。A 高速芯片B 新型器件C流水技術D 兩套相互獨立的讀寫電路5 單地址指令中為了完成兩個數的算術運算,除地址碼指明的一個操作數以外,另一個數常需采用()。A 堆棧尋址方式B立即尋址方式C隱含尋址方式D 間接尋址方式6 為確定下一條微指令的地址,通常采用斷定方式,其基本思想是()A用程序計數器PC來產生后繼微指令地址B用微程序計數器FC來產生后繼微指令地址C通過微指令順序控制字段由設計者指定或由設計者指定的判別字段控制產生后繼微指令地址D通過指令中指定一個專門字段來控制產生后繼微指令地址7 微程序控制器中,機器指令與微指令的關系是()。A每一條機器指令由一條微指令

25、來執(zhí)行B每一條機器指令由一段用微指令編成的微程序來解釋執(zhí)行C一段機器指令組成的程序可由一條微指令來執(zhí)行D一條微指令由若干條機器指令組成8 CPU中跟蹤指令后繼地址的寄存器是()。A地址寄存器B 程序計數器C 指令寄存器D 通用寄存器9 某寄存器中的數值為指令碼,只有 CPU()才能識別它A指令譯碼器B判斷程序C 微指令D 時序信號10 為實現(xiàn)多級中斷,保存現(xiàn)場信息最有效的方法是采用()。A通用寄存器B 堆棧C 主存D 外存11 采用DMA方式傳送數據時,每傳送一個數據,就要占用一個()的時間。A指令周期B機器周期C 存儲周期D 總線周期12 將IEEE1394串行標準接口與SCSI并行標準接口

26、進行比較,指出下面陳述中不正確的項是()。A 前者數據傳輸率高B 前者數據傳送的實時性好C 前者使用6芯電纜,體積小D前者不具有熱插拔能力13 下面陳述中,不屬于虛存機制要解決的問題項是()。A 調度問題B地址映射問題C 替換與更新問題D擴大物理主存的存儲容量和字長14 進程從運行狀態(tài)轉入就緒狀態(tài)的可能原因是()。A 被選中占有處理機時間B 等待某一事件發(fā)生C 等待的事件已發(fā)生D 時間片已用完15 安騰處理機的一組指令中,可以并行執(zhí)行的指令是(A Id8 r1=r3B add r6=r8,r9C SUB r3=r1,r4D add r5=r3,r7二、填空題(每小題2分,共20 分)1 計算機

27、系統(tǒng)的層次結構從下至上可分為五級,即微程序設計級(或邏輯電路級)、一般機器級、操作系統(tǒng)級、()級、()級。2 十進制數在計算機內有兩種表示形式:()形式和()形式。前者主要用在非數值計算的應用領域,后者用于直接完成十進制數的算術運算。3 一個定點數由符號位和數值域兩部分組成。按小數點位置不同,定點數 有()和()兩種表示方法。4 對存儲器的要求是容量大、速度快、成本低,為了解決這三方面的矛盾,計算機采用多級存儲體系結構,即()、()、()。5 高級的DRAM芯片增強了基本DRAM勺功能,存取周期縮短至20ns以下。舉出三種高級DRAM芯片,它們是()、()、()。6 一個較完善的指令系統(tǒng),應當

28、有()、()、()、()四大類指令。7 機器指令對四種類型的數據進行操作。 這四種數據類型包括()型數據、()型數據、()型數據、()型數據。8 CPU中保存當前正在執(zhí)行的指令的寄存器是(),指示下一條指令地址的寄存器是(),保存算術邏輯運算結果的寄存器是()和()。9 虛存系統(tǒng)中,通常米用頁表保護、段表保護和鍵保護以實現(xiàn)()保護。10 安騰體系結構采用分支推斷技術,將傳統(tǒng)的()分支結構轉變?yōu)闊o分支的()代碼,避免了錯誤預測分支而付出的代價。三、簡答題(每小題8分,共16分)1 PCI總線中三種橋的名稱是什么?簡述其功能2 安騰處理機采用的6種增強并行性功能的技術措施是什么?四、證明題(12分

29、)設 |x| (2n-1) , |y| (2n-1) , |x+y| RoLEoRiir3LRgSPSWR2sr3SRXSIR地址鈕A/控制器指再ARDRSDR圖1CPU的數據通歸尋址方式尋址方式X有效地址E算法說明000E=D001E-(FC)+DPC対程停計數器010E=(R:)+D艮!為變址寄存器011E=(RiHD艮1為基址寄存器100B=(D)111ENR*請寫出6種尋址方式的名稱。七、設計題(15分)CPU的數據通路如圖1所示。運算器中Ro- R3為通用寄存器,DR為數據 緩沖寄存器,PSV為狀態(tài)字寄存器。D-cache為數據存儲器,l-cache為指令存 儲器,PC為程序計數器(

30、具有加1功能),IR為指令寄存器。單線箭頭信號均 為微操作控制信號(電位或脈沖),如 LF0表示讀出R)寄存器,SF0表示寫入R 寄存器。機器指令“ LDA(R3),R0”實現(xiàn)的功能是:以(R3)的內容為數存單元地 址,讀出數存該單元中數據至通用寄存器 R0中。請畫出該取數指令周期流程圖, 并在CPU周期框外寫出所需的微操作控制信號。(一個 CPL周期有T1T4四個時 鐘信號,寄存器打入信號必須注明時鐘序號)DBUSCiDR/W6SPSWSRiRisr3DRALUA地址碼I-cache 指存操作 控制器/4SIRI 、1R/WVz4&U.ARJD-cache數存PCJ+1IRSDRzx圖1CP

31、U的數據通路本科生期末試卷(五)一、選擇題(每小題1分,共15分)1 某機字長64位,1位符號位,63位表示尾數,若用定點整數表示,則最大正整數位()。A +(2 63-1)B +(2 64-1)C -(2 63-1)D -(2-1)2 請從下面浮點運算器中的描述中選出兩個描述正確的句子()。A浮點運算器可用兩個松散連接的定點運算部件一階碼和尾數部件來實現(xiàn)。B階碼部件可實現(xiàn)加,減,乘,除四種運算。C階碼部件只進行階碼相加,相減和比較操作。D尾數部件只進行乘法和除法運算。3 存儲單元是指()。A 存放1個二進制信息位的存儲元B 存放1個機器字的所有存儲元集合C 存放1個字節(jié)的所有存儲元集合D 存

32、放2個字節(jié)的所有存儲元集合)0 256寄存器4 某機字長32位,存儲容量1MB若按字編址,它的尋址范圍是A 0 1M B 0 512KBC 0 56KDKB5 用于對某個寄存器中操作數的尋址方式為()。A 直接B 間接C 寄存器直接D間接6 程序控制類的指令功能是()。A 進行算術運算和邏輯運算B 進行主存與CPU之間的數據傳送C 進行CPU和I/O設備之間的數據傳送D 改變程序執(zhí)行的順序7 指令周期是指()。A CPU從主存取出一條指令的時間B CPU執(zhí)行一條指令的時間C CPU從主存取出一條指令加上執(zhí)行一條指令的時間D 時鐘周期時間8 描述當代流行總線結構中基本概念不正確的句子是()。A

33、當代流行的總線不是標準總線B 當代總線結構中,CPU和它私有的cache 一起作為一個模塊與總線相連C系統(tǒng)中允許有一個這樣的CPU模塊9 CRT的顏色為256色,則刷新存儲器每個單元的字長是()。A 256位B 16位C 8位D 7位10 發(fā)生中斷請求的條件是()。A 一條指令執(zhí)行結束B 一次I/O操作結束C 機器內部發(fā)生故障D一次DMA操作結束11 中斷向量地址是()。A 子程序入口地址B中斷服務程序入口地址C中斷服務程序入口地址指示器D例行程序入口地址12 IEEE1394所以能實現(xiàn)數據傳送的實時性,是因為()。A除異步傳送外,還提供同步傳送方式B提高了時鐘頻率C除優(yōu)先權仲裁外,還提供均等

34、仲裁,緊急仲裁兩種總線仲裁方式D能夠進行熱插拔13 直接映射cache的主要優(yōu)點是實現(xiàn)簡單。這種方式的主要缺點是()A 它比其他cache映射方式價格更貴B如果使用中的2個或多個塊映射到cache同一行,命中率則下降C 它的存取時間大于其它cache映射方式D cache中的塊數隨著主存容量增大而線性增加14 虛擬存儲器中段頁式存儲管理方案的特性為(A 空間浪費大,存儲共享不易,存儲保護容易,不能動態(tài)連接B 空間浪費小,存儲共享容易,存儲保護不易,不能動態(tài)連接C 空間浪費大,存儲共享不易,存儲保護容易,能動態(tài)連接D空間浪費小,存儲共享容易,存儲保護容易,能動態(tài)連接15 安騰處理機的指令格式中,

35、操作數尋址采用()。A R-R-S 型B R-R-R 型C R-S-S型D S-S-S型 二、填空題(每小題2分,共20分)1 IEEE6754標準規(guī)定的64位浮點數格式中,符號位為1位,階碼為11 位,尾數為52位。則它所能表示的最大規(guī)格化正數為()。2 直接使用西文鍵盤輸入漢字,進行處理,并顯示打印漢字,要解決漢字 的()、()和()三種不同用途的編碼。3 數的真值變成機器碼時有四種表示方法,即()表示法,( )表示法,()表示法,()表示法。4 主存儲器的技術指標有(),(),(),()。5 cache和主存構成了(),全由( )來實現(xiàn)。6 根據通道的工作方式,通道分為()通道和()通道

36、兩種類型。7 SCSI 是( )I/O 標準接口,IEEE1394是()I/O 標準接口。8 某系統(tǒng)總線的一個存取周期最快為 3個總線時鐘周期,總線在一個總線 周期中可以存取32位數據。如總線的時鐘頻率為 8.33MHz則總線的帶寬是()。9 操作系統(tǒng)是計算機硬件資源管理器,其主要管理功能有()管理、()管理和()管理。10安騰處理機采用VLIW技術,編譯器經過優(yōu)化,將多條能并行執(zhí)行的指令 合并成一個具有()的超長指令字,控制多個獨立的()同時工作。三、簡答題(每小題8分,共16分)1 畫圖說明現(xiàn)代計算機系統(tǒng)的層次結構2 簡述水平型微指令和垂直型微指令的特點。四、計算題(10分)CPU執(zhí)行一段

37、程序時,cache完成存取的次數為2420次,主存完成的次 數為80次,已知cache存儲周期為40ns,主存存儲周期為200ns,求cache/主 存系統(tǒng)的效率和平均訪問時間。五、設計題(12分)某機器單字長指令為32位,共有40條指令,通用寄存器有128個,主 存最大尋址空間為64M尋址方式有立即尋址、直接尋址、寄存器尋址、寄存器 間接尋址、基值尋址、相對尋址六種。請設計指令格式,并做必要說明。六、證明題(12分)一條機器指令的指令周期包括取指(IF )、譯碼(ID)、執(zhí)行(EX、 寫回(WB四個過程段,每個過程段1個時鐘周期T完成。先段定機器指令采用以下三種方式執(zhí)行:非流水線(順序)方式

38、, 標量流水線方式,超標量流水線方式。請畫出三種方式的時空圖,證明流水計算機比非流水計算機具有更高的 吞吐率。七、設計題(15分)CPU的數據通路如圖1所示。運算器中RR為通用寄存器,DR為數據 緩沖寄存器,PSWfc狀態(tài)字寄存器。D-cache為數據存儲器,l-cache為指令存 儲器,PC為程序計數器(具有加1功能),IR為指令寄存器。單線箭頭信號均 為微操作控制信號(電位或脈沖),如 LR)表示讀出R)寄存器,SR表示寫入Rd 寄存器。機器指令“ STO R1,(R2) ”實現(xiàn)的功能是:將寄存器 R1中的數本科生期 末試卷(六)、選擇題(每小題1分,共15 分)但從系統(tǒng)結構看,至今絕大多

39、1 從器件角度看,計算機經歷了五代變化 數計算機仍屬于()計算機。A 并行B 馮諾依曼C 智能D 串行2數為某機字長32位, )。其中1位表示符號位若用定點整數表示,則最小負整+1)A -(2 31-1)B -(230-1)C -(2 31+1)D -(2 30以下有關運算器的描述,()是正確的。A只做加法運算只做算術運算C算術運算與邏輯運算D只做邏輯運算EEPRO是指()。A讀寫存儲器只讀存儲器C閃速存儲器電擦除可編程只讀存儲器5表面存儲器。常用的虛擬存儲系統(tǒng)由)兩級存儲器組成,其中輔存是大容量的磁A cache-主存D 通用寄存器-cache主存-輔存C cache-輔RISC訪內指令中,

40、操作數的物理位置一般安排在()。棧頂和次棧頂B 兩個主存單元C 一個主存單元和一個通用寄存器D 兩個通用寄存器7 當前的CPUiC)組成。A 控制器B 控制器、運算器、cacheC 運算器、主存D 控制器、ALU主存8 流水CPU是由一系列叫做“段”的處理部件組成。和具備 m個并行部件的CPU相比,一個m段流水CPU的吞吐能力是()。A 具備同等水平B 不具備同等水平C 小于前者D 大于前者9 在集中式總線仲裁中,()方式響應時間最快。A獨立請求B 計數器定時查詢C 菊花鏈10 CPU中跟蹤指令后繼地址的寄存器是()。A地址寄存器B 指令計數器C 程序計數器D 指令寄存器11 從信息流的傳輸速

41、度來看,()系統(tǒng)工作效率最低。A 單總線B 雙總線C 二總線D 多總線12 單級中斷系統(tǒng)中,CPU一旦響應中斷,立即關閉()標志,以防止本次中斷服務結束前同級的其他中斷源產生另一次中斷進行干擾。A 中斷允許B 中斷請求C 中斷屏蔽D DMA請求13 安騰處理機的典型指令格式為()位。A 32位B 64位C 41位D 48位14 下面操作中應該由特權指令完成的是()。A 設置定時器的初值B 從用戶模式切換到管理員模式C 開定時器中斷D 關中斷15 下列各項中,不屬于安騰體系結構基本特征的是(C 推斷執(zhí)A 超長指令字B 顯式并行指令計算行D 超線程二、填空題(每小題2分,共20分)1 字符信息是符

42、號數據,屬于處理()領域的問題,國際上采用的字符系統(tǒng)是七單位的()碼。2 按IEEE754標準,一個32位浮點數由符號位 S( 1位)、階碼E( 8位)、 尾數M(23位)三個域組成。其中階碼 E的值等于指數的真值( )加上一個 固定的偏移值( )。3 雙端口存儲器和多模塊交叉存儲器屬于并行存儲器結構,其中前者采用()并行技術,后者采用()并行技術。4 虛擬存儲器分為頁式、()式、()式三種。5 安騰指令格式采用5個字段:除了操作碼(0P字段和推斷字段外,還 有3個7位的()字段,它們用于指定( )2個源操作數和1個目標操作 數的地址。6 CPU從內存取出一條指令并執(zhí)行該指令的時間稱為(),它

43、常用若干個()來表示。7 安騰CPU中的主要寄存器除了 128個通用寄存器、128個浮點寄存器、 128個應用寄存器、1個指令指針寄存器(即程序計數器)外,還有 64個() 和8個()。8 衡量總線性能的重要指標是(),它定義為總線本身所能達到的最高傳輸速率,單位是()。9 DMAg制器按其結構,分為()DMAE制器和()DMAE制器。前者適用于高速設備,后者適用于慢速設備。10 64位處理機的兩種典型體系結構是()和()。前者保持了與IA-32的完全兼容,后者則是一種全新的體系結構。三、簡答題(每小題8分,共16分)1 簡要總結一下,采用哪幾種技術手段可以加快存儲系統(tǒng)的訪問速度?2 一臺機器

44、的指令系統(tǒng)有哪幾類典型指令?列出其名稱。四、證明題(10分)求證:-y補=-y補(mod 2 n+1)五、設計題(12分)現(xiàn)給定與門、或門、異或門三種芯片,其中與門、或門的延遲時間為20ms 異或門的延遲時間為60ns。請寫出一位全加器(FA)的真值表和邏輯表達式,畫出 FA的邏輯圖。畫出32位行波進位加法器/減法器的邏輯圖。注:畫出最低 2位和最 高2位(含溢出電路)計算一次加法所用的總時間。六、計算題(12分)某計算機的存儲系統(tǒng)由cache、主存和磁盤構成。cache的訪問時間為 15ns;如果被訪問的單元在主存中但不在 cache中,需要用60ns的時間將其裝 入cache,然后再進行訪

45、問;如果被訪問的單元不在主存中,則需要 10ms的時 間將其從磁盤中讀入主存,然后再裝入cache中并開始訪問。若cache的命中率 為90%主存的命中率為60%求該系統(tǒng)中訪問一個字的平均時間。七、計算題(15分)假設使用100臺多處理機系統(tǒng)獲得加速比80,求原計算機程序中串行部 分所占的比例是多少?本科生期末試卷(七)一、選擇題(每小題1分,共15分)1 馮諾依曼機工作的基本方式的特點是()A 多指令流單數據流B 按地址訪問并順序執(zhí)行指令C 堆棧操作D存貯器按內容選擇地址2 在機器數()中,零的表示形式是唯一的。A 原碼B 補碼C 移碼D 反碼3 在定點二進制運算器中,減法運算一般通過( )

46、來實現(xiàn)。A原碼運算的二進制減法器B補碼運算的二進制減法器C原碼運算的十進制加法器D 補碼運算的二進制加法器4 某計算機字長32位,其存儲容量為256MB若按單字編址,它的尋址范圍是()。A 0-64MBB 0-32MBC 0-32MD 0-64M5 主存貯器和CPU之間增加cache的目的是()。A 解決CPL和主存之間的速度匹配問題B擴大主存貯器容量C 擴大CPU中通用寄存器的數量D既擴大主存貯器容量,又擴大 CPU中通用寄存器的數量6 單地址指令中為了完成兩個數的算術運算,除地址碼指明的一個操作數外,另一個常需采用()。A堆棧尋址方式B立即尋址方式C隱含尋址方式D間接尋址方式7 同步控制是

47、()。A 只適用于CPU控制的方式B只適用于外圍設備控制的方式C 由統(tǒng)一時序信號控制的方式D所有指令執(zhí)行時間都相同的方式8 描述PCI總線中基本概念不正確的句子是(A PCI總線是一個與處理器無關的高速外圍設備B PCI總線的基本傳輸機制是猝發(fā)式傳送C PCI設備一定是主設備D系統(tǒng)中只允許有一條PCI總線9 CRT的分辨率為1024X1024像素,像素的顏色數為256,則刷新存儲器 的容量為()。A 512KBB 1MB C 256KBD 2MB10 為了便于實現(xiàn)多級中斷,保存現(xiàn)場信息最有效的辦法是采用()。A通用寄存器B 堆棧C 存儲器D 外存11 特權指令是由()執(zhí)行的機器指令。A 中斷程

48、序B 用戶程序C 操作系統(tǒng)核心程序D I/O程序12 虛擬存儲技術主要解決存儲器的()問題。A 速度B擴大存儲容量C 成本D 前三者兼顧13 引入多道程序的目的在于()。A 充分利用CPU減少等待CPU寸間B提高實時響應速度C 有利于代碼共享,減少主輔存信息交換量D充分利用存儲器14 64位雙核安騰處理機采用了()技術。A 流水B時間并行C資源重復D 流水+資源重復15 在安騰處理機中,控制推測技術主要用于解決()問題。A 中斷服務B 與取數指令有關的控制相關C 與轉移指令有關的控制相關D 與存數指令有關的控制相關二、填空題(每小題2分,共20分)1 在計算機術語中,將ALU控制器和()存儲器

49、合在一起稱為()。2 數的真值變成機器碼可采用原碼表示法,反碼表示法,()表示法,( )表示法。3 廣泛使用的()和()都是半導體隨機讀寫存儲器。前者的速度比后者快,但集成度不如后者咼。4 反映主存速度指標的三個術語是存取時間、()和()。5 形成指令地址的方法稱為指令尋址,通常是()尋址,遇到轉移指令時()尋址。6 CPU從()取出一條指令并執(zhí)行這條指令的時間和稱為()。7 RISC指令系統(tǒng)的最大特點是:只有()指令和()指令訪問存儲器,其余指令的操作均在寄存器之間進行。8 微型機的標準總線,從帶寬132MB/S的32位()總線發(fā)展到64位的 ()總線。9 IA-32表示()公司的()位處理

50、機體系結構。10 安騰體系機構采用顯示并行指令計算技術,在指令中設計了()字段,用以指明哪些指令可以()執(zhí)行。三、簡答題(每小題8分,共16分)1 存儲系統(tǒng)中加入chche存儲器的目的是什么?有哪些地址映射方式,各 有什么特點?2 畫出DMA專送數據流程圖。四、分析題(12分)某加法器進位鏈小組信號為C4C3C2C,低位來的進位信號為CO,請分別 按下述兩種方式寫出C4C3C2C的邏輯表達式: 串行進位方式 并行進位方式五、計算題(10分)某計算機系統(tǒng)的內存儲器又cache和主存構成,cache的存儲周期為 30ns,主存的存取周期為150ns。已知在一段給定的時間內,CPU共訪問內存5000 次,其中400次訪問主存。問:cache的命中率是多少?CPU訪問內存的平均時間是多少納秒?cache-主存系統(tǒng)的效率是多少?六、證明題(12 分)用定量分析法說明流水處理機比非流水(順序)處理機具有更高的吞吐 率。七、設計題(15分)圖1所示為雙總線結構的機器,IR為指令寄存器,PC為程序計數器(具 有加1功能),M為主存(受R/W戦寫信號控制),AR為主存地址寄存器,DR 為數據緩沖寄存器,ALU內+-控制信號決定完成何種操作信號,控制信號 G控制 的一個門電路。所有箭頭線上的小圈表示控制信號的輸入/輸出點。例如Ri表示 寄存器R的輸入,Ro表

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論