《數(shù)字邏輯(技術(shù))》考試復(fù)習(xí)2007教版_第1頁
《數(shù)字邏輯(技術(shù))》考試復(fù)習(xí)2007教版_第2頁
《數(shù)字邏輯(技術(shù))》考試復(fù)習(xí)2007教版_第3頁
《數(shù)字邏輯(技術(shù))》考試復(fù)習(xí)2007教版_第4頁
《數(shù)字邏輯(技術(shù))》考試復(fù)習(xí)2007教版_第5頁
已閱讀5頁,還剩4頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、數(shù)字邏輯技術(shù)期末考試復(fù)習(xí)指導(dǎo)性資料(特別說明:僅供老師總復(fù)習(xí)課使用,不提供給學(xué)生電子版和復(fù)印件)教材:王毓銀主編 數(shù)字電路邏輯設(shè)計(jì)(第二版)2005年12月2007-3-6第 1 章 緒論1、數(shù)字信號(hào)、模擬信號(hào)的定義與兩者的區(qū)別。2、十進(jìn)制、二進(jìn)制、八進(jìn)制、十六進(jìn)制數(shù)的相互轉(zhuǎn)換。總結(jié)1:將十進(jìn)制轉(zhuǎn)換為R進(jìn)制方法。示例:P5例14:把十進(jìn)制53轉(zhuǎn)換為二進(jìn)制和八進(jìn)制??偨Y(jié)2:2k進(jìn)制之間的轉(zhuǎn)換方法。示例:P6:將二進(jìn)制數(shù)110101.011000111轉(zhuǎn)換為八進(jìn)制和十六進(jìn)制。3、常用的BCD代碼(p7 表131)。示例:P9:把十進(jìn)制863轉(zhuǎn)換為8421BCD碼。4、算術(shù)運(yùn)算、邏輯運(yùn)算的定義與兩者

2、的區(qū)別??偨Y(jié):本書采用正邏輯系統(tǒng),即用“1”表示高電平,用“0”表示低電平。第 2 章 邏輯代數(shù)基礎(chǔ)1、掌握邏輯函數(shù)與、或、非基本運(yùn)算及常用復(fù)合邏輯運(yùn)算(與非、或非、與或非、異或)。 教材p15圖214 與、或、非邏輯符號(hào)的識(shí)別。 p17圖215 復(fù)合邏輯符號(hào):與非、或非、與或非、異或、同或邏輯符號(hào)的識(shí)別。示例:W211:寫出下列邏輯運(yùn)算結(jié)果:(1)1111=其中“1”的個(gè)數(shù)為偶數(shù)(2)1111=其中“1”的個(gè)數(shù)為奇數(shù)(3)1111=其中“1”的個(gè)數(shù)為偶數(shù)(4)1111=其中“1”的個(gè)數(shù)為奇數(shù) 教材p15公式(211) p20公式(2120)的理解、運(yùn)用。 教材p14表214 p19表2111

3、的理解、運(yùn)用。2、掌握邏輯函數(shù)的幾種表示方法(真值表、邏輯函數(shù)、邏輯電路圖、卡諾圖、波形圖、VHDL)及相互之間轉(zhuǎn)換。何種表示方法是唯一的?總結(jié):真值表、卡諾圖和波形圖是唯一的。3、掌握最小項(xiàng)及最小項(xiàng)邏輯表達(dá)式概念(p28p30)的理解、運(yùn)用。邏輯函數(shù)的標(biāo)準(zhǔn)形式、何種函數(shù)式是唯一的?總結(jié)1:最小項(xiàng)和最大項(xiàng)概念。(p28p31)示例:已知、,問哪些屬于屬于最小項(xiàng),哪些屬于最大項(xiàng)?總結(jié)2:在邏輯函數(shù)真值表確定后,最小項(xiàng)表達(dá)式和最大項(xiàng)表達(dá)式是唯一的??偨Y(jié)3:求最小項(xiàng)表達(dá)式的方法。示例:P30例26:將展開為最小項(xiàng)表達(dá)式。4、了解邏輯函數(shù)基本規(guī)則(p25-p27)。 代入規(guī)則 反演規(guī)則示例:P26例2

4、4:已知函數(shù),利用反演規(guī)則求。 對(duì)偶規(guī)則示例:P26例24:已知函數(shù),利用對(duì)偶規(guī)則求F*。 由函數(shù)最小項(xiàng)表達(dá)式出發(fā),會(huì)求其反函數(shù)最小項(xiàng)表達(dá)式及其對(duì)偶函數(shù)最小項(xiàng)表達(dá)式(p144例43)。5、掌握常用邏輯公式及邏輯函數(shù)公式化簡方法。P32-34 教材p24公式(2125)p25(2140)。(說明:公式2136和36除外)。6、掌握卡諾圖概念及邏輯函數(shù)卡諾圖化簡方法(四變量及以下,包括含無關(guān)項(xiàng)的函數(shù))(p34-p44)。7、掌握邏輯表達(dá)式五種表達(dá)形式及相互轉(zhuǎn)換(與或式、或與式、與非與非式、或非或非式、與或非式;見p140例41所示方法)。由給定函數(shù)式推導(dǎo)出它的五種表達(dá)形式函數(shù)式的方法,會(huì)畫出相應(yīng)的

5、邏輯電路圖,且當(dāng)給定輸入波形時(shí),會(huì)畫出輸出信號(hào)的波形圖。由給定函數(shù)的真值表推導(dǎo)出它的五種表達(dá)形式函數(shù)式的方法,會(huì)畫出相應(yīng)的邏輯電路圖和波形圖。示例:P141:已知表421真值表,求(1)最簡與或式;(2)與非與非式;(3)畫與非結(jié)構(gòu)邏輯電路;(4)根據(jù)輸入波形畫輸出F的波形。第 3 章 集成邏輯門1、掌握TTL與非門主要外部特性及特性參數(shù)物理意義(電壓傳輸特性、輸入特性、輸出特性、輸入端接地電阻對(duì)工作狀態(tài)的影響)、主要參數(shù)(典型邏輯電平VOH(3V)、V0L(0.35V)、VIH(3V)、VIL(0.35V)、開門電平Von、關(guān)門電平Voff、閾值電壓Vth(1.4V)、拉電流IOH(max)

6、、灌電流IOL(max)、上拉電阻、扇出系數(shù)N0、傳輸時(shí)間tPHL、tPLH、tpd等)。2、掌握TTL OC門和三態(tài)輸出門特性,給定電路及輸入波形,會(huì)判斷電路能否工作,會(huì)寫出電路函數(shù)式、會(huì)畫輸出工作波形。為實(shí)現(xiàn)驅(qū)動(dòng)大電流負(fù)載應(yīng)選用OC門(更確切地講:選用OC門中的Buffer緩沖器)??偨Y(jié)1:(1)TTL OC門邏輯符號(hào)及特性;(2)TTL三態(tài)門邏輯符號(hào)及特性??偨Y(jié)2:TTL OC門典型應(yīng)用:(1)實(shí)現(xiàn)“線與”邏輯;(2)驅(qū)動(dòng)高電壓、大電路負(fù)載??偨Y(jié)3:TTL三態(tài)門典型應(yīng)用:(1)總線結(jié)構(gòu);(2)數(shù)據(jù)雙向傳輸。3、掌握CMOS反相器主要特性(電壓傳輸特性、輸入特性、輸出特性、電源特性、輸入端

7、接地電阻的特點(diǎn));典型邏輯電平VH(=VDD)、VL(=0 V)、閾值電壓Vth(0.5VDD).4、掌握CMOS OD門、三態(tài)輸出門和傳輸門特性。給定電路及輸入波形,會(huì)判斷電路能否工作,會(huì)寫出電路函數(shù)式、會(huì)畫輸出工作波形??偨Y(jié):(1)CMOS OD門邏輯符號(hào)及特性;(2)CMOS三態(tài)門邏輯符號(hào)及特性;(3)CMOS傳輸門邏輯符號(hào)及特性。5、掌握TTL和CMOS器件特性及使用方法。給定電路及輸入波形,會(huì)判斷電路能否工作,會(huì)寫出電路函數(shù)式、會(huì)畫輸出工作波形。示例:補(bǔ)充題B31:試說明能否將與非門、或非門、異或門當(dāng)做非門使用?如果可以,各輸入端應(yīng)如何連接?示例:補(bǔ)充題B 33:(1)若器件為TTL

8、時(shí)的輸出信號(hào)的邏輯表達(dá)式;(2)若器件為CMOS時(shí)的輸出信號(hào)的邏輯表達(dá)式。示例:補(bǔ)充題B34:(1)若器件為TTL時(shí)是否能正常工作,寫出能正常工作電路的輸出信號(hào)的邏輯表達(dá)式。(2)若器件為CMOS時(shí)是否能正常工作,寫出能正常工作電路的輸出信號(hào)的邏輯表達(dá)式。第 4 章 組合邏輯電路1、組合邏輯電路的概念及特點(diǎn);掌握由小規(guī)模數(shù)字集成器件構(gòu)成的組合邏輯電路的分析方法。給定電路及輸入波形,會(huì)判斷電路能否工作,會(huì)寫出電路函數(shù)式、會(huì)畫輸出工作波形。2、掌握由小規(guī)模數(shù)字集成器件設(shè)計(jì)組合邏輯電路的方法。給定函數(shù)表達(dá)式設(shè)計(jì)出組合邏輯電路(又分為:變換為與或式、與非-與非式,只含原變量式等)當(dāng)給定輸入、輸出的波形

9、圖,會(huì)列出真值表,寫出函數(shù)式、并設(shè)計(jì)實(shí)現(xiàn)它的組合邏輯電路。示例:P140例41。3、掌握常用編碼器、譯碼器、數(shù)值比較器、數(shù)據(jù)選擇器和奇偶產(chǎn)生/校驗(yàn)電路中規(guī)模數(shù)字集成器件完成的邏輯功能。4、理解8421BCD編碼、余3碼、余3循環(huán)碼(P8表132),會(huì)正確使用這些編碼。5、掌握3線8線譯碼器和8選1數(shù)據(jù)選擇器邏輯功能表和輸出邏輯表達(dá)式。教材p124圖4114(3線8線譯碼器符號(hào))、表416(3線8線譯碼器真值表)。教材p136圖4129(雙4選1符號(hào))、表4111(雙4選1真值表)。教材p136圖4130(8選1符號(hào))、表4112(8選1真值表)。6、由中規(guī)模數(shù)字集成器件設(shè)計(jì)組合邏輯電路分析方法

10、(包括多片級(jí)聯(lián)使用)。掌握教材p119圖414全加器擴(kuò)展使用。掌握全加器用于碼制變換的讀圖分析(P155圖4225)示例:已知圖4225,試分析電路輸入、輸出邏輯關(guān)系。*理解教材p122圖4110 優(yōu)先編碼器擴(kuò)展使用。掌握教材p124圖4113、p126圖4116和p130圖4121譯碼器擴(kuò)展使用。片選端會(huì)正確聯(lián)線。示例:已知組合邏輯電路如p154圖4224所示,試(1)說明片選端正確連接;(2)寫出輸出邏輯表達(dá)式F1;(3)畫輸出F1的波形。(按:)理解教材p134圖4126數(shù)值比較器擴(kuò)展使用。示例:已知4位數(shù)值比較器電路如圖所示,試分析(1)當(dāng)B3B2B1B01000時(shí),各輸出端輸出;(2

11、)當(dāng)B3B2B1B00111時(shí),各輸出端輸出。掌握教材p137圖4131數(shù)據(jù)選擇器擴(kuò)展使用。片選端會(huì)正確聯(lián)線。示例:已知p151圖4220,試(1)說明片選端正確連接;(2)寫出輸出邏輯表達(dá)式F;*理解教材p139圖4134奇偶校驗(yàn)系統(tǒng)。7、掌握由中規(guī)模數(shù)字集成器件設(shè)計(jì)組合邏輯電路方法(限定器件類型為譯碼器和數(shù)據(jù)選擇器,包括2片級(jí)聯(lián)使用)。示例:P147例45。示例:補(bǔ)充題B46:用8選1數(shù)據(jù)選擇器(74LS151)設(shè)計(jì)一個(gè)組合邏輯電路。示例:P153例49。第 5 章 集成觸發(fā)器1、了解基本觸發(fā)器工作原理。2、掌握RS、D、JK、T觸發(fā)器的邏輯符號(hào)含義、狀態(tài)轉(zhuǎn)移表、特性方程。3、掌握集成D觸

12、發(fā)器和集成JK觸發(fā)器特性(異步置“0”端、異步置“1”端、上升沿觸發(fā)、下降沿觸發(fā))。根據(jù)給定的觸發(fā)器電路及輸入信號(hào)波形,會(huì)畫集成邊沿D觸發(fā)器或集成邊沿JK觸發(fā)器輸出端波形。教材p193圖543 集成D觸發(fā)器邏輯符號(hào)和p189圖536集成JK觸發(fā)器邏輯符號(hào)。教材p193表541上升沿 D觸發(fā)器功能表和p195表542 下降沿JK觸發(fā)器功能表??偨Y(jié):(1)4種鐘控觸發(fā)器:RS、D、JK、T觸發(fā)器;(2)鐘控觸發(fā)器觸發(fā)3種觸發(fā)方式:電位、主從和邊沿。示例:已知p204圖P55(a),試求(1)觸發(fā)器驅(qū)動(dòng)方程;(2)觸發(fā)器驅(qū)狀態(tài)轉(zhuǎn)移方程。第 6 章 時(shí)序邏輯電路1、時(shí)序電路的概念及特點(diǎn);了解時(shí)序邏輯電

13、路與組合邏輯電路的區(qū)別。掌握時(shí)序邏輯函數(shù)的表示方法(狀態(tài)轉(zhuǎn)移真值表、狀態(tài)方程、驅(qū)動(dòng)方程、時(shí)鐘方程、輸出方程、邏輯電路圖、次態(tài)卡諾圖、狀態(tài)轉(zhuǎn)移圖、時(shí)序波形圖)。理解同步時(shí)序電路和異步時(shí)序電路的概念及特點(diǎn)??偨Y(jié):(1)時(shí)序邏輯電路與組合邏輯電路的區(qū)別;(2)常用組合邏輯電路:全加器、編碼器、譯碼器、數(shù)值比較器、數(shù)據(jù)選擇器和奇偶產(chǎn)生/校驗(yàn)器;(3)常用時(shí)序邏輯電路:觸發(fā)器、寄存器、移位寄存器和計(jì)數(shù)器。2、掌握由小規(guī)模時(shí)序集成器件觸發(fā)器構(gòu)成同步時(shí)序邏輯電路的分析方法,并判斷自啟動(dòng)特性(分析3個(gè)觸發(fā)器的電路)。示例:P226:(1)分析圖6219 8421BCD計(jì)數(shù)器;(2)設(shè)初始狀態(tài)為0000,則當(dāng)?shù)?/p>

14、5個(gè)計(jì)數(shù)時(shí)鐘后,求計(jì)數(shù)器輸出狀態(tài);(3)設(shè)初始狀態(tài)為0000,則當(dāng)?shù)?0個(gè)計(jì)數(shù)時(shí)鐘后,求計(jì)數(shù)器輸出狀態(tài)。(4)若輸入CP為10 kHz,則輸出進(jìn)位信號(hào)的頻率為多少Hz。3、掌握由小規(guī)模時(shí)序集成器件構(gòu)成同步時(shí)序邏輯電路的設(shè)計(jì)方法(包含具有自啟動(dòng)特性,狀態(tài)編碼給定)。示例:P246例66。4、掌握寄存器和移位寄存器邏輯功能,了解寄存器和移位寄存器典型應(yīng)用。根據(jù)p221表624移位寄存器74195功能表,分析p222圖6215和p223圖6216。會(huì)分析p263圖6327由74195構(gòu)成的環(huán)形計(jì)數(shù)器,寫出其狀態(tài)轉(zhuǎn)移表。示例:已知圖6327,試列狀態(tài)轉(zhuǎn)移表。會(huì)分析p264例612 圖6328由7419

15、5構(gòu)成的移存型計(jì)數(shù)器,寫出其狀態(tài)轉(zhuǎn)移表。會(huì)分析p265圖6329由74195為主構(gòu)成的移存型程控計(jì)數(shù)分頻器,寫出其狀態(tài)轉(zhuǎn)移表。5、掌握中規(guī)模數(shù)字集成器件74160、74161、74290邏輯功能及器件使用方法。能根據(jù)74160、74161功能表(教材p229表629)和邏輯符號(hào)分析或設(shè)計(jì)時(shí)序邏輯電路。能根據(jù)74290功能表(教材p236表6214)和邏輯符號(hào)分析或設(shè)計(jì)時(shí)序邏輯電路。6、掌握常用中規(guī)模數(shù)字集成器件構(gòu)成時(shí)序邏輯電路的分析方法。異步清0法構(gòu)成的任意進(jìn)制時(shí)序邏輯電路的分析。示例:已知p258圖6320(不包括G2和G3邏輯門),試(1)畫狀態(tài)轉(zhuǎn)移圖;(2)說明為幾進(jìn)制計(jì)數(shù)器;(3)設(shè)輸

16、入CP為方波,畫計(jì)數(shù)器輸出波形。同步置數(shù)法構(gòu)成的任意進(jìn)制時(shí)序邏輯電路的分析。示例:已知p261圖6324,試(1)畫狀態(tài)轉(zhuǎn)移圖;(2)說明為幾進(jìn)制計(jì)數(shù)器;(3)設(shè)輸入CP為方波,畫計(jì)數(shù)器輸出波形。多片級(jí)聯(lián)時(shí)的任意進(jìn)制時(shí)序邏輯電路的分析。綜合分析題:M控制的可變模計(jì)數(shù)器的分析。示例:已知p287圖P615,試(1)畫狀態(tài)轉(zhuǎn)移圖;(2)說明為幾進(jìn)制計(jì)數(shù)器。綜合分析題:程控計(jì)數(shù)分頻器的分析。示例:補(bǔ)充題B65,已知程控計(jì)數(shù)分頻器如圖所示,試(1)畫計(jì)數(shù)器狀態(tài)轉(zhuǎn)移圖;(2)說明計(jì)數(shù)器為幾進(jìn)制計(jì)數(shù)器。7、掌握中規(guī)模數(shù)字集成器件74160、74161設(shè)計(jì)任意進(jìn)制計(jì)數(shù)器方法(100進(jìn)制或256進(jìn)制以內(nèi))。異

17、步清0法設(shè)計(jì)任意進(jìn)制時(shí)序邏輯電路。同步置數(shù)法設(shè)計(jì)任意進(jìn)制時(shí)序邏輯電路。綜合題:M控制的計(jì)數(shù)器設(shè)計(jì)。示例:用74161和邏輯門實(shí)現(xiàn)實(shí)現(xiàn):當(dāng)M = 0時(shí),模12計(jì)數(shù);當(dāng)M = 1時(shí),模6計(jì)數(shù)。綜合題:時(shí)序電路和組合電路級(jí)聯(lián)的電路的分析題,例如:1)*2個(gè)觸發(fā)器的時(shí)序電路 + 4選1電路的分析及由已知波畫輸出波。2)*3個(gè)觸發(fā)器的時(shí)序電路 + 74138譯碼電路的分析及由已知波畫輸出波。3)74161計(jì)數(shù)分頻1 + 74153選擇器+74161計(jì)數(shù)分頻2(見補(bǔ)充題66)。4)74138 + 74161的電路分析(見補(bǔ)充題B65)。5)74161構(gòu)成模8計(jì)數(shù)器,級(jí)連74138后構(gòu)成順序脈沖發(fā)生器,再加與非門,構(gòu)成序列信號(hào)發(fā)生器。示例:已知序列信號(hào)發(fā)生器如圖所示,試(1)畫74161計(jì)數(shù)器狀態(tài)轉(zhuǎn)移圖;(2)寫序列信號(hào)發(fā)生器輸出表達(dá)式;(3)當(dāng)輸入為CP為方波時(shí),畫序列信號(hào)發(fā)生器輸出波形。8、異步時(shí)序邏輯電路的分析(限3個(gè)觸發(fā)器構(gòu)成的異步時(shí)序電路的分析,此類題歸入綜合題的范疇)。第 7 、8、10章 其他數(shù)字電路*1、* 簡述半導(dǎo)體存儲(chǔ)器主要分類和技術(shù)指

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論