哈工大2013年數(shù)電期末試題+答案_第1頁
哈工大2013年數(shù)電期末試題+答案_第2頁
哈工大2013年數(shù)電期末試題+答案_第3頁
哈工大2013年數(shù)電期末試題+答案_第4頁
哈工大2013年數(shù)電期末試題+答案_第5頁
已閱讀5頁,還剩8頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、試 題: 班號: 姓名:得分一、選擇與填空(共8分)1函數(shù)表達式Y(jié)=,則其對偶式為(不必化簡):Y = 。2圖1-2為CMOS工藝數(shù)字邏輯電路,寫出F的表達式:F= 。 圖1-2 圖1-33圖1-3為4位 (逐次逼近型、雙積分型、流水線型)A/D轉(zhuǎn)換器的轉(zhuǎn)換示意圖,轉(zhuǎn)換結(jié)果為 。4對于一個8位D/A轉(zhuǎn)換器,若最小輸出電壓增量為0.01V,當(dāng)輸入代碼為01001101時,輸出電壓uo= V,分辨率= 。5已知時鐘脈沖頻率為fcp,欲得到頻率為0.25fcp的矩形波,哪種電路一定無法實現(xiàn)該功能( )A四進制計數(shù)器; B四位二進制計數(shù)器;C單穩(wěn)態(tài)觸發(fā)器; D施密特觸發(fā)器。6某EPROM有8條數(shù)據(jù)線,

2、10條地址線,其存儲容量為 字節(jié)。一、(8分)每空1分1. ; 2. 或; 3. 逐次逼近型,0101;4. 0.77V,或0.0039; 5. D; 6. 210得分二、回答下列問題(共10分)1電路如圖2-1所示。,R取值合適,寫出F的表達式(不必化簡)。圖2-1解: 3分2卡諾圖化簡:,約束條件為:解:2分1分3在圖2-3中,用一片74LS160和一片74LS161,配合必要的邏輯門電路,構(gòu)成128進制計數(shù)器。要求:使用置數(shù)方式,且74LS160為低位芯片,74LS161為高位芯片。圖2-3解:4分得分三、(10分)一個保險箱有3個按鍵,當(dāng)3個鍵都不按下時,保險箱關(guān)閉,不報警;當(dāng)只有一個

3、按鍵按下時,保險箱仍關(guān)閉,但報警;當(dāng)有2個按鍵按下時,保險箱打開,不報警;當(dāng)三個按鍵同時按下時,保險箱打開,但要報警。試設(shè)計此邏輯電路。要求:輸入變量為A、B、C,按鍵按下取值為“1”,否則取值為“0”。輸出變量分別為保險箱開鎖信號X和報警信號Y,保險箱打開時X=1,關(guān)閉時X=0;報警時Y=1,不報警時Y=0。1列寫真值表,并用輸入變量A, B, C最小項和的形式分別表示輸出X和Y(按照ABC的順序確定最小項下標(biāo));2在圖3(a)中,用最小項譯碼器74LS138和與門實現(xiàn)該邏輯電路;3在圖3(b)中,用雙4選1數(shù)據(jù)選擇器74LS153和非門實現(xiàn)該邏輯電路(要求變量A, B接入選擇變量輸入端)。

4、 圖3(a) 圖3(b)三、(10分)1. 真值表2分ABCXY00000001010100101110100011011011010111111分1分2.3分 3. 3分 得分四、(8分)電路如圖4所示,設(shè)電路均為TTL工藝,74LS85為四位數(shù)碼比較器。其中A4和B4為高位;當(dāng)A4A3A2A1=B4B3B2B1時,YA=B=1,否則YA=B=0。 1說明虛線框中電路作為獨立電路模塊時的功能;2若希望以Q4Q3Q2Q1作為輸出,電路構(gòu)成七進制計數(shù)器,則I4 I3 I2 I1應(yīng)取多少?并畫出完整的狀態(tài)轉(zhuǎn)換圖,判斷電路能否自啟動。圖4四、(8分)1. 十六進制異步減法計數(shù)器2分2. 若I4I3I

5、2I1 =10012分則當(dāng)A4A3A2A1為1001時,計數(shù)器異步清零。狀態(tài)1001不能穩(wěn)定存在,不是有效狀態(tài)。故該電路有7個有效狀態(tài),為七進制減法計數(shù)器。其狀態(tài)轉(zhuǎn)換圖為3該電路可以自啟動。1得分五、由中規(guī)模16進制加法計數(shù)器74LS163和2/8分頻異步計數(shù)器74LS93構(gòu)成的電路如圖5所示。(10分)1給出虛線框內(nèi)電路中74LS163的輸出Qd Qc Qb Qa的完整狀態(tài)轉(zhuǎn)換表和完整狀態(tài)轉(zhuǎn)換圖,并說明構(gòu)成幾進制計數(shù)器;2用D觸發(fā)器和必要的門電路實現(xiàn)虛框內(nèi)的電路功能,給出最簡與或形式的驅(qū)動方程即可,不必畫出電路圖;3若圖中時鐘CP的頻率為1792Hz,計算74LS163的輸出Qd的頻率和占空

6、比;4分別計算圖中74LS93的輸出和的頻率。圖5五、(10分)1. 3分狀態(tài)轉(zhuǎn)換表 14進制計數(shù)器。2. 3分狀態(tài)方程: 驅(qū)動方程:3.2分, 占空比D=50%。4. 2分;。得分六、(10分)由2/5分頻異步計數(shù)器74LS90和存儲器構(gòu)成的電路如圖6(a)所示。1畫出QDQCQBQA的狀態(tài)轉(zhuǎn)換圖(畫出正常計數(shù)循環(huán)內(nèi)的狀態(tài)即可);2設(shè)初始時刻QDQCQB,QA=0 0 0 0 ,給定時鐘CP,D3、D2、D1、D0的波形如圖6(b)所示。請用A3、A2、A1、A0的與或標(biāo)準(zhǔn)型分別表示D3、D2、D1、D0(按A3A2A1A0的順序確定最小項編號),并在圖6(a)中畫出ROM陣列中的存儲內(nèi)容。

7、3圖6(a)中檢測電路的輸入如圖6(b)所示,D3與D2,D1與D0分別為兩組方波信號,試設(shè)計該檢測電路,要求當(dāng)X接D0、Y接D1時,Z穩(wěn)定后輸出為1;當(dāng)X接D2,Y接D3時,Z穩(wěn)定后輸出為0。圖6(a)圖6(b)六、(10分)12分2. 6分 3 2分還有X、Y顛倒,下降沿觸發(fā)也對得分七、(共6分)1請在圖7-1 中將下列Verilog程序描述的邏輯電路圖補充完整。(3分)module circuit1(clk, Dsr, Q, Qsr);input clk, Dsr;output Qsr;output4:1 Q;reg 4:1 Q;reg Qsr;always (posedge clk)begin Q1=Dsr; 圖7-1Q=Q1;Qsr= Q4;endendmodule 2根據(jù)下面的Verilog語言描述的電路功能,在圖7-2中畫出Q的波形(設(shè)起始時刻Q為高電平)。(3分) module circuit2(Q, clk, rst);input rst, clk;output Q;reg Q;always (negdge clk)begin if(rst)Q=0;else Q=Q;endendmodule圖7-2七、(6分)1. 3分2. 3分得分八、圖8所示是一個時鐘發(fā)生電路。設(shè)觸發(fā)器的初始狀態(tài)Q=0,二極管為理想

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論