組成原理試題庫(有答案版)_第1頁
組成原理試題庫(有答案版)_第2頁
組成原理試題庫(有答案版)_第3頁
組成原理試題庫(有答案版)_第4頁
組成原理試題庫(有答案版)_第5頁
已閱讀5頁,還剩26頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、計(jì)算機(jī)組成原理試題庫選擇題1. 一張3.5英寸軟盤的存儲(chǔ)容量為_A_,每個(gè)扇區(qū)存儲(chǔ)的固定數(shù)據(jù)是_。A1.44MB,512B B1MB,1024B C2MB,256B D1.44MB,512KB2. 機(jī)器數(shù)_B_中,零的表示形式是唯一的。A. 原碼 B. 補(bǔ)碼 C. 校驗(yàn)碼 D. 反碼3. 在計(jì)算機(jī)中,普遍采用的字符編碼是_D_。A. BCD碼 B. 16進(jìn)制 C. 格雷碼 D. ASC碼4. _D_表示法主要用于表示浮點(diǎn)數(shù)中的階碼。A. 原碼 B. 補(bǔ)碼 C. 反碼 D. 移碼5. 程序控制類指令的功能是_A_。A. 改變程序執(zhí)行的順序 B. 進(jìn)行主存和CPU之間的數(shù)據(jù)傳送 C. 進(jìn)行CPU和

2、I/O設(shè)備之間的數(shù)據(jù)傳送 D. 進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算6. EPROM是指_C_。A. 讀寫存儲(chǔ)器 B. 只讀存儲(chǔ)器 C. 光擦除可編程的只讀存儲(chǔ)器 D.可編程的只讀存儲(chǔ)器7. Intel80486是32位微處理器,Pentium是_D_位微處理器。A16B32C48D648. CPU主要包括_B_。A.控制器 B.控制器、 運(yùn)算器、cache C.運(yùn)算器和主存 D.控制器、ALU和主存9. 下列數(shù)中最大的數(shù)是_A_。A(10011001)2 B.(227)8 C.(98)16 D.(152)10 10. 以下四種類型指令中,執(zhí)行時(shí)間最長的是_C_。A. 寄存器存儲(chǔ)器型 B. 寄存器寄存器型

3、C. 存儲(chǔ)器-存儲(chǔ)器型 D.程序控制指令11. 下列_D_屬于應(yīng)用軟件。A. 操作系統(tǒng) B. 編譯系統(tǒng) C. 連接程序 D.文本處理12. 在主存和CPU之間增加cache存儲(chǔ)器的目的是_B_。A. 增加內(nèi)存容量 B. 解決CPU和主存之間的速度匹配問題 C. 提高內(nèi)存可靠性 D. 增加內(nèi)存容量,同時(shí)加快存取速度13. 信息只用一條傳輸線 ,且采用脈沖傳輸?shù)姆绞椒Q為_A_。A.串行傳輸 B.并行傳輸 C.并串行傳輸 D.分時(shí)傳輸14. 擴(kuò)展操作碼是_C_。 A、 操作碼字段外輔助操作字段的代碼B、 指令格式中不同字段設(shè)置的操作碼C、 操作碼的長度隨地址數(shù)的減少而增加D、 指令系統(tǒng)新增加的操作碼

4、15. 下述I/O控制方式中,主要由程序?qū)崿F(xiàn)的是_B_。A. PPU(外圍處理機(jī))方式 B. 中斷方式 C. DMA方式 D. 通道方式16. 采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)要占用一個(gè)_C_的時(shí)間。A.指令周期 B.機(jī)器周期 C. 存儲(chǔ)周期 D. 時(shí)鐘周期17. 完整的計(jì)算機(jī)系統(tǒng)應(yīng)包括_D_。A. 運(yùn)算器、存儲(chǔ)器、控制器 B. 外部設(shè)備和主機(jī) C. 主機(jī)和實(shí)用程序 D. 配套的硬件設(shè)備和軟件系統(tǒng)18. 大部分計(jì)算機(jī)內(nèi)的減法是用_B_實(shí)現(xiàn)。A將被減數(shù)加到減數(shù)中B補(bǔ)碼數(shù)的相加C從被減數(shù)中減去減數(shù)D補(bǔ)碼數(shù)的相減 19. 下列數(shù)中最小的數(shù)為_A_。A. (101001)BCD B. (101

5、001)2 C. (52)8 D. (233)1620. 設(shè)X=0.1011,則補(bǔ)為_C_。A. 1.1011 B. 1.0100C. 1.0101 D. 1.100121. 存儲(chǔ)器是計(jì)算機(jī)系統(tǒng)中的記憶設(shè)備,它主要用來_C_。A. 存放數(shù)據(jù) B. 存放程序 C. 存放數(shù)據(jù)和程序 D. 存放微程序22. 某計(jì)算機(jī)的字長16位,它的存儲(chǔ)容量是64KB,若按字編址,那么它的尋址范圍是_D_。A. 64KB B.32KB C. 64K D. 32K23. 某機(jī)字長32位,存儲(chǔ)容量1MB,若按半字編址,它的尋址范圍是_B_。A 1MB B 512K C 256K D 256KB24. 運(yùn)算器的主要功能是

6、進(jìn)行以下運(yùn)算_C_。A. 邏輯運(yùn)算 B. 算術(shù)運(yùn)算 C. 邏輯運(yùn)算和算術(shù)運(yùn)算 D. 只作加法25. 用32位字長(其中1位符號(hào)位)表示定點(diǎn)小數(shù)時(shí),所能表示的數(shù)值范圍是_B_。A. 0N|1-2-32 B. 0N|1-2-31 C. 0N|1-2-30 D. 0N|1-2-2926. 用于對(duì)某個(gè)寄存器中操作數(shù)的尋址方式稱為_C_尋址。A. 直接 B. 間接C. 寄存器直接 D. 寄存器間接27. 設(shè)變址寄存器為X,形式地址為D,(X)表示寄存器X的內(nèi)容,這種尋址方式的有效地址為_C_。A. EA=(X)+D) B. EA=(X)+(D) C. EA=(X)+D D. EA=(X)+(D)28.

7、有些計(jì)算機(jī)將一部分軟件永久地存放于只讀存儲(chǔ)器中,稱為_D_。A軟件B硬件C輔助存儲(chǔ)器D 固件29. 下面敘述的概念中_B_是正確的。A總線一定要和接口相連 B接口一定要和總線相連C通道可以代替接口 D總線始終由CPU控制和管理30. 目前的計(jì)算機(jī)中,代碼形式是_C_。A、 指令以二進(jìn)制形式存放,數(shù)據(jù)以十進(jìn)制形式存放B、 指令以十進(jìn)制形式存放,數(shù)據(jù)以二進(jìn)制形式存放C、 指令和數(shù)據(jù)都以二進(jìn)制形式存放 D、 指令和數(shù)據(jù)都以十進(jìn)制形式存放31. 計(jì)算機(jī)使用總線結(jié)構(gòu)的主要優(yōu)點(diǎn)是便于實(shí)現(xiàn)積木化,同時(shí)_C_。A. 減少了信息傳輸量 B. 提高了信息傳輸?shù)乃俣?C. 減少了信息傳輸線的條數(shù)D. 提高了信息的正

8、確率32. 馮.諾依曼機(jī)工作方式的基本特點(diǎn)是_B_。A. 多指令流單數(shù)據(jù)流 B. 按地址訪問并順序執(zhí)行指令 C. 堆棧操作 D. 存儲(chǔ)器按內(nèi)容選擇地址33. 在微型機(jī)系統(tǒng)中,外圍設(shè)備通過_A_與主板的系統(tǒng)總線相連接。A. 適配器 B. 設(shè)備控制器 C. 計(jì)數(shù)器 D. 寄存器34. 35英寸軟盤記錄方式采用_D_。A. 單面雙密度 B. 雙面雙密度 C. 雙面單密度 D. 雙面高密度35. 設(shè)X補(bǔ)=1.X1X2X3X4,當(dāng)滿足_A_時(shí),X > -1/2成立。AX1必須為1,X2X3X4至少有一個(gè)為1 BX1必須為1,X2X3X4任意CX1必須為0,X2X3X4至少有一個(gè)為1 DX1必須為0

9、,X2X3X4任意36. 周期挪用方式多用于_C_方式的輸入輸出中。A. 程序傳送 B. 中斷 C. DMA D. 通道37. 目前我們所說的個(gè)人臺(tái)式商用機(jī)屬于_D_。A.巨型機(jī) B.中型機(jī) C.小型機(jī) D.微型機(jī)38. (2000)10化成十六進(jìn)制數(shù)是_B_。A(7CD)16 B.(7D0)16 C.(7E0)16 D.(7F0)1639. MO型光盤和PC型光盤都是_D_型光盤。A. 只讀 B. 一次 C. 磁讀寫 D. 重寫40. 1946年研制成功的第一臺(tái)電子數(shù)字計(jì)算機(jī)稱為_D_,1949年研制成功的第一臺(tái)程序內(nèi)存的計(jì)算機(jī)稱為_。AEDVAC,MARKI B.ENIAC,UNIVACI

10、 C.ENIAC,MARKI D.ENIAC,EDSAC41. 至今為止,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示的理由是_C_。A節(jié)約元件 B.運(yùn)算速度快 C.物理器件性能決定 D.信息處理方便42. 運(yùn)算器雖有許多部件組成,但核心部分是_C_。A數(shù)據(jù)總線 B多路開關(guān) C算術(shù)邏輯運(yùn)算單元 D累加寄存器43. 根據(jù)標(biāo)準(zhǔn)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用_B_存儲(chǔ)。A一個(gè)字節(jié) B二個(gè)字節(jié) C三個(gè)字節(jié) D四個(gè)字節(jié)44. 為了便于實(shí)現(xiàn)多級(jí)中斷,保存現(xiàn)場信息最有效的方式是采用_A_。A. 堆棧 B. 通用寄存器 C. 存儲(chǔ)器 D. 外存45. 存儲(chǔ)單元是指_A_。A存放一個(gè)機(jī)器字的所有存儲(chǔ)元 B存放一個(gè)二進(jìn)制信

11、息位的存儲(chǔ)元 C存放一個(gè)字節(jié)的所有存儲(chǔ)元的集合 D存放兩個(gè)字節(jié)的所有存儲(chǔ)元的集合46. 機(jī)器字長32位,其存儲(chǔ)容量為4MB,若按字編址,它的尋址范圍是_C_。A 4M B 4MB C 1M D 1MB47. 某一SRAM芯片,其容量為512×8位,考慮電源端和接地端,該芯片引出線的最小數(shù)目應(yīng)為_D_。A.23 B.25 C.50 D.1948. 描述匯編語言特性的概念中,有錯(cuò)誤的句子是_C_。A、 對(duì)程序員的訓(xùn)練要求來說,需要硬件知識(shí) B、 匯編語言對(duì)機(jī)器的依賴性高C、 用匯編語言編制程序的難度比高級(jí)語言小 D、 匯編語言編寫的程序執(zhí)行速度比高級(jí)語言快49. 在CPU中跟蹤指令后繼地

12、址的寄存器是_B_。A.主存地址寄存器 B.程序計(jì)數(shù)器 C.指令寄存器 D.狀態(tài)條件寄存器50. 下面描述RISC機(jī)器基本概念中,正確的表述是_B_A.RISC機(jī)器不一定是流水CPU B.RISC機(jī)器一定是流水CPU C.RISC機(jī)器有復(fù)雜的指令系統(tǒng) D.其CPU配備很少的通用寄存器51. 多總線結(jié)構(gòu)的計(jì)算機(jī)系統(tǒng),采用_A_方法,對(duì)提高系統(tǒng)的吞吐率最有效。A.多端口存儲(chǔ)器 B.提高主存速度 C.交叉編址多模塊存儲(chǔ)器 D.cache52. 并行I/O標(biāo)準(zhǔn)接口SCSI中,一個(gè)主適配器可以連接_D_臺(tái)具有SCSI接口的設(shè)備。A. 6 B. 10 C. 8 D. 71553. 描述PCI總線中基本概念

13、不正確的是_D_。A、 PCI總線是一個(gè)與處理器無關(guān)的高速外圍總線B、 PCI總線的基本傳輸機(jī)制是猝發(fā)式傳輸C、 PCI設(shè)備不一定是主設(shè)備D、 系統(tǒng)中只允許有一條PCI總線54. 帶有處理器的設(shè)備一般稱為_A_設(shè)備。A. 智能化 B. 交互式 C. 遠(yuǎn)程通信 D. 過程控制55. 發(fā)生中斷請(qǐng)求的不可能的條件是_A_。A. 一條指令執(zhí)行結(jié)束 B. 一次I/O操作開始 C. 機(jī)器內(nèi)部發(fā)生故障 D. 一次DMA操作開始56. 某機(jī)器字長32位,其中1位符號(hào)位,31位數(shù)值位。若用定點(diǎn)整數(shù)表示,則最大正整數(shù)為_A_。A. +(231-1) B. +(230-1) C. +(231+1) D. +(230

14、+1)57. 假設(shè)下列字符碼中有奇偶位校驗(yàn),但沒有數(shù)據(jù)錯(cuò)誤,采用偶校驗(yàn)的字符碼是_A_。A. 11001001 B. 11010110 C. 11000001 D. 1100101158. 寄存器間接尋址方式中,操作數(shù)處在_D_。A.通用寄存器 B.程序計(jì)數(shù)器 C.堆棧 D.主存單元59. 在主存和CPU之間增加cache存儲(chǔ)器的目的是_C_。A. 增加內(nèi)存容量,同時(shí)加快存取速度 B. 提高內(nèi)存的可靠性C. 解決CPU與內(nèi)存之間的速度匹配問題 D. 增加內(nèi)存容量60. 采用虛擬存儲(chǔ)器的主要目的是_B_。A. 提高主存儲(chǔ)器的存取速度 B. 擴(kuò)大存儲(chǔ)器空間,并能進(jìn)行自動(dòng)管理C. 提高外存儲(chǔ)器的存取

15、速度 D. 擴(kuò)大外存儲(chǔ)器的存儲(chǔ)空間61. 存儲(chǔ)器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于_D_。A. 存放程序 B. 存放軟件 C. 存放微程序 D. 存放程序和數(shù)據(jù)62. 在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為_B_。A. 隱含地址 B.立即尋址 C.寄存器尋址 D. 直接尋址63. 變址尋址方式中,操作數(shù)的有效地址等于_C_。A基值寄存器內(nèi)容加上形式地址 B堆棧指示器內(nèi)容加上形式地址C變址寄存器內(nèi)容加上形式地址 D程序計(jì)數(shù)器內(nèi)容加上形式地址64. 指令的尋址方式有順序和跳躍兩種方式,采用跳躍尋址方式,可以實(shí)現(xiàn)_D_。A. 堆棧尋址 B. 程序的條件轉(zhuǎn)移 C. 程序的無條件轉(zhuǎn)移 D.

16、 程序的條件轉(zhuǎn)移或無條件轉(zhuǎn)移65. 堆棧尋址方式中,沒A為累加器,SP為堆棧指示器,Msp為SP指示的棧頂單元。若進(jìn)棧操作的動(dòng)作順序是(A) Msp,(SP)-1SP,則出棧操作應(yīng)為_B_。A. (Msp)A,(SP)+1SP B. (SP)+1SP,(Msp)AC. (SP)-1SP,(Msp)A D. (Msp)A,(SP)-1SP66. Intel80486是32位微處理器,pentium是_D_位處理器。A. 16 B. 32 C. 48 D. 6467. 指令周期是指_C_。A. CPU從主存取出一條指令的時(shí)間B. CPU執(zhí)行一條指令的時(shí)間C. CPU從主存取出并執(zhí)行一條指令的時(shí)間D

17、. 時(shí)鐘周期時(shí)間68. 總線中地址線的用處是_A_。A. 指定主存和I/O設(shè)備接口電路的選擇地址 B. 選擇進(jìn)行信息傳輸?shù)脑O(shè)備 C. 選擇外存地址 D. 選擇主存單元地址69. 異步控制常用于_A_中,作為其主要控制方式。A.單總線結(jié)構(gòu)計(jì)算機(jī)中訪問主存與外圍設(shè)備 B. 微型機(jī)中的CPU控制 C. 組合邏輯控制的CPU D. 微程序控制器70. 在_A_的計(jì)算機(jī)系統(tǒng)中,外設(shè)可以和主存儲(chǔ)器單元統(tǒng)一編址,因此可以不使用I/O指令。A. 單總線 B. 雙總線 C. 三總線 D. 多總線 71. CD-ROM光盤是_B_型光盤,可用做計(jì)算機(jī)的_存儲(chǔ)器和數(shù)字化多媒體設(shè)備。A. 重寫,內(nèi) B. 只讀,外 C

18、. 一次,外 D. 只讀,內(nèi)72. CPU響應(yīng)中斷時(shí),進(jìn)入“中斷周期”采用硬件方法保護(hù)并更新程序計(jì)數(shù)器PC內(nèi)容而不是由軟件完成,主要因?yàn)開A_。A. 能進(jìn)入中斷處理程序并能正確返回原程序 B. 節(jié)省內(nèi)存 C. 提高處理機(jī)速度 D. 易于編制中斷處理程序73. 在定點(diǎn)機(jī)中執(zhí)行算術(shù)運(yùn)算時(shí)會(huì)產(chǎn)生溢出,其原因是_D_。A主存容量不夠 B操作數(shù)過大C操作數(shù)地址過大D運(yùn)算結(jié)果超出表示范圍74. 指出下面描述匯編語言特性的句子中概念上有錯(cuò)誤的句子_C_。A、 對(duì)程序員的訓(xùn)練要求來說,需要硬件知識(shí)B、 匯編語言對(duì)機(jī)器的依賴性高C、 用匯編語言編制程序的難度比高級(jí)語言小D、 匯編語言編寫的程序執(zhí)行速度比高級(jí)語言

19、快75. 在整數(shù)定點(diǎn)機(jī)中,采用1位符號(hào)位(最高位),設(shè)寄存器中的內(nèi)容為1000 0000,若它等于-127,說明它是_D_。A移碼B補(bǔ)碼C原碼D反碼76. 算術(shù)/邏輯運(yùn)算單元74181ALU可完成_C_功能。A16種算術(shù)運(yùn)算 B16種邏輯運(yùn)算 C16種算術(shù)運(yùn)算和16種邏輯運(yùn)算 D4位乘法運(yùn)算和除法運(yùn)算77. 常用的虛擬存儲(chǔ)系統(tǒng)由_A_兩級(jí)存儲(chǔ)器組成。A主存輔存 B快存主存 C快存輔存 D寄存器主存78. 在虛擬存儲(chǔ)器中,當(dāng)程序正在執(zhí)行時(shí),由_D_完成地址映射。A程序員 B編譯器 C裝入程序 D操作系統(tǒng)79. 由于CPU內(nèi)部的操作速度較快,而CPU訪問一次主存所花的時(shí)間較長,因此機(jī)器周期通常用_

20、A_來規(guī)定。A、 主存中讀取一個(gè)指令字的最短時(shí)間 B、 主存中讀取一個(gè)數(shù)據(jù)字的最長時(shí)間C、 主存中寫入一個(gè)數(shù)據(jù)字的平均時(shí)間 D、 主存中取一個(gè)數(shù)據(jù)字的平均時(shí)間80. 設(shè)寄存器位數(shù)為8位,機(jī)器數(shù)采用補(bǔ)碼形式(一位符號(hào)位),對(duì)應(yīng)于十進(jìn)制數(shù)-27,寄存器內(nèi)為_C_。A(27)16 B(9B)16 C(E5)16 D(5A)1681. 將有關(guān)數(shù)據(jù)加以分類、統(tǒng)計(jì)、分析,以取得有利用價(jià)值的信息,稱其為_B_。A.數(shù)值計(jì)算B. 數(shù)據(jù)處理C. 輔助設(shè)計(jì)D.實(shí)時(shí)控制82. 下列描述流水CPU的基本概念中,正確表述的句子是_D_。A、 流水CPU是以空間并行性為原理構(gòu)造的處理器B、 流水CPU一定是RISC機(jī)器

21、C、 流水CPU一定是多媒體CPUD、 流水CPU是一種非常經(jīng)濟(jì)而實(shí)用的時(shí)間并行技術(shù)83. 能直接讓計(jì)算機(jī)接受的語言是_A_。A機(jī)器語言 BBASIC語言C匯編語言D C語言84. 在小型或微型計(jì)算機(jī)里,普遍采用的字符編碼是_D_。A. BCD碼 B. 16進(jìn)制 C. 格雷碼 D. ASC碼85. 下列有關(guān)運(yùn)算器的描述中,_D_是正確的。A.只做算術(shù)運(yùn)算,不做邏輯運(yùn)算 B. 只做加法 C.能暫時(shí)存放運(yùn)算結(jié)果 D. 既做算術(shù)運(yùn)算,又做邏輯運(yùn)算86. 計(jì)算機(jī)中對(duì)外設(shè)端口進(jìn)行編址的方法有兩種,是_A_。A獨(dú)立編址和統(tǒng)一編址 B直接編址和間接編址 C內(nèi)存編址和寄存器編址 D立即編址和相對(duì)編址87. 系

22、統(tǒng)總線中地址線的功能是_D_。A. 用于選擇主存單元地址 B. 用于選擇進(jìn)行信息傳輸?shù)脑O(shè)備 C. 用于選擇外存地址 D. 用于指定主存和I/O設(shè)備接口電路的地址88. 描述PCI總線中基本概念正確的句子是_B_。A、 PCI總線是一個(gè)與處理器有關(guān)的高速外圍總線B、 PCI總線的基本傳輸機(jī)制是猝發(fā)式傳輸C、 PCI設(shè)備不是主設(shè)備D、 系統(tǒng)中只允許有一條PCI總線89. CRT的分辨率為1024×1024像素,像素顏色數(shù)為256,則刷新存儲(chǔ)器的容量是_B_。A512KB B1MB C256KB D32MB90. 浮點(diǎn)運(yùn)算器的描述中,正確的句子是_B _。A. 階碼部件可實(shí)現(xiàn)加、減、乘、除

23、四種運(yùn)算B. 階碼部件只進(jìn)行階碼相加、相減和比較操作C. 階碼部件只進(jìn)行階碼相加、相減操作D. 尾數(shù)部件只進(jìn)行乘法和除法運(yùn)算91. 從信息流的傳送效率來看,_B_ 工作效率最低。A. 三總線系統(tǒng)B. 單總線系統(tǒng)C. 雙總線系統(tǒng) D. 多總線系統(tǒng)92. SRAM存儲(chǔ)器是_A_。A. 靜態(tài)隨機(jī)存儲(chǔ)器 B. 靜態(tài)只讀存儲(chǔ)器 C. 動(dòng)態(tài)隨機(jī)存儲(chǔ)器 D. 動(dòng)態(tài)只讀存儲(chǔ)器93. 馮.諾依曼型體系結(jié)構(gòu)的計(jì)算機(jī)所采用的計(jì)算機(jī)所采用的工作原理是_ C _原理。A. 存儲(chǔ)程序 B. 程序設(shè)計(jì) C. 存儲(chǔ)程序控制 D. 二進(jìn)制數(shù)94. 下列選項(xiàng)中最適合信息管理的計(jì)算機(jī)語言是_C_ _。A. 機(jī)器語言 B. 匯編語言

24、 C. 數(shù)據(jù)庫語言 D. PASCAL語言95. 目前普遍使用的微型計(jì)算機(jī),所采用的邏輯元件是_B_。A. 電子管 B. 大規(guī)模和超大規(guī)模集成電路 C. 晶體管 D. 小規(guī)模集成電路96. 指令系統(tǒng)中采用不同尋址方式的目的主要是 C 。A. 實(shí)現(xiàn)程序控制和快速查找存儲(chǔ)器地址 B. 可以直接訪問主存和外存C. 縮短指令長度,擴(kuò)大尋址空間,提高編程靈活性 D. 降低指令譯碼難度97. 計(jì)算機(jī)的外圍設(shè)備是指_D_ _。A. 輸入/輸出設(shè)備 B. 外存儲(chǔ)器 C. 遠(yuǎn)程通信設(shè)備 D. 除了CPU和內(nèi)存以外的其它設(shè)備98. 同步控制是_C_。A. 只適用于CPU控制的方式 B、只適用于外圍設(shè)備控制的方式C

25、. 由統(tǒng)一時(shí)序信號(hào)控制的方式 D. 所有指令控制時(shí)間都相同的方式 99. 一個(gè)256K×8的DRAM芯片,其地址線和數(shù)據(jù)線總和為_C_ 。A. 16 B. 18 C. 26 D. 30100. 中斷向量地址是_C_。A. 子程序入口地址 B. 中斷服務(wù)例行程序入口地址C.中斷服務(wù)例行程序入口地址的指示器 D. 中斷返回地址填空題1. 相聯(lián)存儲(chǔ)器是按 內(nèi)容 訪問的存儲(chǔ)器,在cache中用來存放行地址表,在虛擬存儲(chǔ)器中用來存放段表、頁表和 快表 。2. 在整數(shù)定點(diǎn)機(jī)中,機(jī)器數(shù)為補(bǔ)碼,字長16位,最高位是符號(hào)位,用十六進(jìn)制寫出最大正數(shù)的補(bǔ)碼是 7FFF(H) ,最小負(fù)數(shù)補(bǔ)碼是 8000()

26、 。3. 任何進(jìn)制數(shù)都包含兩個(gè)基本要素,即 基數(shù) 和 位權(quán) 。4. 閃速存儲(chǔ)器特別適合于 便攜式 微型計(jì)算機(jī)系統(tǒng),被譽(yù)為 固態(tài)盤 而成為代替磁盤的一種理想工具。5. 主存儲(chǔ)器的性能指標(biāo)主要是 存儲(chǔ)容量 、 存取時(shí)間 、 存儲(chǔ)周期 和 存儲(chǔ)器帶寬 。6. 馮諾依曼型計(jì)算機(jī)的工作原理是:存儲(chǔ) 程序 并按 地址 順序執(zhí)行。7. 采用浮點(diǎn)表示時(shí),若尾數(shù)為規(guī)格化形式,則浮點(diǎn)數(shù)的表示范圍取決于 階碼 的位數(shù),精度取決于 尾數(shù) 的位數(shù)。8. RISC的中文含義是 精簡指令系統(tǒng)計(jì)算機(jī) ,CISC的中文含義是 復(fù)雜指令系統(tǒng)計(jì)算機(jī) 。9. 從操作數(shù)的物理位置來說,可將指令歸結(jié)為三種類型: 存儲(chǔ)器-存儲(chǔ)器型SS ,

27、 寄存器-存儲(chǔ)器型RS , 寄存器-寄存器型RR 。10. 直接內(nèi)存訪問(DMA)方式中,DMA控制器從CPU完全接管對(duì) 總線 的控制,數(shù)據(jù)交換不經(jīng)過CPU,而直接在內(nèi)存和 I/O設(shè)備(或輸入輸出設(shè)備)之間進(jìn)行。11. 條件轉(zhuǎn)移、無條件轉(zhuǎn)移、轉(zhuǎn)子程序、返主程序、中斷返回指令都屬于程序控制類指令,這類指令在指令格式中所表示的地址不是 操作數(shù) 的地址,而是 下一條指令 的地址。12. 移碼表示法主要用于表示浮點(diǎn)數(shù)的 階 碼,以利于比較兩個(gè)指數(shù)的大小和進(jìn)行 對(duì)階 操作。13. 漢字的 輸入編碼(或輸入碼) 、 內(nèi)碼(或機(jī)內(nèi)碼) 、 字模碼 是計(jì)算機(jī)用于漢字輸入、內(nèi)部處理、輸出三種不同用途的編碼。14

28、. 一個(gè)定點(diǎn)數(shù)由 符號(hào)位 和 數(shù)值域 兩部分組成。15. CPU能直接訪問 主存 和 Cache ,但不能直接訪問 磁盤 和 光盤 。16. 數(shù)控機(jī)床是計(jì)算機(jī)在 自動(dòng)控制 方面的應(yīng)用,郵局把信件自動(dòng)分揀是在計(jì)算機(jī) 人工智能 方面的應(yīng)用。17. 8位二進(jìn)制補(bǔ)碼表示的整數(shù)最小值為 -27 (補(bǔ)碼值10000000) ,最大值為 +27-1(補(bǔ)碼值01111111)。18. 完整的計(jì)算機(jī)系統(tǒng)應(yīng)該包括 配套的硬件設(shè)備 和 軟件系統(tǒng) 。19. 計(jì)算機(jī)系統(tǒng)中,根據(jù)應(yīng)用條件和硬件資源不同,數(shù)據(jù)傳輸方式可采用:并行傳送、 串行 傳送和 復(fù)用 傳送。20. 目前的CPU包括 控制器 、 運(yùn)算器 和cache。2

29、1. 設(shè)有七位信息碼1001011,則低位增設(shè)偶校驗(yàn)位后的代碼為 10010110 ,而低位增設(shè)奇校驗(yàn)位后的代碼為 10010111 。22. RISC機(jī)器一定是 流水 CPU,但后者不一定是RISC機(jī)器,奔騰機(jī)屬于 CISC 機(jī)器。23. 多媒體CPU是帶有 MMX 技術(shù)的處理器。它是一種 多媒體擴(kuò)展結(jié)構(gòu) 技術(shù),特別適合于 圖像數(shù)據(jù) 處理。24. 按照總線仲裁電路的位置不同,可分為 集中式 仲裁和 分布式 仲裁。25. DMA控制器訪采用以下三種方法: 停止CPU訪問 、 周期挪用 、 DMA和CPU交替訪內(nèi) 。26. 計(jì)算機(jī)硬件包括 運(yùn)算器 、 存儲(chǔ)器 、 控制器 、 適配器 、 輸入輸出

30、設(shè)備 。27. 軟磁盤和硬磁盤的存儲(chǔ)原理記錄方式基本相同,但在 結(jié)構(gòu) 和 性能 上存在較大差別。28. 在整數(shù)定點(diǎn)機(jī)中,采用1位符號(hào)位(最高位),設(shè)寄存器中的內(nèi)容為1000 0000。 (1)若寄存器中是原碼,則該數(shù)據(jù)的真值是 -0 ; (2)若寄存器中是反碼,則該數(shù)據(jù)的真值是 -127 ;(3)若寄存器中是補(bǔ)碼,則該數(shù)據(jù)的真值是 -128 ;(4)若寄存器中是無符號(hào)數(shù),則該數(shù)據(jù)的真值是 128 。29. 不同機(jī)器有不同的指令系統(tǒng),常見的指令系統(tǒng)有 精簡 指令系統(tǒng)和 復(fù)雜 指令系統(tǒng),前者是后者的改進(jìn)。30. 流水CPU中的主要問題是資源相關(guān), 數(shù)據(jù) 相關(guān)和 控制 相關(guān)。31. PCI總線是當(dāng)前

31、流行的總線。它是一個(gè)高 帶寬 且與 處理器 無關(guān)的標(biāo)準(zhǔn)總線。32. 常用的輸入設(shè)備有 鍵盤 、 鼠標(biāo) 、 掃描儀 等。33. 中斷處理過程可以嵌套進(jìn)行, 優(yōu)先級(jí)高 的設(shè)備可以中斷 優(yōu)先級(jí)低 的中斷服務(wù)程序。34. 指令格式是指令用 二進(jìn)制代碼 表示的結(jié)構(gòu)形式,通常格式中由操作碼字段和 地址碼 字段組成。35. 匯編語言是一種面向 機(jī)器 的語言,用匯編語言編制程序執(zhí)行速度比高級(jí)語言 快 。36. 計(jì)算機(jī)唯一能直接執(zhí)行的語言是 機(jī)器語言 。在用戶編程所用的各種語言中,與計(jì)算機(jī)本身最為密切的語言是 匯編語言 。37. 廣泛使用的 SRAM 和 DRAM 都是半導(dǎo)體隨機(jī)讀寫存儲(chǔ)器,它們共同的缺點(diǎn)是斷電

32、后不能保存信息38. 多個(gè)用戶共享主存時(shí),系統(tǒng)應(yīng)提供存儲(chǔ)保護(hù)。通常采用的方法是 存儲(chǔ)區(qū)域 保護(hù)和 訪問方式 保護(hù),并用硬件來實(shí)現(xiàn)。39. 常用的校驗(yàn)碼有: 奇偶校驗(yàn)碼 、 海明校驗(yàn)碼 和 循環(huán)冗余碼 。40. 一位十進(jìn)制數(shù),用BCD碼表示需4 位二進(jìn)制碼,用ASCII碼表示需7 位二進(jìn)制碼。41. 用高級(jí)語言編寫的程序稱為源程序,將源程序翻譯為目標(biāo)程序的軟件是 編譯程序 或 解釋程序 。42. 存儲(chǔ) 程序 ,并按 地址 順序執(zhí)行,這是馮·諾依曼型計(jì)算機(jī)的工作原理。43. 微程序設(shè)計(jì)技術(shù)是利用 軟件 方法設(shè)計(jì) 操作控制器 的一門技術(shù),具有 規(guī)整性 、 靈活性 、 可維性 等一系列優(yōu)點(diǎn)。

33、44. 微計(jì)算機(jī)系統(tǒng)包括 硬件系統(tǒng) 和 軟件系統(tǒng) 。45. 指令格式是指令用 二進(jìn)制代碼 表示的結(jié)構(gòu)形式,通常格式中由 操作碼 字段和 地址碼 字段組成。判斷題1決定計(jì)算機(jī)計(jì)算精度的主要技術(shù)指標(biāo)一般是指計(jì)算機(jī)的字長。(對(duì))2計(jì)算機(jī)“運(yùn)算速度”指標(biāo)的含義是指每秒鐘能執(zhí)行多少條操作系統(tǒng)的命令。(錯(cuò))3利用大規(guī)模集成電路技術(shù)把計(jì)算機(jī)的運(yùn)算部件和控制部件做在一塊集成電路芯片上,這樣的一塊芯片叫做單片機(jī)。(錯(cuò))4某R進(jìn)位計(jì)數(shù)制,其左邊1位的權(quán)是其相鄰的右邊1位的權(quán)的R倍。(對(duì))5在計(jì)算機(jī)中,所表示的數(shù)有時(shí)會(huì)發(fā)生溢出,其根本原因是計(jì)算機(jī)的字長有限。(對(duì))6一個(gè)正數(shù)的補(bǔ)碼和這個(gè)數(shù)的原碼表示一樣,但正數(shù)的反碼

34、就不是該數(shù)的原碼表示,而是原碼各位數(shù)取反。(錯(cuò))7表示定點(diǎn)數(shù)時(shí),若要、求數(shù)值0在計(jì)算機(jī)中惟一地表示為全0,應(yīng)使用反碼表示。(錯(cuò))8將補(bǔ)碼的符號(hào)位改用多位來表示,就變成變形補(bǔ)碼,一個(gè)用雙符號(hào)位表示的變形補(bǔ)碼11.1010是正數(shù)。(錯(cuò))9在浮點(diǎn)運(yùn)算器中,階碼部件可實(shí)現(xiàn)加、減、乘、除四種運(yùn)算。(錯(cuò))10在浮點(diǎn)運(yùn)算器中,尾數(shù)部件只進(jìn)行乘法和除法運(yùn)算。(錯(cuò))11運(yùn)算器不論是復(fù)雜的還是簡單的,都有一個(gè)狀態(tài)寄存器,狀態(tài)寄存器是為計(jì)算機(jī)提供判斷條件,以實(shí)現(xiàn)程序轉(zhuǎn)移。(對(duì))12在CPU中執(zhí)行算術(shù)運(yùn)算和邏輯運(yùn)算,都是按位進(jìn)行且各位之間是獨(dú)立無關(guān)的。(錯(cuò))13全加器和半加器的區(qū)別在于是否考慮低位向高位進(jìn)位??紤]低位

35、向本位有進(jìn)位的加法器稱為全加器。(對(duì))14. 定點(diǎn)補(bǔ)碼運(yùn)算時(shí),其符號(hào)位不參與運(yùn)算。(錯(cuò))15. 尾數(shù)部分只進(jìn)行乘法和除法運(yùn)算。(錯(cuò))16. 浮點(diǎn)數(shù)的正負(fù)由階碼的正負(fù)符號(hào)決定。(錯(cuò))17. 在定點(diǎn)小數(shù)一位除法中,為了避免溢出,被除數(shù)的絕對(duì)值一定要小于除數(shù)的絕對(duì)值。(對(duì))18. 浮點(diǎn)運(yùn)算器的階碼部件可實(shí)現(xiàn)加、減、乘、除4種運(yùn)算。(錯(cuò))19浮點(diǎn)數(shù)的取值范圍由階碼的位數(shù)決定,而浮點(diǎn)數(shù)的精度由尾數(shù)的位數(shù)決定。(對(duì))20加法器是構(gòu)成運(yùn)算器的基本部件,為提高運(yùn)算速度,運(yùn)算器一般都采用串行加法器。(錯(cuò))21存儲(chǔ)器是計(jì)算機(jī)中的記憶設(shè)備,它只是用來存放程序。(錯(cuò))22動(dòng)態(tài)RAM和靜態(tài)RAM都是易失性半導(dǎo)體存儲(chǔ)器。

36、(對(duì))23CPU訪問存儲(chǔ)器的時(shí)間是由存儲(chǔ)器的容量決定的,存儲(chǔ)器容量越大,訪問存儲(chǔ)器所需的時(shí)間越長。(錯(cuò))24因?yàn)榘雽?dǎo)體存儲(chǔ)器加電后才能存儲(chǔ)數(shù)據(jù),斷電后數(shù)據(jù)就丟失了,因此EPROM做成的存儲(chǔ)器,加電后必須重寫原來的內(nèi)容。(錯(cuò))25目前大多數(shù)個(gè)人計(jì)算機(jī)中可配置的內(nèi)存容量僅受地址總線位數(shù)限制。(錯(cuò))26因?yàn)閯?dòng)態(tài)存儲(chǔ)器是破壞性讀出,所以在不訪問動(dòng)態(tài)存儲(chǔ)器時(shí)不用刷新。(錯(cuò))27一般情況下,ROM和RAM在存儲(chǔ)體中是統(tǒng)一編址的。(對(duì))28多體交叉存儲(chǔ)器是為了解決由于主存太大,而將一個(gè)主存體分成多個(gè)獨(dú)立存儲(chǔ)體的一種技術(shù)。(錯(cuò))29在計(jì)算機(jī)中存儲(chǔ)器是數(shù)據(jù)傳送的中心,但訪問存儲(chǔ)器的請(qǐng)求是由CPU或I/O所發(fā)出的

37、。(對(duì))30CPU中通常都設(shè)置若干個(gè)寄存器,這些寄存器與主存統(tǒng)一編址。訪問這些寄存器的指令格式與訪問存儲(chǔ)器是相同的。(錯(cuò))31同SRAM相比,由于DRAM需要刷新,所以功耗大。(錯(cuò))32雙極型 RAM不僅存取速度快,而且集成度高。(錯(cuò))33目前常用的EPROM是用浮動(dòng)?xùn)叛┍雷⑷胄蚆OS管構(gòu)成,稱為FAMOS型EPROM,該類型的EPROM出廠時(shí)存儲(chǔ)的全是“1”。(對(duì))34處理大量輸入輸出數(shù)據(jù)的計(jì)算機(jī),一定要設(shè)置十進(jìn)制運(yùn)算指令。(錯(cuò))35一個(gè)系列中的不同型號(hào)計(jì)算機(jī),保持軟件向上兼容的特點(diǎn)。(對(duì))36在計(jì)算機(jī)的指令系統(tǒng)中,真正必須的指令數(shù)是不多的,其余的指令都是為了提高機(jī)器速度和便于編程而引入的。

38、(對(duì))37擴(kuò)展操作碼是一種優(yōu)化技術(shù),它使操作碼的長度隨地址碼的減少而增加,不同地址的指令可以具有不同長度的操作碼。(對(duì))38轉(zhuǎn)移類指令能改變指令執(zhí)行順序,因此,執(zhí)行這類指令時(shí)PC和SP的值都將發(fā)生變化。(錯(cuò))39RISC的主要設(shè)計(jì)目標(biāo)是減少指令數(shù),降低軟、硬件開銷。(對(duì))40新設(shè)計(jì)的RISC,為了實(shí)現(xiàn)其兼容性,是從原來CISC系統(tǒng)的指令系統(tǒng)中挑選一部分簡單指令實(shí)現(xiàn)的。(錯(cuò))41RISC沒有乘、除指令和浮點(diǎn)運(yùn)算指令。(錯(cuò))42. 執(zhí)行指令時(shí),指令在內(nèi)存中的地址存放在指令寄存器中。(錯(cuò))43沒有設(shè)置乘、除法指令的計(jì)算機(jī)系統(tǒng)中,就不能實(shí)現(xiàn)乘、除法運(yùn)算。(錯(cuò))44 計(jì)算機(jī)指令是指揮CPU進(jìn)行操作的命令

39、,指令通常由操作碼和操作數(shù)的地址碼組成。(對(duì))45不設(shè)置浮點(diǎn)運(yùn)算指令的計(jì)算機(jī),就不能用于科學(xué)計(jì)算。(錯(cuò))46采用RISC技術(shù)后,計(jì)算機(jī)的體系結(jié)構(gòu)又恢復(fù)到早期的比較簡單的情況。(錯(cuò))47在主機(jī)中,只有內(nèi)存能存放數(shù)據(jù)。(錯(cuò))48 引入微程序機(jī)器級(jí),使CPU的硬件電路更為簡單,可以使CPU的指令系統(tǒng)功能更強(qiáng)。(對(duì))49微程序技術(shù)是今后計(jì)算機(jī)技術(shù)的發(fā)展方向。(錯(cuò))50在CPU中,譯碼器主要用在運(yùn)算器中挑選多路輸入數(shù)據(jù)中的某一路數(shù)據(jù)送到ALU。(錯(cuò))51對(duì)一個(gè)并行寄存器來說,只要時(shí)鐘脈沖到來,便可從輸出端同時(shí)輸出各位的數(shù)據(jù)。(錯(cuò))52計(jì)數(shù)器的功能是對(duì)輸入脈沖進(jìn)行計(jì)數(shù),不能用它作分頻器或定時(shí)等。(錯(cuò))53

40、可編程邏輯陣列是主存的一部分。(錯(cuò))54每一條微指令都只是包含一條微命令。(錯(cuò)) 55串行寄存器一般都具有移位功能。(對(duì))56控制存儲(chǔ)器是用來存放微程序的存儲(chǔ)器,它應(yīng)該比主存儲(chǔ)器速度快。(對(duì))57機(jī)器的主頻最快,機(jī)器的速度就最快。(錯(cuò))58引入微程序機(jī)器級(jí),使計(jì)算機(jī)的CPU更為簡單,可以組成功能更強(qiáng)的指令系統(tǒng),從而加快了CPU的運(yùn)行速度。(錯(cuò))59Cache是內(nèi)存的一部分,它可由指令直接訪問。(錯(cuò))69. 引入虛擬存儲(chǔ)系統(tǒng)的目的,是為了加快外存的存取速度。(錯(cuò))61采用虛擬存儲(chǔ)器技術(shù),用戶編寫的應(yīng)用程序其地址空間是連續(xù)的。(對(duì))62在虛擬存儲(chǔ)器中,當(dāng)程序正在執(zhí)行時(shí),由操作系統(tǒng)完成地址映射。(對(duì)

41、)63機(jī)器剛加電時(shí)Cache無內(nèi)容,在程序運(yùn)行過程中CPU初次訪問存儲(chǔ)器某單元時(shí),信息由存儲(chǔ)器向CPU傳送的同時(shí)傳送到Cache;當(dāng)再次訪問該單元時(shí)即可從Cache取得信息(假設(shè)沒有被替換)。(對(duì))64在虛擬存儲(chǔ)器中,邏輯地址轉(zhuǎn)換成物理地址是由硬件實(shí)現(xiàn)的,僅在頁面失效時(shí)才由操作系統(tǒng)將被訪問頁面從輔存調(diào)到主存,必要時(shí)還要先把被淘汰的頁面內(nèi)容寫入輔存。(錯(cuò))65內(nèi)存與外存都能直接向CPU提供數(shù)據(jù)。(錯(cuò))66CPU向存儲(chǔ)器執(zhí)行寫操作時(shí),為了使Cache內(nèi)容和主存的內(nèi)容保持一致, 采用寫直達(dá)(寫通)法,可同時(shí)寫入Cache和主存中。(對(duì))67Cache與主存統(tǒng)一編址,即主存空間的某一部分屬于 Cach

42、e。(錯(cuò))68在虛擬存儲(chǔ)器中,輔助存儲(chǔ)器與主存儲(chǔ)器以相同的方式工作,因此允許程序員用比主存空間大得多的輔存空間編程。(錯(cuò))69外存比內(nèi)存的存儲(chǔ)容量大,存取速度快。(錯(cuò))70Cache的功能全由硬件實(shí)現(xiàn)。(對(duì))71軟盤的磁頭和盤面在讀寫時(shí)不接觸。(錯(cuò))72硬盤系統(tǒng)和軟盤系統(tǒng)均可分為固定磁頭和可移動(dòng)磁頭兩種。(錯(cuò))73CD-ROM光盤的盤片由生產(chǎn)廠家預(yù)先寫入數(shù)據(jù)或程序,出廠后用戶不能寫入修改。(對(duì))74高數(shù)據(jù)傳輸率CD-ROM驅(qū)動(dòng)器運(yùn)行速度快,但要求很高的容錯(cuò)性和糾錯(cuò)能力。(對(duì))75隨著半導(dǎo)體集成電路的發(fā)展,外部設(shè)備在硬件系統(tǒng)中的價(jià)格中所占比重越來越低。(錯(cuò))76溫徹斯特磁盤是一種固定磁頭固定盤片

43、的磁盤存儲(chǔ)器。(錯(cuò))77移動(dòng)磁頭硬盤存儲(chǔ)器的磁頭和盤面是接觸式讀寫。(錯(cuò))78不帶漢字硬字庫的點(diǎn)陣式打印機(jī)不能打印漢字。(錯(cuò))79顯示刷新存儲(chǔ)器由RAM組成。(對(duì))80計(jì)算機(jī)使用的磁帶存儲(chǔ)器是記錄模擬信號(hào)的設(shè)備。(錯(cuò))81外部設(shè)備位于主機(jī)箱的外部。(錯(cuò))82語音合成器作為輸入設(shè)備可以將人的語音轉(zhuǎn)換成計(jì)算機(jī)能夠識(shí)別的信息。(錯(cuò))83針式打印機(jī)點(diǎn)陣的點(diǎn)越多,印字質(zhì)量越高。(對(duì))84圖形比圖像更容易編輯、修改。(對(duì))85圖像比圖形更有用。(錯(cuò))86行式打印機(jī)的速度比串行打印機(jī)快。(對(duì))87圖形比圖像更適合表現(xiàn)類似于照片和繪畫之類的有真實(shí)感的畫面。(錯(cuò))88字符發(fā)生器是存放ASCII字符點(diǎn)陣的存儲(chǔ)器,

44、漢字也是由點(diǎn)陣構(gòu)成的,因此,能處理漢字的計(jì)算機(jī),其字符發(fā)生器中也存放了漢字點(diǎn)陣。(錯(cuò))89鍵盤屬于輸入設(shè)備,但顯示器上顯示的內(nèi)容既有機(jī)器輸出的結(jié)果,又有用戶通過鍵盤輸入的內(nèi)容,所以顯示器既是輸入設(shè)備,又是輸出設(shè)備。(錯(cuò))90. 在計(jì)算機(jī)的中斷系統(tǒng)中,優(yōu)先級(jí)別高的中斷總是先響應(yīng)先處理。(錯(cuò))91. 全雙工工作方式可以在兩個(gè)方向傳送信息,但是在同一時(shí)刻,只能工作在一個(gè)方向上傳送信息的通訊方式。(錯(cuò))92半雙工工作方式是可以在兩個(gè)方向傳送信息,但是在同一時(shí)刻只能工作在一個(gè)方向上傳送信息的通訊方式。(對(duì))93組成總線不僅要有傳輸信息的傳輸線,還應(yīng)有實(shí)現(xiàn)總線控制的器件,即總線緩沖器和總線控制器。(對(duì))9

45、4大多數(shù)微型計(jì)算機(jī)的總線由地址總線、數(shù)據(jù)總線和控制總線組成,因此,它們是三總線結(jié)構(gòu)的。(錯(cuò))95DMA控制器和CPU可以同時(shí)使用總線。(錯(cuò))96一個(gè)更高優(yōu)先級(jí)的中斷請(qǐng)求總是可以中斷另一個(gè)中斷處理程序的執(zhí)行。(錯(cuò))97一個(gè)通道可以連接多個(gè)外部設(shè)備控制器,一個(gè)外部設(shè)備控制器可以管理一臺(tái)或多臺(tái)外部設(shè)備。(錯(cuò))98屏蔽所有的中斷源,即為關(guān)中斷。(錯(cuò))99設(shè)備的編址方式分為單獨(dú)編址和存儲(chǔ)器統(tǒng)一編址兩種。(對(duì))100DMA是主存與外設(shè)之間交換數(shù)據(jù)的方式,它也可用于主存與主存之間的數(shù)據(jù)交換。(錯(cuò))101中斷級(jí)別最高的是不可屏蔽中斷。(錯(cuò))102CPU響應(yīng)中斷時(shí)暫停運(yùn)行當(dāng)前程序,自動(dòng)轉(zhuǎn)移到中斷服務(wù)程序。(對(duì))

46、103中斷方式一般適用于隨機(jī)出現(xiàn)的服務(wù)請(qǐng)求。(對(duì))104為了保證中斷服務(wù)程序執(zhí)行完畢以后,能正確返回到被中斷的斷點(diǎn)繼續(xù)執(zhí)行程序,必須進(jìn)行現(xiàn)場保存操作。(對(duì))105中斷屏蔽技術(shù)是用中斷屏蔽寄存器對(duì)中斷請(qǐng)求線進(jìn)行屏蔽控制,因此,只有多級(jí)中斷系統(tǒng)(CPU提供多條中斷請(qǐng)求輸入線)才能采用中斷屏蔽技術(shù)。(錯(cuò))106連接到計(jì)算機(jī)單總線上的設(shè)備稱為主設(shè)備。(錯(cuò))107CPU可任選CPU停止法,即總線周期挪用法或總線周期分時(shí)法來實(shí)現(xiàn)DMA。(對(duì))108中斷屏蔽的作用是可以臨時(shí)改變中斷優(yōu)先處理權(quán)。(對(duì))109所有的數(shù)據(jù)傳送方式都必須由CPU控制實(shí)現(xiàn)。(錯(cuò))110外部設(shè)備一旦申請(qǐng)中斷,便能立刻得到CPU的響應(yīng)。(

47、錯(cuò))111DMA設(shè)備的中斷級(jí)別比其他外設(shè)高,否則可能引起數(shù)據(jù)丟失。(對(duì))112一旦有中斷請(qǐng)求出現(xiàn),CPU立即停止當(dāng)前指令的執(zhí)行,轉(zhuǎn)而去受理中斷請(qǐng)求。(錯(cuò))113CPU在響應(yīng)中斷后可以立即響應(yīng)更高優(yōu)先級(jí)的中斷請(qǐng)求。(錯(cuò))簡答題1 計(jì)算機(jī)的主要功能有哪些?主要功能部件有哪些?答:主要功能有:()數(shù)據(jù)傳送,()數(shù)據(jù)存儲(chǔ),()數(shù)據(jù)處理,()控制主要部件有:存儲(chǔ)器,運(yùn)算器,輸入/輸出部件和控制部件。2 馮諾依曼機(jī)的主要功能部件有哪些?各有什么作用?答:主要部件有:存儲(chǔ)器,運(yùn)算器,輸入/輸出部件和控制器。存儲(chǔ)器用于存儲(chǔ)數(shù)據(jù)或程序;運(yùn)算器用于完成算術(shù)或邏輯運(yùn)算;輸入設(shè)備主要是輸入需要計(jì)算機(jī)操作的數(shù)據(jù)和程序,

48、輸出設(shè)備主要用于計(jì)算結(jié)果或中間結(jié)果的輸出,輸入/輸出均完成相應(yīng)的人機(jī)交互操作;控制器負(fù)責(zé)對(duì)指令進(jìn)行譯碼,產(chǎn)生一系列控制信號(hào),指揮和協(xié)調(diào)計(jì)算機(jī)的各個(gè)部件有序工作。3 簡述計(jì)算機(jī)結(jié)構(gòu)和組成的聯(lián)系和區(qū)別。答:計(jì)算機(jī)結(jié)構(gòu)指對(duì)程序員可見的系統(tǒng)屬性。計(jì)算機(jī)組成指實(shí)現(xiàn)其片構(gòu)規(guī)范的操作部件,以及它們的互聯(lián)方式。區(qū)別:計(jì)算機(jī)結(jié)構(gòu)主要研究指令集,寄存器定義和組織、各種數(shù)據(jù)類型表示的位數(shù)、I/O機(jī)制,以及內(nèi)存訪問技術(shù)等,是計(jì)算機(jī)硬件子系統(tǒng)的概念結(jié)構(gòu)及功能特性。而計(jì)算機(jī)組織是主要研究對(duì)程序員透明的硬件細(xì)節(jié),如控制信號(hào)數(shù)據(jù)通路寬度的確定、各部件連接方式及匹配、計(jì)算機(jī)和外設(shè)的接口以及使用的存儲(chǔ)器技術(shù)等。計(jì)算機(jī)結(jié)構(gòu)決定系統(tǒng)

49、中軟硬件分配,計(jì)算機(jī)組成是對(duì)計(jì)算機(jī)結(jié)構(gòu)的邏輯實(shí)現(xiàn)。聯(lián)系:隨著計(jì)算機(jī)技術(shù)的發(fā)展,組織、結(jié)構(gòu)的關(guān)系越來越密切,之間的界限越來越模糊,在一定條件下,二者可相互替代。4 計(jì)算機(jī)系統(tǒng)可以分為哪幾個(gè)層次?說明各層次的特點(diǎn)及相互聯(lián)系。答:從低到高依次為硬件邏輯層、微程序?qū)印C(jī)器語言層、操作系統(tǒng)層、匯編語言層、高級(jí)語言層、應(yīng)用語言層。其中最低的三層構(gòu)成了實(shí)際機(jī)器,它不提供任何軟件支持,后四層構(gòu)成虛擬機(jī)器,它提供軟件支持。一般來說相鄰層的語法結(jié)構(gòu)差別不大,有利于編譯和解釋,但最終必須處理成能在實(shí)際機(jī)器上直接執(zhí)行的機(jī)器語言程序。5 說明計(jì)算機(jī)系統(tǒng)的層次結(jié)構(gòu)。答:從低到高依次為硬件邏輯層、微程序?qū)印C(jī)器語言層、操作

50、系統(tǒng)層、匯編語言層、高級(jí)語言層、應(yīng)用語言層。6 數(shù)據(jù)校驗(yàn)碼的編碼思想是什么?常用的數(shù)據(jù)校驗(yàn)碼有哪些?答:編碼思想是“冗余校驗(yàn)”,即對(duì)原有數(shù)據(jù)進(jìn)行擴(kuò)充,加入新的代碼,這增加的部分代碼就成為校驗(yàn)碼。常用的數(shù)據(jù)校驗(yàn)碼有奇偶校驗(yàn)碼、海明校驗(yàn)碼和循環(huán)冗余碼。7 奇偶校驗(yàn)碼的用途是什么?寫出下面幾個(gè)二進(jìn)制數(shù)的奇,偶校驗(yàn)碼的值: 01010111;11010100答:奇偶校驗(yàn)碼的用途是用于檢測數(shù)據(jù)代碼中奇數(shù)個(gè)位出錯(cuò)情況。對(duì)于01010111,采用偶校驗(yàn)P=1,采用奇校驗(yàn),P=0;對(duì)于11010100,采用偶校驗(yàn),P=0,采用采用奇校驗(yàn),P=1.8 根據(jù)下列操作數(shù)所在位置,指出其尋址方式。(1)操作數(shù)在指令指

51、定的CPU寄存器中。(2)操作數(shù)地址在指令指定的CPU寄存器中。(3)操作數(shù)由指令直接給出。(4)操作數(shù)地址由指令直接給出。(5)操作數(shù)地址為某一寄存器內(nèi)容和偏移量之和答:(1) 寄存器尋址 (2) 寄存器間接尋址 (3) 立即數(shù)尋址 (4) 直接尋址 (5) 基址、變址、相對(duì)尋址9 簡單比較組合邏輯控制和微程序控制的特點(diǎn)。答:組合邏輯控制的優(yōu)點(diǎn)是:微操作控制信號(hào)產(chǎn)生的速度很快。 缺點(diǎn)是:結(jié)構(gòu)復(fù)雜,設(shè)計(jì)效率低。微程序控制的優(yōu)點(diǎn)是: (1)大大減少了控制器的復(fù)雜性和非標(biāo)準(zhǔn)化程度,從而將硬件的用量限制在狹小范圍內(nèi),降低了成本。 (2)提供很大的靈活性,使設(shè)計(jì)的變更、修改以及指令系統(tǒng)的擴(kuò)充容易。 (3)微程序響度固定,可以利用ROM存放,縮短了微程序的運(yùn)行時(shí)間。缺點(diǎn)是:微程序控制器比相同的硬布線式控制器慢。10 設(shè)一個(gè)6位二進(jìn)制小數(shù)X>=0,表示成0.k1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論