淺談數(shù)據(jù)采集系統(tǒng)數(shù)字電路設(shè)計(jì)_第1頁
淺談數(shù)據(jù)采集系統(tǒng)數(shù)字電路設(shè)計(jì)_第2頁
淺談數(shù)據(jù)采集系統(tǒng)數(shù)字電路設(shè)計(jì)_第3頁
淺談數(shù)據(jù)采集系統(tǒng)數(shù)字電路設(shè)計(jì)_第4頁
淺談數(shù)據(jù)采集系統(tǒng)數(shù)字電路設(shè)計(jì)_第5頁
免費(fèi)預(yù)覽已結(jié)束,剩余1頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、    淺談數(shù)據(jù)采集系統(tǒng)數(shù)字電路設(shè)計(jì)    馬晨光摘 要:從前使用最為普遍的高速數(shù)據(jù)采集系統(tǒng)主要使用單片機(jī)以及硬件fifo將相關(guān)數(shù)據(jù)進(jìn)行采集。為了增強(qiáng)數(shù)據(jù)采集系統(tǒng)的實(shí)用性,逐步將epga電路融入于高速數(shù)據(jù)采集系統(tǒng),這樣的電路設(shè)計(jì)不僅可以有效提高系統(tǒng)的可靠性和穩(wěn)定性,還更加方便對(duì)系統(tǒng)進(jìn)行修改與升級(jí),為了方便今后高速數(shù)據(jù)采集系統(tǒng)的進(jìn)一步發(fā)展,本文就對(duì)數(shù)據(jù)采集系統(tǒng)數(shù)字電路設(shè)計(jì)進(jìn)行分析與研究。關(guān)鍵詞:數(shù)據(jù)采集;數(shù)字電路設(shè)計(jì);分析;研究從目前多種產(chǎn)品與技術(shù)中可以看出,數(shù)據(jù)采集低分辨率、低速方面的技術(shù)已經(jīng)趨于成熟,并且許多技術(shù)在實(shí)際操作中也較為容易實(shí)現(xiàn)。但在高速數(shù)據(jù)

2、采集方面仍然存在很多問題,較國(guó)際相關(guān)方面技術(shù)水平還有一定差距,如何將我國(guó)的低速數(shù)據(jù)采集向高速數(shù)據(jù)采集方面發(fā)展,根據(jù)分析以下以電路設(shè)計(jì)作為側(cè)重點(diǎn)進(jìn)行研究。一、數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)原理我國(guó)目前的數(shù)據(jù)采集系統(tǒng)實(shí)現(xiàn)原理大概分為三個(gè)部分,第一個(gè)部分主要是對(duì)位于前端的數(shù)據(jù)進(jìn)行采集和轉(zhuǎn)換,這部分也可以稱為自然信號(hào)的數(shù)據(jù)轉(zhuǎn)換和采集。第二個(gè)部分屬于功能控制模塊,對(duì)固定的芯片內(nèi)部相關(guān)功能進(jìn)行時(shí)間順序上的控制,簡(jiǎn)單來說即是使用硬件對(duì)數(shù)據(jù)語言進(jìn)行描述轉(zhuǎn)換成實(shí)用設(shè)計(jì)。第三個(gè)部分是數(shù)據(jù)最終儲(chǔ)存的收尾工作,主要是對(duì)收集成功的數(shù)據(jù)進(jìn)行后續(xù)相關(guān)處理。在整個(gè)系統(tǒng)進(jìn)行通電運(yùn)行過程中,首先通過fpga芯片內(nèi)部存在的a/d控制模板分別對(duì)

3、相關(guān)數(shù)據(jù)采集芯片進(jìn)行驅(qū)動(dòng),并將采集到的數(shù)據(jù)進(jìn)行轉(zhuǎn)換。而a/d控制模板中的芯片在運(yùn)行一定時(shí)間后會(huì)將已經(jīng)轉(zhuǎn)換完成的數(shù)據(jù)重新提供給fpga中的a/d控制模板,接收到整合的數(shù)據(jù)模板rc端口會(huì)立即產(chǎn)生脈沖,這個(gè)脈沖屬于上升沿,直接會(huì)引起a/d控制模板形成高阻狀態(tài),并借助這樣的高阻態(tài)形成另一個(gè)脈沖對(duì)a/d控制模板中的芯片進(jìn)行讀管腳方面的選取,最后將以上順序重復(fù)循環(huán)幾次以幫助所采集的數(shù)據(jù)一次被儲(chǔ)存在緩沖儲(chǔ)存器中,以完成最終數(shù)據(jù)采集以及轉(zhuǎn)換的工作。二、fpga芯片組成與選擇fpga是是專用集成電路(asic)領(lǐng)域中的一種半定制電路,既解決了定制電路的不足,又克服了原有可編程器件上電路數(shù)有限的缺點(diǎn)。fpga主要

4、有三大部分組成的:i/0模塊、邏輯功能模塊與用來連接邏輯模塊之間,邏輯模塊與i/o模塊之間的連線。邏輯功能模塊是由查找表(lut,lookuptable)和寄存器(register)組成的。fpga的特點(diǎn)主要有:采用fpga設(shè)計(jì)asic電路,用戶不需要投入生產(chǎn),就能得到合用的芯片。fpga可做其它全定制或半定制asic電路的中試樣片。fpga內(nèi)部有豐富的觸發(fā)器和i/o引腳。fpga采用高速chmos工藝,功耗低,可以與cm0s、ttl電平兼容。cyclonei系列是ifpga定位與低成本的可編程器件,由altera的第一代cyclone系列發(fā)展而來。cyclonei通過使用新型的架構(gòu)i、縮小裸

5、片尺寸,在保證成本優(yōu)勢(shì)的前提下提供了更高的集成度與性能。cycloneii器件的密度范圍從4608le和119808bitram,到68416le和l152000bitram。cycloneii器件中還含有從13150個(gè)18×18嵌入式乘法器。設(shè)計(jì)選用altera公司的cyclone1i系列fpgaep2c8q2o8c7來實(shí)現(xiàn),這個(gè)系列內(nèi)的pli提供了時(shí)鐘合成功能,允許內(nèi)部工作時(shí)鐘與輸入時(shí)鐘頻率不同,從而保證了輸入時(shí)鐘和fpga時(shí)鐘以及sdram時(shí)鐘之間的零延遲;ep2c8q208c7具有8256個(gè)les,36個(gè)ramblocks,165888rambits,18個(gè)內(nèi)嵌的乘法器,2個(gè)

6、pll,最大可使用182個(gè)i/o口,多種程序配置方式等優(yōu)點(diǎn)。高速緩存是高速數(shù)據(jù)采集系統(tǒng)的一個(gè)關(guān)鍵環(huán)節(jié),ep2c8q2o8c7的最高頻率達(dá)到25omhz,165888bit的內(nèi)部ram具有獨(dú)立的輸入、輸出接口和讀、寫時(shí)鐘信號(hào),可以實(shí)現(xiàn)同步讀寫操作。內(nèi)部ram提供三種狀態(tài)指示:empty、halffull、full,分別代表當(dāng)前數(shù)據(jù)存儲(chǔ)的深度,可根據(jù)系統(tǒng)的需求對(duì)存儲(chǔ)進(jìn)行設(shè)定。三、前端調(diào)理部分1.緩沖放大電路需要被檢測(cè)的電壓在進(jìn)入系統(tǒng)中后,最先經(jīng)過的是電壓跟隨器,電壓跟隨器會(huì)根據(jù)數(shù)據(jù)對(duì)電壓進(jìn)行阻抗轉(zhuǎn)換,而后通過電阻網(wǎng)絡(luò)對(duì)電壓中的信號(hào)進(jìn)行調(diào)整,最后在外部將電壓信號(hào)轉(zhuǎn)變成為與系統(tǒng)更為符合的電壓信號(hào)。2.

7、差分輸入電路由于采用高速a/d采樣電路,為保證足夠的信號(hào)帶寬,要將單端的輸入信號(hào)變成差分信號(hào)提供給adc,以減少偶次諧波產(chǎn)生,保證adc的精度。考慮到上述因素,在前端部分采用了ad公司的ad8138作為緩沖放大器。四、數(shù)據(jù)存貯部分實(shí)際數(shù)字電路中用到的存儲(chǔ)器有ram (random aeeess memory),sram (statie ram),r0 m (read-only memory),fifo(first in first out),sdram(synehronous dynamic ram)等。它們的存儲(chǔ)特點(diǎn)不同,各自有不同的用途:ram和sram是隨機(jī)存儲(chǔ),存儲(chǔ)容量小,掉電后數(shù)據(jù)丟

8、失,按照地址線訪問各單元數(shù)據(jù);rom和eeprom是固化的掉電數(shù)據(jù)保護(hù)存儲(chǔ)器,存儲(chǔ)容量小,一般用于dsp或?qū)S眯酒某绦蚬袒蜕想娂拇嫫髋渲茫x取數(shù)據(jù)一般為ic總線形式;fifo是先進(jìn)先出堆棧存儲(chǔ),沒有地址線,有半滿、滿、半空、空等標(biāo)志信號(hào),操作簡(jiǎn)單,但是容量很小。異步ram還可以用作不同數(shù)據(jù)流的緩沖器,讀和寫時(shí)鐘可以不同,可用作“快進(jìn)慢出”或者“慢進(jìn)快出”;sdram和ddrsdram是大容量的動(dòng)態(tài)隨機(jī)存儲(chǔ)器,可達(dá)到512mbits,igbits或者更高,讀寫速度高,支持突發(fā)式讀寫,但是控制復(fù)雜,需要定時(shí)刷新,precharge激活和關(guān)閉操作行。設(shè)計(jì)中用到的sdram是cypress公司的c

9、y7c1362v25。它是512kx18同步的數(shù)據(jù)流高速緩存。所有的同步輸入在時(shí)鐘的上升延被保存到輸入寄存器,所得輸出數(shù)據(jù)也在時(shí)鐘的上升延同步地從輸出寄存器向外輸出。最大時(shí)鐘上升訪問延時(shí)為3ins,既支持奔騰處理器的交叉存儲(chǔ)脈沖序列也支持個(gè)人臺(tái)式機(jī)的線性脈沖序列,脈沖可以通過模式管腳進(jìn)行選擇。對(duì)于cy7c1362v25的訪問或者用處理器地址觸發(fā)或者控制器地址觸發(fā)。五、時(shí)鐘電路部分時(shí)鐘電路的電路構(gòu)造,它是通過外部的晶振與電容等構(gòu)成的穩(wěn)定的時(shí)鐘脈沖作為主時(shí)鐘脈沖,然后通過fpga芯片的pll來提供各種不同的時(shí)鐘頻率來達(dá)到時(shí)序控制功能。外部的主時(shí)鐘脈沖通過晶振可以構(gòu)成穩(wěn)定的25mhz的脈沖。結(jié)束語:從以上設(shè)計(jì)研究可以看出,目前我國(guó)大范圍使用的依然是低速數(shù)據(jù)采集系統(tǒng),雖然高速采集系統(tǒng)也存在小范圍的使用,但技術(shù)水平仍然處于落后狀態(tài),無法滿足更多的數(shù)據(jù)采集需求,想要將高速數(shù)據(jù)采集系統(tǒng)有效升級(jí)需要進(jìn)行技術(shù)升級(jí)的方面有許多,其中較為重要的技術(shù)便是電路設(shè)計(jì),優(yōu)秀的電路設(shè)計(jì)可以更好的保證系統(tǒng)的穩(wěn)定性和可靠性,有效促進(jìn)高速數(shù)據(jù)采集的發(fā)展,在今后的數(shù)據(jù)采集方面有著重要的現(xiàn)實(shí)意義。參考文獻(xiàn):1楊靜,鄭恩讓,張玲,馬令坤.基于fpga的fft處理器設(shè)計(jì)與實(shí)現(xiàn)j.化工自動(dòng)化及儀表,2010(03)2王大磊,王斌.基于pci express總線的數(shù)據(jù)處理與傳輸卡的

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論