海南大學數(shù)字電子技術(shù)試卷_第1頁
海南大學數(shù)字電子技術(shù)試卷_第2頁
海南大學數(shù)字電子技術(shù)試卷_第3頁
海南大學數(shù)字電子技術(shù)試卷_第4頁
海南大學數(shù)字電子技術(shù)試卷_第5頁
已閱讀5頁,還剩3頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

信息學院 05電子、05通信 數(shù)字電子技術(shù)試卷(A卷)score1. 實現(xiàn)以下進制之間的轉(zhuǎn)換: (14分,2分/空)(1) 101110.01112 = ( )8 = ( )16(2) 6910 =( )16= ( )2(3) FEA16 =( )10 = ( )8= ( )8421BCDscore2. 化簡下列邏輯函數(shù)式. (12分,4分/小題)(1) (2) (3) score3. 只使用3輸入TTL與非門實現(xiàn)以下邏輯函數(shù),并畫出邏輯圖。(10分)(1) (2) score4. 請在只使用雙二-四譯碼器74LS139的條件下(不能使用其它邏輯器件),設(shè)計一個四-十六譯碼器。74LS139 的邏輯符號如下圖所示。 (10分) score5. 分析下圖中的時序邏輯電路,寫出它的驅(qū)動方程、狀態(tài)方程和輸出方程,畫出狀態(tài)轉(zhuǎn)換表和狀態(tài)轉(zhuǎn)換圖。(15分)score6. 使用上升沿觸發(fā)的JK觸發(fā)器設(shè)計一個同步時序邏輯電路,其狀態(tài)轉(zhuǎn)換圖如下圖所示,要求電路最簡。(15分)score7. 用二進制計數(shù)器74LS161設(shè)計一個11進制計數(shù)器,74LS161的邏輯圖如圖所示:(10分)score8. 分析圖示555定時器所構(gòu)成電路的功能,正常工作時對應(yīng)VI畫出VC, VO的波形。(10分)score9. 用幾片1024´4位的存儲器可以構(gòu)成

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論