




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、深入了解賽靈思System Generator中的時(shí)間參數(shù)深入了解賽靈思System Generator中的時(shí)間參數(shù)基于模型的設(shè)計(jì)(MBD)因其在縮小實(shí)時(shí)系統(tǒng)抽象的數(shù)學(xué)建模和物理實(shí)現(xiàn)之間差距方面的光明前景而備受關(guān)注。通過使用相同的源代碼進(jìn)行算法分析、架構(gòu)探討、行為模擬和硬/軟件設(shè)計(jì),MBD有望縮短系統(tǒng)設(shè)計(jì)周期。 無需通曉硬件描述語言(HDL),為DSP提供的Xilinx System Generator即可讓控制工程師在熟悉的Simulink環(huán)境中設(shè)計(jì)系統(tǒng),然后在FPGA中實(shí)施。為此,必須將受控系統(tǒng)(通常稱之為設(shè)備)深入了解賽靈思System Generator中的時(shí)間參數(shù)基于模型的設(shè)計(jì)(MB
2、D)因其在縮小實(shí)時(shí)系統(tǒng)抽象的數(shù)學(xué)建模和物理實(shí)現(xiàn)之間差距方面的光明前景而備受關(guān)注。通過使用相同的源代碼進(jìn)行算法分析、架構(gòu)探討、行為模擬和硬/軟件設(shè)計(jì),MBD有望縮短系統(tǒng)設(shè)計(jì)周期。無需通曉硬件描述語言(HDL),為DSP提供的Xilinx System Generator即可讓控制工程師在熟悉的Simulink環(huán)境中設(shè)計(jì)系統(tǒng),然后在FPGA中實(shí)施。為此,必須將受控系統(tǒng)(通常稱之為設(shè)備)的數(shù)學(xué)模型參數(shù)值(如連續(xù)/離散時(shí)間傳遞函數(shù)或狀態(tài)空間描述)與FPGA系統(tǒng)時(shí)鐘頻率和數(shù)字控制器的采樣率關(guān)聯(lián)起來。FPGA中的數(shù)字控制器之前,在實(shí)施FPGA時(shí),控制器設(shè)計(jì)人員在首次驗(yàn)證控制策略和參數(shù)并進(jìn)行控制器和設(shè)備模型
3、的高級(jí)模擬(如使用Simulink)后,可能還會(huì)使用一種低級(jí)的HDL。HDL控制器設(shè)計(jì)與Simulink模擬之間的對(duì)應(yīng)性將由HDL測試平臺(tái)加以驗(yàn)證。為在閉環(huán)系統(tǒng)中驗(yàn)證控制器設(shè)計(jì),該測試平臺(tái)必須包括設(shè)備模型。對(duì)于缺乏HDL和FPGA技術(shù)專業(yè)背景的設(shè)計(jì)人員及大多數(shù)控制工程師而言,要實(shí)現(xiàn)上述這一切卻并非易事。在這種情況下,如Xilinx System Generator之類的高級(jí)建模和設(shè)計(jì)環(huán)境正是理想之選。System Generator中的PID控制器鑒于許多控制器仍基于傳統(tǒng)的比例-積分-微分(PID)結(jié)構(gòu),借用一個(gè)PID控制器來演示本文的觀點(diǎn)。同時(shí),本文概述的方法也可較好地處理超前滯后補(bǔ)償器、狀
4、態(tài)空間觀測器或者自適應(yīng)控制器等其他常用的控制組件。圖1所示為采用源自賽靈思模塊集的模塊而設(shè)計(jì)的PID控制器。圖1 基于System Generator模塊且支持抗飽和功能的PID控制器這里沒有使用賽靈思的累加器模塊,而是采用基本的加法器和寄存器構(gòu)建塊來實(shí)現(xiàn)集成。這樣做可以插入如圖1所示的抗飽和邏輯,以便在控制器輸出的積分部分達(dá)到執(zhí)行器規(guī)定的飽和限值時(shí),凍結(jié)累加器寄存器中的內(nèi)容??癸柡瓦壿嬁墒筆ID控制器成為非線性系統(tǒng),并對(duì)系統(tǒng)的總體動(dòng)態(tài)產(chǎn)生積極的影響。圖2所示的模塊參數(shù)菜單可用來配置各種信號(hào)的控制參數(shù)和字寬。圖2 PID控制器的定制參數(shù)菜單另外,設(shè)計(jì)人員還能在此啟用或停用抗飽和函數(shù)。利用該菜單
5、,無需修改低級(jí)HDL代碼即可方便地進(jìn)行實(shí)驗(yàn)。圖3所示為整體系統(tǒng)模型,其不僅包含控制器,還有基于標(biāo)準(zhǔn)Simulink模塊的設(shè)備和模擬測試平臺(tái)。借助該模型,設(shè)計(jì)人員可采用連續(xù)或離散時(shí)間傳遞函數(shù)進(jìn)行設(shè)備建模,而在HDL測試平臺(tái)中則只能使用離散時(shí)間函數(shù)。值得一提的是,采用System Generator方法,就可以通過同一個(gè)高級(jí)模型完成從系統(tǒng)建模、模擬、驗(yàn)證直至實(shí)施的任何工作??刂茀?shù)第一個(gè)控制參數(shù)是模擬時(shí)間單位TSim。該參數(shù)無須在設(shè)計(jì)中明確地輸入。該參數(shù)代表的是對(duì) Simulink模擬中基礎(chǔ)時(shí)間單位的隱含假設(shè)。因此,其僅對(duì)模擬有所影響。在Simulink以及System Generator環(huán)境中,
6、模擬時(shí)間單位通常被假定為1s。例如,System Generator Wavescope模塊的顯示就使用這個(gè)慣例。不過正如在下面所見到的,TSim也可以滿足需要的其它任何時(shí)間單位。隨后還需要在System Generator中以納秒為單位設(shè)置FPGA時(shí)鐘周期TCLK參數(shù)。該參數(shù)代表的是主系統(tǒng)時(shí)鐘輸入到FPGA的周期,而所有其它時(shí)鐘和時(shí)鐘啟動(dòng)均由此導(dǎo)出。因此,其設(shè)置只會(huì)影響硬件實(shí)施。例如,對(duì)于廣受青睞的賽靈思Spartan-3E入門套件,F(xiàn)PGA時(shí)鐘周期為20ns(50MHz)。而Simulink系統(tǒng)周期Psys則代表著Simulink模擬和硬件實(shí)施之間的全局連接。設(shè)計(jì)人員必須設(shè)定這個(gè)參數(shù),因?yàn)?/p>
7、它在System Generator中影響Simulink模擬和硬件實(shí)施。在模擬過程中,該值決定了相對(duì)于模擬時(shí)間單位而言,對(duì)模型的System Generator模塊調(diào)用、但卻不必要地進(jìn)行更新的頻度。對(duì)于硬件實(shí)施,該參數(shù)規(guī)定了相對(duì)于控制器采樣率的超頻量。與System Generator的文檔不同,將Simulink的系統(tǒng)周期定義為無單位量,即FPGA時(shí)鐘周期與假定的模擬時(shí)間單位之比:這樣就可以假定前面提及的任意模擬時(shí)間單位。對(duì)于設(shè)計(jì)中System Generator部分的某個(gè)具體信號(hào)的采樣周期Psam,既可進(jìn)行明確設(shè)置(如在 Gateway-In單元中),也可從Up Sample或者Down
8、 Sample等采樣率調(diào)整模塊中獲得。在進(jìn)行明確設(shè)置時(shí),需要輸入以假定的時(shí)間單位為單位的具體數(shù)值。其設(shè)置對(duì)Simulink模擬和硬件實(shí)施都有影響。在模擬過程中,該數(shù)值決定了在模塊真正可以改變狀態(tài)之前必須調(diào)用該模塊的次數(shù)。同樣,在硬件實(shí)施中,該數(shù)值代表著時(shí)鐘邏輯啟用后的時(shí)鐘周期的數(shù)量。由于在 System Generator設(shè)計(jì)中,所有的時(shí)鐘啟用信號(hào)都源自主FPGA的時(shí)鐘輸入,因此每個(gè)啟用周期必須是FPGA時(shí)鐘周期的整數(shù)倍。分析參數(shù)在第二類時(shí)間參數(shù),即分析參數(shù)中,首先要考慮的是采樣時(shí)間(ST)模塊。該參數(shù)在系統(tǒng)實(shí)施中不使用硬件資源,僅用于Simulink模型中的分析目的。ST模塊顯示的tsam值
9、指的是硬件實(shí)施中用于相關(guān)信號(hào)的時(shí)鐘啟用周期,其單位是FPGA時(shí)鐘周期。當(dāng)設(shè)計(jì)人員在System Genertaor中的Icon Display屬性框中選擇下一項(xiàng)分析參數(shù),即采樣頻率時(shí),該模型中的每個(gè)Xilinx模塊都會(huì)以MHz為單位顯示采樣頻率Fsam,并用于該單元的實(shí)施。采樣率與其它時(shí)間參數(shù)的關(guān)系如下:其中TCLKenb是實(shí)施中啟用的相關(guān)時(shí)鐘的周期。從上面的第二個(gè)等式可以清楚地看出,每個(gè)采樣周期Psam都必須是Simulink系統(tǒng)周期Psys的整數(shù)倍,之所以如此,是因?yàn)閮H有這些時(shí)鐘啟用信號(hào)是從FPGA系統(tǒng)時(shí)鐘衍生出來的。第三個(gè)等式表明ST時(shí)鐘顯示的值是以FPGA時(shí)鐘周期為單位的時(shí)鐘啟用周期。
10、選擇時(shí)間參數(shù)的詳細(xì)指南上述控制系統(tǒng)示例詳細(xì)說明了如何選擇時(shí)間變量,該流程具體可分為以下五個(gè)步驟。確定設(shè)備采用合適的傳遞函數(shù)對(duì)設(shè)備建模。在本例中,將設(shè)備當(dāng)作PT2元進(jìn)行建模,將增益系數(shù)K設(shè)定為2,時(shí)間常數(shù)T設(shè)定為20ms,衰減系數(shù)d設(shè)定為0.2。因此,如圖3(a)所示,該設(shè)備為一個(gè)振蕩元。圖3在無控、有PID控制和無抗飽合以及有抗飽和的情況下,輸入命令后得到的整體系統(tǒng)模型(頂部)和設(shè)備輸出選擇模擬時(shí)間單位此時(shí),可以選擇基礎(chǔ)模擬時(shí)間單位Tsim,這樣設(shè)備的傳遞函數(shù)就有了便利的數(shù)值參數(shù)。在本例中,將Tsim設(shè)定為10ms。在上述參數(shù)設(shè)定完畢后,便得到如下設(shè)備傳遞函數(shù):設(shè)置Simulink系統(tǒng)周期在擁
11、有模擬時(shí)間單位后,將隨之根據(jù)可用的硬件平臺(tái)FPGA時(shí)鐘周期TCLK設(shè)置Simulink系統(tǒng)周期Psys。在Spartan-3E入門套件中,系統(tǒng)時(shí)鐘頻率為50MHz,設(shè)定TCLK為20ns,得到:確定采樣頻率根據(jù)經(jīng)驗(yàn)法則,數(shù)字控制器的采樣率必須至少是設(shè)備截止頻率的20倍。本示例設(shè)備的截止頻率大約是30Hz,因此將采樣頻率設(shè)定為Fsam=1kHz。設(shè)定采樣周期最后,在控制器前面的Gateway-In模塊中設(shè)定采樣周期參數(shù)Psam。在本例中,設(shè)置如下:有了這些設(shè)置,就可以進(jìn)行模型模擬,調(diào)整控制器參數(shù)并合成控制器邏輯。不過,有時(shí)FPGA時(shí)鐘周期TCLK會(huì)顯著小于基礎(chǔ)時(shí)間單位Tsim,如在控制器是一個(gè)時(shí)鐘頻率比控制器本身要求高很多的更大規(guī)模設(shè)計(jì)的一個(gè)組成部分時(shí)。如此一來,由于在控制器真正處理下一個(gè)數(shù)據(jù)樣本之前需要模擬大量無效的時(shí)鐘周期,模擬時(shí)間會(huì)變得無比漫長。而這種情況下,可以在不影響設(shè)備一致性的同時(shí),在模擬和實(shí)施中設(shè)置不同的Psys。之所以能這樣做,是因?yàn)镻sys值僅對(duì)設(shè)備的 System Generator部分有所影響。更具體地說,可以在模擬控制系統(tǒng)時(shí)設(shè)置Psy
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 模具設(shè)計(jì)動(dòng)態(tài)旅程的試題及答案
- 2024年體育經(jīng)紀(jì)人職業(yè)資格考題及答案揭秘
- 游泳救生員常見錯(cuò)誤與試題及答案解析
- 2024年種子繁育員考試優(yōu)先復(fù)習(xí)要點(diǎn)試題及答案
- 2024年種子繁育員考試技能與知識(shí)結(jié)合試題及答案
- 農(nóng)作物種子繁育員資格考試的成果展示試題及答案2024
- 2024年游泳救生員資格考點(diǎn)直擊試題及答案
- 2024年足球裁判員考試重溫舊題試題及答案
- 2024年體育經(jīng)紀(jì)人資格考試的復(fù)習(xí)進(jìn)度安排 試題及答案
- 2024年農(nóng)業(yè)植保員考試考試形式解析試題及答案
- 東風(fēng)天錦5180勾臂式垃圾車的改裝設(shè)計(jì)
- 浦發(fā)銀行個(gè)人信用報(bào)告異議申請表
- 高考試卷命題設(shè)計(jì)的技巧 課件24張
- 施工進(jìn)度計(jì)劃網(wǎng)絡(luò)圖-練習(xí)題知識(shí)講解
- 防孤島測試報(bào)告
- 按摩常用英語
- 食品公司規(guī)章制度
- midas NFX使用指南(八)
- 成都高新區(qū)小學(xué)數(shù)學(xué)五年級(jí)下冊半期考試數(shù)學(xué)試卷
- 2018年人教版九年級(jí)英語單詞表
- 蘋果中國授權(quán)經(jīng)銷商協(xié)議
評(píng)論
0/150
提交評(píng)論