《高頻電子線(xiàn)路》課程設(shè)計(jì)_第1頁(yè)
《高頻電子線(xiàn)路》課程設(shè)計(jì)_第2頁(yè)
《高頻電子線(xiàn)路》課程設(shè)計(jì)_第3頁(yè)
《高頻電子線(xiàn)路》課程設(shè)計(jì)_第4頁(yè)
《高頻電子線(xiàn)路》課程設(shè)計(jì)_第5頁(yè)
已閱讀5頁(yè),還剩20頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、遼 寧 師 范 大 學(xué) 高頻電子線(xiàn)路課程設(shè)計(jì) (2009級(jí)本科題 目:定時(shí)器 4光控路燈 學(xué) 院:專(zhuān) 業(yè):班 級(jí):班級(jí)學(xué)號(hào):姓 名:指導(dǎo)教師:完成日期:2011 年 11月 1日目錄一.內(nèi)容摘要 2二.關(guān)鍵詞 2 2.1 PCB 2 2.2 74LS161 6 2.3 NE555 11 2.4 74LS04 13 2.5 74LS00 16三.主體部分 16 3.1 設(shè)計(jì)內(nèi)容及要求 16 3.1.1 設(shè)計(jì)內(nèi)容 16 3.1.2 要求 16 3.2 原理圖及工作原理 16 3.2.1 流程圖 16 3.2.2 原理圖 16 3.2.3 PCB圖 17 3.2.4 工作原理 17 3.3 元器件的

2、識(shí)別 18 3.4 組裝調(diào)試 19 3.5總結(jié)與展望 19四.參考文獻(xiàn) 21五.收獲與體會(huì) 22數(shù)字電子技術(shù)課程設(shè)計(jì):光控路燈一 內(nèi)容摘要光控定時(shí)控制路燈電路,當(dāng)天黑時(shí),路燈自動(dòng)點(diǎn)亮,模擬成動(dòng)態(tài) 7秒后路燈自動(dòng)關(guān)閉,夏 天 5秒后路燈自動(dòng)關(guān)閉,第二天重復(fù)此過(guò)程。二 關(guān)鍵詞1.PCB一般 PCB 基本設(shè)計(jì)流程如下:前期準(zhǔn)備 ->PCB結(jié)構(gòu)設(shè)計(jì) ->PCB布局 ->布線(xiàn) ->布線(xiàn)優(yōu)化和絲 印 ->網(wǎng)絡(luò)和 DRC 檢查和結(jié)構(gòu)檢查 ->制版。第一:前期準(zhǔn)備。這包括準(zhǔn)備元件庫(kù)和原理圖。 “工欲善其事,必先利其器” ,要做出一塊 好的板子,除了要設(shè)計(jì)好原理之外,還要畫(huà)得

3、好。在進(jìn)行 PCB 設(shè)計(jì)之前,首先要準(zhǔn)備好原理圖 SCH 的元件庫(kù)和 PCB 的元件庫(kù)。元件庫(kù)可以用 peotel 自帶的庫(kù),但一般情況下很難找到合適 的,最好是自己根據(jù)所選器件的標(biāo)準(zhǔn)尺寸資料自己做元件庫(kù)。 原則上先做 PCB 的元件庫(kù),再做 SCH 的元件庫(kù)。 PCB 的元件庫(kù)要求較高,它直接影響板子的安裝; SCH 的元件庫(kù)要求相對(duì)比較 松,只要注意定義好管腳屬性和與 PCB 元件的對(duì)應(yīng)關(guān)系就行。 PS :注意標(biāo)準(zhǔn)庫(kù)中的隱藏管腳。 之后就是原理圖的設(shè)計(jì),做好后就準(zhǔn)備開(kāi)始做 PCB 設(shè)計(jì)了。第二:PCB 結(jié)構(gòu)設(shè)計(jì)。這一步根據(jù)已經(jīng)確定的電路板尺寸和各項(xiàng)機(jī)械定位,在 PCB 設(shè)計(jì)環(huán) 境下繪制 P

4、CB 板面,并按定位要求放置所需的接插件、按鍵 /開(kāi)關(guān)、螺絲孔、裝配孔等等。并 充分考慮和確定布線(xiàn)區(qū)域和非布線(xiàn)區(qū)域(如螺絲孔周?chē)啻蠓秶鷮儆诜遣季€(xiàn)區(qū)域 。第三:PCB 布局。布局說(shuō)白了就是在板子上放器件。這時(shí)如果前面講到的準(zhǔn)備工作都做好 的話(huà), 就可以在原理圖上生成網(wǎng)絡(luò)表 (Design->CreateNetlist ,之后在 PCB 圖上導(dǎo)入網(wǎng)絡(luò)表 (Design->LoadNets 。就看見(jiàn)器件嘩啦啦的全堆上去了,各管腳之間還有飛線(xiàn)提示連接。然 后就可以對(duì)器件布局了。一般布局按如下原則進(jìn)行:.按電氣性能合理分區(qū),一般分為:數(shù)字電路區(qū) (即怕干擾、又產(chǎn)生干擾 、模擬電路區(qū) (怕干

5、擾 、功率驅(qū)動(dòng)區(qū)(干擾源 ;. 完成同一功能的電路, 應(yīng)盡量靠近放置, 并調(diào)整各元器件以保證連線(xiàn)最為簡(jiǎn)潔; 同時(shí), 調(diào)整各功能塊間的相對(duì)位置使功能塊間的連線(xiàn)最簡(jiǎn)潔;. 對(duì)于質(zhì)量大的元器件應(yīng)考慮安裝位置和安裝強(qiáng)度; 發(fā)熱元件應(yīng)與溫度敏感元件分開(kāi)放 置,必要時(shí)還應(yīng)考慮熱對(duì)流措施;. I/O驅(qū)動(dòng)器件盡量靠近印刷板的邊、靠近引出接插件;.時(shí)鐘產(chǎn)生器(如:晶振或鐘振要盡量靠近用到該時(shí)鐘的器件;.在每個(gè)集成電路的電源輸入腳和地之間, 需加一個(gè)去耦電容(一般采用高頻性能好的 獨(dú)石電容 ;電路板空間較密時(shí),也可在幾個(gè)集成電路周?chē)右粋€(gè)鉭電容。.繼電器線(xiàn)圈處要加放電二極管(1N4148即可 ;.布局要求要均衡,

6、疏密有序,不能頭重腳輕或一頭沉需要特別注意,在放置元器 件時(shí),一定要考慮元器件的實(shí)際尺寸大小(所占面積和高度 、元器件之間的相對(duì)位置,以保 證電路板的電氣性能和生產(chǎn)安裝的可行性和便利性同時(shí),應(yīng)該在保證上面原則能夠體現(xiàn)的 前提下,適當(dāng)修改器件的擺放,使之整齊美觀(guān),如同樣的器件要擺放整齊、方向一致,不 能擺得“錯(cuò)落有致” 。這個(gè)步驟關(guān)系到板子整體形象和下一步布線(xiàn)的難易程度,所以一點(diǎn)要花 大力氣去考慮。布局時(shí),對(duì)不太肯定的地方可以先作初步布線(xiàn),充分考慮。第四:布線(xiàn)。布線(xiàn)是整個(gè) PCB 設(shè)計(jì)中最重要的工序。這將直接影響著 PCB 板的性能好壞。 在 PCB 的設(shè)計(jì)過(guò)程中,布線(xiàn)一般有這么三種境界的劃分:

7、首先是布通,這時(shí) PCB 設(shè)計(jì)時(shí)的最基 本的要求。 如果線(xiàn)路都沒(méi)布通, 搞得到處是飛線(xiàn), 那將是一塊不合格的板子, 可以說(shuō)還沒(méi)入門(mén)。 其次是電器性能的滿(mǎn)足。 這是衡量一塊印刷電路板是否合格的標(biāo)準(zhǔn)。這是在布通之后, 認(rèn)真調(diào) 整布線(xiàn),使其能達(dá)到最佳的電器性能。接著是美觀(guān)。假如你的布線(xiàn)布通了,也沒(méi)有什么影響電 器性能的地方,但是一眼看過(guò)去雜亂無(wú)章的,加上五彩繽紛、花花綠綠的,那就算你的電器性 能怎么好,在別人眼里還是垃圾一塊。這樣給測(cè)試和維修帶來(lái)極大的不便。布線(xiàn)要整齊劃一, 不能縱橫交錯(cuò)毫無(wú)章法。 這些都要在保證電器性能和滿(mǎn)足其他個(gè)別要求的情況下實(shí)現(xiàn), 否則就 是舍本逐末了。布線(xiàn)時(shí)主要按以下原則進(jìn)行

8、:.一般情況下,首先應(yīng)對(duì)電源線(xiàn)和地線(xiàn)進(jìn)行布線(xiàn),以保證電路板的電氣性能。在條件允 許的范圍內(nèi),盡量加寬電源、地線(xiàn)寬度,最好是地線(xiàn)比電源線(xiàn)寬,它們的關(guān)系是:地線(xiàn)>電源 線(xiàn)>信號(hào)線(xiàn), 通常信號(hào)線(xiàn)寬為:0.20.3mm , 最細(xì)寬度可達(dá) 0.050.07mm , 電源線(xiàn)一般為 1.2 2.5mm 。 對(duì)數(shù)字電路的 PCB 可用寬的地導(dǎo)線(xiàn)組成一個(gè)回路 , 即構(gòu)成一個(gè)地網(wǎng)來(lái)使用 (模擬電路的 地則不能這樣使用.預(yù)先對(duì)要求比較嚴(yán)格的線(xiàn)(如高頻線(xiàn)進(jìn)行布線(xiàn),輸入端與輸出端的邊線(xiàn)應(yīng)避免相鄰 平行,以免產(chǎn)生反射干擾。必要時(shí)應(yīng)加地線(xiàn)隔離,兩相鄰層的布線(xiàn)要互相垂直,平行容易產(chǎn)生 寄生耦合。.振蕩器外殼接地,

9、時(shí)鐘線(xiàn)要盡量短,且不能引得到處都是。時(shí)鐘振蕩電路下面、特殊 高速邏輯電路部分要加大地的面積,而不應(yīng)該走其它信號(hào)線(xiàn),以使周?chē)妶?chǎng)趨近于零;.盡可能采用 45o 的折線(xiàn)布線(xiàn),不可使用 90o 折線(xiàn),以減小高頻信號(hào)的輻射; (要求高 的線(xiàn)還要用雙弧線(xiàn).任何信號(hào)線(xiàn)都不要形成環(huán)路,如不可避免,環(huán)路應(yīng)盡量小;信號(hào)線(xiàn)的過(guò)孔要盡量少; .關(guān)鍵的線(xiàn)盡量短而粗,并在兩邊加上保護(hù)地。. 通過(guò)扁平電纜傳送敏感信號(hào)和噪聲場(chǎng)帶信號(hào)時(shí), 要用 “地線(xiàn) -信號(hào) -地線(xiàn)” 的方式引出。 .關(guān)鍵信號(hào)應(yīng)預(yù)留測(cè)試點(diǎn),以方便生產(chǎn)和維修檢測(cè)用.原理圖布線(xiàn)完成后,應(yīng)對(duì)布線(xiàn)進(jìn)行優(yōu)化;同時(shí),經(jīng)初步網(wǎng)絡(luò)檢查和 DRC 檢查無(wú)誤后, 對(duì)未布線(xiàn)區(qū)域

10、進(jìn)行地線(xiàn)填充,用大面積銅層作地線(xiàn)用 , 在印制板上把沒(méi)被用上的地方都與地相 連接作為地線(xiàn)用。或是做成多層板,電源,地線(xiàn)各占用一層。 PCB 布線(xiàn)工藝要求.線(xiàn)一般情況下,信號(hào)線(xiàn)寬為 0.3mm(12mil,電源線(xiàn)寬為 0.77mm(30mil或 1.27mm(50mil; 線(xiàn)與線(xiàn)之間和線(xiàn)與焊盤(pán)之間的距離大于等于 0.33mm(13mil,實(shí)際應(yīng)用中,條件允許時(shí)應(yīng)考慮 加大距離;布線(xiàn)密度較高時(shí),可考慮(但不建議采用 IC 腳間走兩根線(xiàn),線(xiàn)的寬度為 0.254mm(10mil,線(xiàn)間距不小于 0.254mm(10mil。特殊情況下,當(dāng)器件管腳較密,寬度較窄時(shí),可按適當(dāng)減小線(xiàn)寬和線(xiàn)間距。.焊盤(pán)(PAD

11、焊盤(pán)(PAD 與過(guò)渡孔(VIA 的基本要求是:盤(pán)的直徑比孔的直徑要大于 0.6mm ;例如, 通用插腳式電阻、電容和集成電路等,采用盤(pán) /孔尺寸 1.6mm/0.8mm(63mil/32mil ,插座、 插針和二極管 1N4007等,采用 1.8mm/1.0mm(71mil/39mil 。實(shí)際應(yīng)用中,應(yīng)根據(jù)實(shí)際元件 的尺寸來(lái)定,有條件時(shí),可適當(dāng)加大焊盤(pán)尺寸; PCB 板上設(shè)計(jì)的元件安裝孔徑應(yīng)比元件管腳的 實(shí)際尺寸大 0.20.4mm 左右。.過(guò)孔(VIA 一般為 1.27mm/0.7mm(50mil/28mil;當(dāng)布線(xiàn)密度較高時(shí),過(guò)孔尺寸可適當(dāng)減小,但不宜 過(guò)小,可考慮采用 1.0mm/0.6

12、mm(40mil/24mil。.焊盤(pán)、線(xiàn)、過(guò)孔的間距要求PADandVIA : 0.3mm (12mil PADandPAD : 0.3mm (12mil PADandTRACK : 0.3mm (12mil TRACKandTRACK : 0.3mm (12mil 密度較高時(shí):PADandVIA : 0.254mm (10mil PADandPAD : 0.254mm (10mil PADandTRACK : 0.254mm (10mil TRACKandTRACK : 0.254mm (10mil 第五:布線(xiàn)優(yōu)化和絲印。 “沒(méi)有最好的,只有更好的” !不管你怎么挖空心思的去設(shè)計(jì),等 你畫(huà)完

13、之后,再去看一看,還是會(huì)覺(jué)得很多地方可以修改的。一般設(shè)計(jì)的經(jīng)驗(yàn)是:優(yōu)化布線(xiàn)的 時(shí) 間 是 初 次 布 線(xiàn) 的 時(shí) 間 的 兩 倍 。 感 覺(jué) 沒(méi) 什 么 地 方 需 要 修 改 之 后 , 就 可 以 鋪 銅 了 (Place->polygonPlane 。鋪銅一般鋪地線(xiàn)(注意模擬地和數(shù)字地的分離 ,多層板時(shí)還可能 需要鋪電源。時(shí)對(duì)于絲印,要注意不能被器件擋住或被過(guò)孔和焊盤(pán)去掉。同時(shí),設(shè)計(jì)時(shí)正視元 件面,底層的字做鏡像處理,以免混淆層面。第六:網(wǎng)絡(luò)和 DRC 檢查和結(jié)構(gòu)檢查。首先,在確定電路原理圖設(shè)計(jì)無(wú)誤的前提下,將所生 成的 PCB 網(wǎng)絡(luò)文件與原理圖網(wǎng)絡(luò)文件進(jìn)行物理連接關(guān)系的網(wǎng)絡(luò)檢查(

14、NETCHECK ,并根據(jù)輸出 文件結(jié)果及時(shí)對(duì)設(shè)計(jì)進(jìn)行修正,以保證布線(xiàn)連接關(guān)系的正確性;網(wǎng)絡(luò)檢查正確通過(guò)后,對(duì) PCB 設(shè)計(jì)進(jìn)行 DRC 檢查,并根據(jù)輸出文件結(jié)果及時(shí)對(duì)設(shè)計(jì)進(jìn)行修正,以保證 PCB 布線(xiàn)的電氣性能。 最后需進(jìn)一步對(duì) PCB 的機(jī)械安裝結(jié)構(gòu)進(jìn)行檢查和確認(rèn)。第七:制版。在此之前,最好還要有一個(gè)審核的過(guò)程。PCB 設(shè)計(jì)是一個(gè)考心思的工作,誰(shuí)的心思密,經(jīng)驗(yàn)高,設(shè)計(jì)出來(lái)的板子就好。所以設(shè)計(jì)時(shí) 要極其細(xì)心,充分考慮各方面的因數(shù)(比如說(shuō)便于維修和檢查這一項(xiàng)很多人就不去考慮 ,精 益求精,就一定能設(shè)計(jì)出一個(gè)好板子。2. 74LS1614 位二進(jìn)制同步計(jì)數(shù)器(異步清除簡(jiǎn)要說(shuō)明:161 為 可預(yù)置

15、的 4位二進(jìn)制同步計(jì)數(shù)器, 共有 54/74161 和 54/74LS161 兩 種線(xiàn)路結(jié) 構(gòu) 型式,其主要電特性的典型值如下: 端 C LOCK 狀 態(tài)如何,即可完成清除功能。161 的 預(yù)置是同步的。 當(dāng)置入控制器 L OAD 為 低電平時(shí), 在 C LOCK 上升沿作用下,輸出端 QA-QD 與數(shù)據(jù)輸入端 A-D 相一致。對(duì)于54/74161, 當(dāng) C LOCK 由 低至高跳變或跳變前, 如果計(jì)數(shù)控制端 E NP 、 ENT為高電平, 則 L OAD 應(yīng) 避免由低至高電平的跳變, 而 54/74LS161 無(wú)此種限制。161 的 計(jì)數(shù)是同步的,靠 C LOCK 同 時(shí)加在四個(gè)觸發(fā)器上而實(shí)

16、現(xiàn)的。 當(dāng)ENP 、 ENT 均 為高電平時(shí),在 C LOCK 上 升沿作用下 Q A -QD 同 時(shí)變 化, 從而消除了異步計(jì)數(shù)器中出現(xiàn)的計(jì)數(shù)尖峰。對(duì)于 54/74161,只 有當(dāng)CLOCk 為 高電平時(shí), ENP 、 ENT 才 允許由高至低電平的跳變,而54/74LS161 的 E NP 、 ENT 跳 變與 C LOCK 無(wú) 關(guān)。161 有超前進(jìn)位功能。 當(dāng)計(jì)數(shù)溢出時(shí), 進(jìn)位輸出端 (RCO 輸出 一個(gè)高電平脈沖,其寬度為 Q A 的 高電平部分。在不外加門(mén)電路的情況下,可級(jí)聯(lián)成 N 位 同步計(jì)數(shù)器。對(duì)于 54/74LS161,在 C LOCk 出 現(xiàn)前,即使 E NP 、 ENT 、

17、 CLEAR 發(fā) 生變化,電路的功能也不受影響。 管腳圖: 引出端符號(hào):PCO 進(jìn)位輸出端CLOCK 時(shí)鐘輸入端(上升沿有效CLEAR 異步清除輸入端(低電平有效 ENP 計(jì)數(shù)控制端ENT 計(jì)數(shù)控制端ABCD 并行數(shù)據(jù)輸入端LOAD 同步并行置入控制端(低電平有效 QA -QD 輸出端功能表: 極限值 說(shuō)明:H -高電平L -低電平X -任意-低到高電平跳變電源電壓 -7V 輸入電壓54/74161-5.5V 54/74LS161-7V ENP 與 E NT 間電壓54/74161-5.5V 工作環(huán)境溫度54×××- -55125 74××&#

18、215;-070 貯存溫度 - -65150推薦工作條件: 邏輯圖 靜態(tài)特性(T A 為工作環(huán)境溫度范圍 動(dòng)態(tài)特性(T A =2511 t PLH -輸出由低到高電平傳輸延遲時(shí)間t PHL -輸出由高到低電平傳輸延遲時(shí)間3.NE555ne555是一種應(yīng)用特別廣泛作用很大的的集成電路, 屬于小規(guī)模集成電路, 在很多電子產(chǎn)品中都 有應(yīng)用。 ne555的作用是用內(nèi)部的定時(shí)器來(lái)構(gòu)成時(shí)基電路,給其他的電路提供時(shí)序脈沖。 ne555時(shí)基 電路有兩種封裝形式有,一是 dip 雙列直插 8腳封裝,另一種是 sop-8小型(smd 封裝形式。其他 ha17555、 lm555、 ca555分屬不同的公司生產(chǎn)的產(chǎn)

19、品。內(nèi)部結(jié)構(gòu)和工作原理都相同。 ne555的內(nèi)部結(jié) 構(gòu)可等效成 23個(gè)晶體三極管 .17個(gè)電阻 . 兩個(gè)二極管 . 組成了比較器 .RS 觸發(fā)器 . 等多組單元電路 . 特別 是由三只精度較高 5k 電阻構(gòu)成了一個(gè)電阻分壓器 . 為上 . 下比較器提供基準(zhǔn)電壓 . 所以稱(chēng)之為 555.ne555屬于 cmos 工藝制造 .NE555引腳圖介紹如下1地 GND2觸發(fā)3輸出4復(fù)位5控制電壓6門(mén)限 (閾值127放電8電源電壓 Vcc. NE555的特點(diǎn)有:1. 只需簡(jiǎn)單的電阻器、電容器,即可完成特定的振蕩延時(shí)作用。其延時(shí)范圍極廣,可由幾微秒至幾 小時(shí)之久。2. 它的操作電源電壓范圍極大,可與 TTL

20、 , CMOS 等邏輯電路配合,也就是它的輸出準(zhǔn)位及輸入觸發(fā) 準(zhǔn)位,均能與這些邏輯系列的高、低態(tài)組合。3. 其輸出端的供給電流大,可直接推動(dòng)多種自動(dòng)控制的負(fù)載。4. 它的計(jì)時(shí)精確度高、溫度穩(wěn)定度佳,且價(jià)格便宜。5. 靜態(tài)電流 最大值 VCC = 5 V, RL = =6mA VCC =15 V, RL = =15mANE555引腳圖功能配置說(shuō)明下: 圖 1-2 NE555各腳功能 -管腳圖Pin 1 (接地 -地線(xiàn) (或共同接地 ,通常被連接到電路共同接地。Pin 2 (觸發(fā)點(diǎn) -這個(gè)腳位是觸發(fā) NE555使其啟動(dòng)它的時(shí)間周期。觸發(fā)信號(hào)上緣電壓須大于 2/3 VCC , 下緣須低于 1/3 V

21、CC 。Pin 3 (輸出 -當(dāng)時(shí)間周期開(kāi)始 555的輸出輸出腳位,移至比電源電壓少 1.7伏的高電位。周期的結(jié) 束輸出回到 O 伏左右的低電位。于高電位時(shí)的最大輸出電流大約 200 mA 。Pin 4 (重置 -一個(gè)低邏輯電位送至這個(gè)腳位時(shí)會(huì)重置定時(shí)器和使輸出回到一個(gè)低電位。它通常被13接到正電源或忽略不用。Pin 5 (控制 -這個(gè)接腳準(zhǔn)許由外部電壓改變觸發(fā)和閘限電壓。當(dāng)計(jì)時(shí)器經(jīng)營(yíng)在穩(wěn)定或振蕩的運(yùn)作 方式下 , 這輸入能用來(lái)改變或調(diào)整輸出頻率。Pin 6 (重置鎖定 - Pin 6重置鎖定并使輸出呈低態(tài)。當(dāng)這個(gè)接腳的電壓從 1/3 VCC電壓以下移至 2/3 VCC以上時(shí)啟動(dòng)這個(gè)動(dòng)作。Pi

22、n 7 (放電 -這個(gè)接腳和主要的輸出接腳有相同的電流輸出能力,當(dāng)輸出為 ON 時(shí)為 LOW ,對(duì)地為 低阻抗,當(dāng)輸出為 OFF 時(shí)為 HIGH ,對(duì)地為高阻抗。Pin 8 (V + -這是 555個(gè)計(jì)時(shí)器 IC 的正電源電壓端。供應(yīng)電壓的范圍是 +4.5伏特 (最小值 至 +16伏 特 (最大值 。4.74LS04六反向器簡(jiǎn)要說(shuō)明04 為六組反向器, 共有 54/7404、 54/74H04、 54/74S04、 54/74LS04 四種線(xiàn)路結(jié)構(gòu)形 式, 引出端符號(hào)1A -6A 輸入端1Y -6Y 輸出端邏輯圖14雙列直插封裝極限值電源電壓 .7V輸入電壓54/7404、 54/74H04、

23、 54/74S04.5.5V54/74LS047V工作環(huán)境溫度54XXX . -55125 74XXX . 070 存儲(chǔ)溫度 . -65150 功能表 推薦工作條件 靜態(tài)特性(T A 為工作環(huán)境溫度范圍 1: 測(cè)試條件中的“最小”和“最大”用推薦工作條件中的相應(yīng)值。 動(dòng)態(tài)特性 (TA =25 16 5.74LS00 17三.主體部分1. 設(shè)計(jì)內(nèi)容及要求1.1 設(shè)計(jì)內(nèi)容 根據(jù)原理圖制出 PCB 圖 將電腦繪制的 PCB 圖轉(zhuǎn)印到銅板上 腐蝕銅板打孔 涂松香 晾干焊接調(diào)試1. 原理圖及工作原理 2.2 PCB圖 2. 43工作原理光控定時(shí)控制路燈電路, 當(dāng)天黑時(shí), 路燈自動(dòng)點(diǎn)亮, 模擬成動(dòng)態(tài) 7秒

24、后路燈自動(dòng)關(guān)閉, 夏天 5秒后路燈自動(dòng)關(guān)閉,第二天重復(fù)此過(guò)程。3.元器件的識(shí)別3.1 二極管正負(fù)極的判定二極管的主要特點(diǎn)是單向?qū)щ娮饔谩?梢杂糜诮涣麟姷恼骱蜔o(wú)線(xiàn)電波 的檢波。判斷二極管極性用萬(wàn)能表 R*1 R*10 R*100檔均可。 紅、黑表筆分別 搭在被測(cè)二極管兩端,如果表針動(dòng)作幅度較大(滿(mǎn)度的一半以上,則接紅筆 端為負(fù)極。如果表針不動(dòng)或微動(dòng), 則紅筆端為正極。 一只管子要反復(fù)測(cè)幾次, 好的管子在正向?qū)〞r(shí)阻值較小(表針擺動(dòng)較大,反向電阻極大表針幾乎不 動(dòng)。3.2 電解電容正負(fù)極的判定- 2 -電容極性極性電容正負(fù)極判斷。只有電解電容的正極接電源正(電阻擋時(shí) 的黑表筆,負(fù)端接電源負(fù)(電阻

25、擋時(shí)的紅表筆時(shí),電解電容的漏電流才小 (漏電阻大。4.組裝調(diào)試4.1 使用的主要儀器和儀表制板機(jī)、打孔機(jī)、示波器、穩(wěn)壓電源、交流毫伏表、信號(hào)發(fā)生器、萬(wàn)用表、 電焊等。4.2注意事項(xiàng)1、 若電路板上元件焊錯(cuò)了的解決辦法, 用網(wǎng)狀細(xì)銅絲 (可從廢的多股銅線(xiàn)或屏 蔽線(xiàn)上拆下來(lái)用,將一些銅絲放在要焊下來(lái)的地方,用電烙鐵加熱,就可以 將線(xiàn)路板上的焊錫吸到銅絲上,元件就可以拿下來(lái)了。2、 PCB 浸焊時(shí) , 焊點(diǎn)的焊錫太少:助焊劑的活性不夠,影響了焊接時(shí)焊錫的 ” 爬錫 ” 能力,這樣你的焊點(diǎn)的焊錫就會(huì)少 。 有幾種可能:1、 PCB 上沒(méi)有助焊劑; 2、焊盤(pán)太小; 3、浸焊時(shí)間太短; 4、溫度太高; 5

26、、錫的熔點(diǎn) 不對(duì)。3、虛焊解決方法:是 40瓦烙鐵(頭尖的烙鐵頭上不要帶殘錫,放沾一下松 香、才不會(huì)使各腳粘連、要點(diǎn)是掌握好焊接速度和方法(由塊腳上向下一壓、 再向外一拖、切忌:水平?jīng)]到家的在好不要橫著集成塊腳上拉焊不然倆腳連 在一起就很難分開(kāi)了。一次可以焊接一至兩個(gè)腳、焊接時(shí)小心謹(jǐn)慎??春稿a有 點(diǎn)溶解就差不多了。如是換集成塊取下集成塊焊平電路板上多余的焊錫,對(duì)準(zhǔn)方向與腳位焊上 好焊的一只腳,再焊相對(duì)另一腳,檢查集成塊的腳位是否都相應(yīng)對(duì)齊后。就可 以放心的按照以上方法焊接了。簡(jiǎn)單實(shí)用的方法就是 40瓦烙鐵 (頭尖的 烙鐵 頭上不要帶殘錫,放沾一下松香、才不會(huì)使各腳粘連、要點(diǎn)是掌握好焊接速度 和

27、方法(由塊腳上向下一壓、再向外一拖。4.3 調(diào)試中出現(xiàn)的故障、原因及排除方法焊板過(guò)程中注意,既不能放在錫絲太久也不能太短的時(shí)間了,因?yàn)樘昧?可能會(huì)影響電路板上的鍍銅脫落,太短了的話(huà)又可能會(huì)導(dǎo)致虛焊。當(dāng)電子器件 焊接錯(cuò)誤或者是需要再次焊接時(shí)們應(yīng)該很小心的拔出原來(lái)的器件,以防止弄壞 電路板上的鍍銅。在調(diào)試過(guò)程中注意輕拿輕放,不要把元器件及導(dǎo)線(xiàn)弄掉。調(diào)試中最多的是 沒(méi)有現(xiàn)象出現(xiàn),或是現(xiàn)象不明顯。很有可能是焊短路或是斷路,元器件虛焊。 接電源時(shí)注意正負(fù)極,以防燒壞元器件。使用萬(wàn)用表時(shí)注意量程。若是沒(méi)有現(xiàn) 象, 要逐一檢查各部分是否有短路或斷路發(fā)生。 使用示波器時(shí)注意周期的計(jì)算, 得到穩(wěn)定波形。- 3 -遼寧師范大學(xué)課程設(shè)計(jì)專(zhuān)用紙 5總結(jié)與展望 5.1 設(shè)計(jì)電路的特點(diǎn) 電路的布線(xiàn)清晰,一目了然,元器件擺放美觀(guān),總體來(lái)說(shuō),布局還算可以, 焊接點(diǎn)位置大小適中。 5.2 方案的優(yōu)缺點(diǎn) 設(shè)計(jì)方案的總體思路有誤,由于原理圖中的各阻值計(jì)算的太小,帶動(dòng)不起來(lái) 555,故實(shí)驗(yàn)現(xiàn)象沒(méi)有出來(lái)。 焊接和調(diào)試中出現(xiàn)的問(wèn)題 (1)發(fā)光二極管接反了。 (2)有三次跳線(xiàn),使板子整體的美觀(guān)感下降 (3)輸入電壓和輸出電壓接觸點(diǎn)錯(cuò)誤。 (4)電路出現(xiàn)短路

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論