數字電子技術試卷及答案(免費版)_第1頁
數字電子技術試卷及答案(免費版)_第2頁
數字電子技術試卷及答案(免費版)_第3頁
數字電子技術試卷及答案(免費版)_第4頁
數字電子技術試卷及答案(免費版)_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、姓名:_ _ 班級:_ 考號:_ 成績:_本試卷共 6 頁,滿分100 分;考試時間:90 分鐘;考試方式:閉卷題 號一二三四(1)四(2)四(3)四(4)總 分得 分一、填空題(每空1分,共20分)1. 有一數碼10010011,作為自然二進制數時,它相當于十進制數( ),作為8421BCD碼時,它相當于十進制數( )。2.三態(tài)門電路的輸出有高電平、低電平和( )3種狀態(tài)。3TTL與非門多余的輸入端應接( )。 4TTL集成JK觸發(fā)器正常工作時,其和端應接( )電平。5. 已知某函數,該函數的反函數=( )。 6. 如果對鍵盤上108個符號進行二進制編碼,則至少要( )位二進制數碼

2、。7. 典型的TTL與非門電路使用的電路為電源電壓為( )V,其輸出高電平為( )V,輸出低電平為( )V, CMOS電路的電源電壓為( ) V 。874LS138是3線8線譯碼器,譯碼為輸出低電平有效,若輸入為A2A1A0=110時,輸出 應為( )。9將一個包含有32768個基本存儲單元的存儲電路設計16位為一個字節(jié)的ROM。該ROM有( )根地址線,有( )根數據讀出線。10. 兩片中規(guī)模集成電路10進制計數器串聯后,最大計數容量為( )位。11. 下圖所示電路中, Y1ABY1Y2Y3( );Y2 ( );Y3 ( )。12. 某計數器的輸出波形如圖1所示,該計數器是( )進制計數器。

3、13驅動共陽極七段數碼管的譯碼器的輸出電平為( )有效。二、單項選擇題(本大題共15小題,每小題2分,共30分)(在每小題列出的四個備選項中只有一個是最符合題目要求的,請將其代碼填寫在題后的括號內。錯選、多選或未選均無分。)1. 函數F(A,B,C)=AB+BC+AC的最小項表達式為( ) 。AF(A,B,C)=m(0,2,4) B. (A,B,C)=m(3,5,6,7)CF(A,B,C)=m(0,2,3,4) D. F(A,B,C)=m(2,4,6,7)28線3線優(yōu)先編碼器的輸入為I0I7 ,當優(yōu)先級別最高的I7有效時,其輸出的值是( )。A111 B. 010 C. 000 D.

4、 1013十六路數據選擇器的地址輸入(選擇控制)端有( )個。 A16 B.2 C.4 D.84. 有一個左移移位寄存器,當預先置入1011后,其串行輸入固定接0,在4個移位脈沖CP作用下,四位數據的移位過程是( )。 A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000 C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-01115已知74LS138譯碼器的輸入三個使能端(E1=1, E2A = E2B=0)時,地址碼A2A1A0=011,則輸出 Y7 Y0是( ) 。 A. 1111

5、1101 B. 10111111 C. 11110111 D. 111111116. 一只四輸入端或非門,使其輸出為1的輸入變量取值組合有( )種。A15         B8 C7         D17. 隨機存取存儲器具有( )功能。A.讀/寫 B.無讀/寫 C.只讀 D.只寫8N個觸發(fā)器可以構成最大計數長度(進制數)為( )的計數器。000001010011100101110111 A.N B.2N C.N2

6、 D.2N9某計數器的狀態(tài)轉換圖如下,其計數的容量為( )A 八 B. 五 C. 四 D. 三10已知某觸發(fā)的特性表如下(A、B為觸發(fā)器的輸入)其輸出信號的邏輯表達式為( )。ABQn+1說明00Qn保持010置0101置111Qn翻轉A Qn+1 A B. C. D. Qn+1 B11 有一個4位的D/A轉換器,設它的滿刻度輸出電壓為10V,當輸入數字量為1101時,輸出電壓為( )。A 8.125V B.4V C. 6.25V D.9.375V12函數F=AB+BC,使F=1的輸入ABC組合為(      )AABC=000  &

7、#160;     BABC=010 CABC=101        DABC=11013已知某電路的真值表如下,該電路的邏輯表達式為( )。A B. C DABCYABCY0000100000111011010011010111111114四個觸發(fā)器組成的環(huán)行計數器最多有( )個有效狀態(tài)。 A.4 B. 6 C. 8 D. 16 三、判斷說明題(本大題共2小題,每小題5分,共10分)(判斷下列各題正誤,正確的在題后括號內打“”,錯誤的打“×”。)1、邏輯

8、變量的取值,比大。( )2、D/A轉換器的位數越多,能夠分辨的最小輸出電壓變化量就越?。?)。 3八路數據分配器的地址輸入(選擇控制)端有8個。( )4、因為邏輯表達式A+B+AB=A+B成立,所以AB=0成立。( )5、利用反饋歸零法獲得N進制計數器時,若為異步置零方式,則狀態(tài)SN只是短暫的過渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。( )6在時間和幅度上都斷續(xù)變化的信號是數字信號,語音信號不是數字信號。( )7.約束項就是邏輯函數中不允許出現的變量取值組合,用卡諾圖化簡時,可將約束項當作1,也可當作 0。( )8時序電路不含有記憶功能的器件。( )9計數器除了能對輸入脈沖進行計數,還能作為分頻器

9、用。( )10優(yōu)先編碼器只對同時輸入的信號中的優(yōu)先級別最高的一個信號編碼. ( )四、綜合題(共30分)1對下列Z函數要求:(1)列出真值表;(2)用卡諾圖化簡;(3)畫出化簡后的邏輯圖。(8分)Z= BC=0()真值表 (2分) (2)卡諾圖化簡(2分) (3) 表達式(2分) 邏輯圖(2分) 2試用3線8線譯碼器74LS138和門電路實現下列函數。(8分) Z(A、B、C)=AB+C STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138 374LS161是同步4位二進制加法計數器,其邏輯功能表如下,試分析下列電路是幾進制計數器,并畫出其狀態(tài)圖。(8分)74LS161

10、邏輯功能表CTPCTTCPQ3 Q2 Q1 Q00111CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO74LS161CPCP&“1”“1”“1”1×0111××0×1×××01× ×× 0 0 0 0D3 D2 D1 D0Q3 Q2 Q1 Q0Q3 Q2 Q1 Q0 加法計數4觸發(fā)器電路如下圖所示,試根據CP及輸入波形畫出輸出端Q1 、Q2 的波形。設各觸發(fā)器的初始狀態(tài)均為“0”(6分)。CPAQ1Q2數字電子技術A卷標準答案一、填空題(每空1分,共20分)

11、1.  147 , 93 2. 高阻 3 高電平或懸空 4 高 5. = 6. 7 7. 5 , 3.6 ,0.35 , 318 8 10111111 9 11 ,16 10. 100 11. Y1A B; Y2A B + A B;Y3A B13. 5 14低 二、選擇題(共30分,每題2分)123456789101112131415ACCACAADBCADCDB三、判斷題(每題2分,共20分)12345678910××××四、綜合題(共30分,每題10分)1解:()真值表 (2分) (2)卡諾圖化簡(2分) A B C10BCA0100101

12、1××1111 Z 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 × 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 ×( 3 ) 表達式(2分, ( 4 ) 邏輯圖(2分)=11ZCBA Z=AB+C BC=0 2 解:Z(A、B、C)=AB+C=AB(C+)+C(B+)STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CBA“1”&Z=ABC+AB+BC+C= m 1+ m 3+ m 6+ m 7= (4分)(4分)CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO

13、74LS161CPCP&“1”“1”“1”3解:1當74LS161從0000開始順序計數到1010時,與非門輸出“0”,清零信號到來,異步清零。(2分)2該電路構成同步十進制加法計數器。(2分)00000001100110001010001101110010010101100100876542319103狀態(tài)圖(4分)CPAQ1Q24Q1、Q2的波形各3分。數字電子技術試卷姓名:_ _ 班級:_ 考號:_ 成績:_本試卷共 6 頁,滿分100 分;考試時間:90 分鐘;考試方式:閉卷題 號一二三四(1)四(2)四(3)四(4)總 分得 分一、填空題(每空1分,共20分)1. 

14、有一數碼10010011,作為自然二進制數時,它相當于十進制數( ),作為8421BCD碼時,它相當于十進制數( )。2.三態(tài)門電路的輸出有高電平、低電平和( )3種狀態(tài)。3TTL與非門多余的輸入端應接( )。 4TTL集成JK觸發(fā)器正常工作時,其和端應接( )電平。5. 已知某函數,該函數的反函數=( )。 6. 如果對鍵盤上108個符號進行二進制編碼,則至少要( )位二進制數碼。7. 典型的TTL與非門電路使用的電路為電源電壓為( )V,其輸出高電平為( )V,輸出低電平為( )V, CMOS電路的電源電壓為( ) V 。874LS138是3線8線譯碼器,譯碼為輸出低電平有效,若輸入為A2

15、A1A0=110時,輸出 應為( )。9將一個包含有32768個基本存儲單元的存儲電路設計16位為一個字節(jié)的ROM。該ROM有( )根地址線,有( )根數據讀出線。10. 兩片中規(guī)模集成電路10進制計數器串聯后,最大計數容量為( )位。11. 下圖所示電路中, Y1ABY1Y2Y3( );Y2 ( );Y3 ( )。12. 某計數器的輸出波形如圖1所示,該計數器是( )進制計數器。13驅動共陽極七段數碼管的譯碼器的輸出電平為( )有效。二、單項選擇題(本大題共15小題,每小題2分,共30分)(在每小題列出的四個備選項中只有一個是最符合題目要求的,請將其代碼填寫在題后的括號內。錯選、多選或未選均

16、無分。)1. 函數F(A,B,C)=AB+BC+AC的最小項表達式為( ) 。AF(A,B,C)=m(0,2,4) B. (A,B,C)=m(3,5,6,7)CF(A,B,C)=m(0,2,3,4) D. F(A,B,C)=m(2,4,6,7)28線3線優(yōu)先編碼器的輸入為I0I7 ,當優(yōu)先級別最高的I7有效時,其輸出的值是( )。A111 B. 010 C. 000 D. 1013十六路數據選擇器的地址輸入(選擇控制)端有( )個。 A16 B.2 C.4 D.84. 有一個左移移位寄存器,當預先置入1011后,其串行輸入固定接0,在4個移位脈沖CP作用下,四位數據的移位過程是( )

17、。 A. 1011-0110-1100-1000-0000 B. 1011-0101-0010-0001-0000 C. 1011-1100-1101-1110-1111 D. 1011-1010-1001-1000-01115已知74LS138譯碼器的輸入三個使能端(E1=1, E2A = E2B=0)時,地址碼A2A1A0=011,則輸出 Y7 Y0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 111111116. 一只四輸入端或非門,使其輸出為1的輸入變量取值組合有( )種。A15     &

18、#160;   B8 C7         D17. 隨機存取存儲器具有( )功能。A.讀/寫 B.無讀/寫 C.只讀 D.只寫8N個觸發(fā)器可以構成最大計數長度(進制數)為( )的計數器。000001010011100101110111 A.N B.2N C.N2 D.2N9某計數器的狀態(tài)轉換圖如下,其計數的容量為( )A 八 B. 五 C. 四 D. 三10已知某觸發(fā)的特性表如下(A、B為觸發(fā)器的輸入)其輸出信號的邏輯表達式為( )。ABQn+1說明00Qn保持010置01

19、01置111Qn翻轉A Qn+1 A B. C. D. Qn+1 B11 有一個4位的D/A轉換器,設它的滿刻度輸出電壓為10V,當輸入數字量為1101時,輸出電壓為( )。A 8.125V B.4V C. 6.25V D.9.375V12函數F=AB+BC,使F=1的輸入ABC組合為(      )AABC=000        BABC=010 CABC=101        DABC=110

20、13已知某電路的真值表如下,該電路的邏輯表達式為( )。A B. C DABCYABCY0000100000111011010011010111111114四個觸發(fā)器組成的環(huán)行計數器最多有( )個有效狀態(tài)。 A.4 B. 6 C. 8 D. 16 三、判斷說明題(本大題共2小題,每小題5分,共10分)(判斷下列各題正誤,正確的在題后括號內打“”,錯誤的打“×”。)1、邏輯變量的取值,比大。( )2、D/A轉換器的位數越多,能夠分辨的最小輸出電壓變化量就越?。?)。 3八路數據分配器的地址輸入(選擇控制)端有8個。( )4、因為邏輯表達式A+B+AB=A+B成立,所以AB=0成立。(

21、)5、利用反饋歸零法獲得N進制計數器時,若為異步置零方式,則狀態(tài)SN只是短暫的過渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。( )6在時間和幅度上都斷續(xù)變化的信號是數字信號,語音信號不是數字信號。( )7.約束項就是邏輯函數中不允許出現的變量取值組合,用卡諾圖化簡時,可將約束項當作1,也可當作 0。( )8時序電路不含有記憶功能的器件。( )9計數器除了能對輸入脈沖進行計數,還能作為分頻器用。( )10優(yōu)先編碼器只對同時輸入的信號中的優(yōu)先級別最高的一個信號編碼. ( )四、綜合題(共30分)1對下列Z函數要求:(1)列出真值表;(2)用卡諾圖化簡;(3)畫出化簡后的邏輯圖。(8分)Z= BC=0()真

22、值表 (2分) (2)卡諾圖化簡(2分) (3) 表達式(2分) 邏輯圖(2分) 2試用3線8線譯碼器74LS138和門電路實現下列函數。(8分) Z(A、B、C)=AB+C STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138 374LS161是同步4位二進制加法計數器,其邏輯功能表如下,試分析下列電路是幾進制計數器,并畫出其狀態(tài)圖。(8分)74LS161邏輯功能表CTPCTTCPQ3 Q2 Q1 Q00111CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO74LS161CPCP&“1”“1”“1”1×0111×

23、×0×1×××01× ×× 0 0 0 0D3 D2 D1 D0Q3 Q2 Q1 Q0Q3 Q2 Q1 Q0 加法計數4觸發(fā)器電路如下圖所示,試根據CP及輸入波形畫出輸出端Q1 、Q2 的波形。設各觸發(fā)器的初始狀態(tài)均為“0”(6分)。CPAQ1Q2數字電子技術A卷標準答案一、填空題(每空1分,共20分)1.  147 , 93 2. 高阻 3 高電平或懸空 4 高 5. = 6. 7 7. 5 , 3.6 ,0.35 , 318 8 10111111 9 11 ,16 10. 100 11. Y1A B;

24、 Y2A B + A B;Y3A B13. 5 14低 二、選擇題(共30分,每題2分)123456789101112131415ACCACAADBCADCDB三、判斷題(每題2分,共20分)12345678910××××四、綜合題(共30分,每題10分)1解:()真值表 (2分) (2)卡諾圖化簡(2分) A B C10BCA01001011××1111 Z 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 × 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 ×( 3 ) 表達式(2分, (

25、 4 ) 邏輯圖(2分)=11ZCBA Z=AB+C BC=0 2 解:Z(A、B、C)=AB+C=AB(C+)+C(B+)STAY7Y5Y6Y4Y3Y2Y1Y0STCSTBA0A1A274LS138CBA“1”&Z=ABC+AB+BC+C= m 1+ m 3+ m 6+ m 7= (4分)(4分)CR LD CTP CTT D3 D2 D1 D0Q3 Q2 Q1 Q0CO74LS161CPCP&“1”“1”“1”3解:1當74LS161從0000開始順序計數到1010時,與非門輸出“0”,清零信號到來,異步清零。(2分)2該電路構成同步十進制加法計數器。(2分)0000000

26、1100110001010001101110010010101100100876542319103狀態(tài)圖(4分)CPAQ1Q24Q1、Q2的波形各3分。一、填空題:(每空3分,共15分)1邏輯函數有四種表示方法,它們分別是( 真值表、)、( 邏輯圖式 )、( 、邏輯表達 )和( 卡諾圖 )。2將2004個“1”異或起來得到的結果是( )。3由555定時器構成的三種電路中,( )和( )是脈沖的整形電路。4TTL器件輸入腳懸空相當于輸入( )電平。5基本邏輯運算有: ( )、( )和( )運算。6采用四位比較器對兩個四位數比較時,先比較( )位。7觸發(fā)器按動作特點可分為基本型、( )、( )和邊

27、沿型;8如果要把一寬脈沖變換為窄脈沖應采用 ( ) 觸發(fā)器9目前我們所學的雙極型集成電路和單極型集成電路的典型電路分別是( )電路和( )電路。10施密特觸發(fā)器有( )個穩(wěn)定狀態(tài).,多諧振蕩器有( )個穩(wěn)定狀態(tài)。11數字系統(tǒng)按組成方式可分為 、 兩種;12兩二進制數相加時,不考慮低位的進位信號是 ( ) 加器。13不僅考慮兩個_相加,而且還考慮來自_相加的運算電路,稱為全加器。14時序邏輯電路的輸出不僅和_有關,而且還與_有關。15計數器按CP脈沖的輸入方式可分為_和_。16觸發(fā)器根據邏輯功能的不同,可分為_、_、_、_、_等。17根據不同需要,在集成計數器芯片的基礎上,通過采用_、_、_等方

28、法可以實現任意進制的技術器。184. 一個 JK 觸發(fā)器有 個穩(wěn)態(tài),它可存儲 位二進制數。 19若將一個正弦波電壓信號轉換成同一頻率的矩形波,應采用 電路。20 把JK觸發(fā)器改成T觸發(fā)器的方法是 。21N個觸發(fā)器組成的計數器最多可以組成 進制的計數器。22基本RS觸發(fā)器的約束條件是 。23對于JK觸發(fā)器,若,則可完成 T 觸發(fā)器的邏輯功能;若,則可完成 D 觸發(fā)器的邏輯功能。二數制轉換(5分):1、()()()2、()()()3、()()( )4、()原碼()反碼=( )補碼5、()原碼()反碼=( )補碼三函數化簡題:(5分)1、化簡等式,給定約束條件為:2 用卡諾圖化簡函數為最簡單的與或式

29、(畫圖)。 四畫圖題:(5分)1試畫出下列觸發(fā)器的輸出波形 (設觸發(fā)器的初態(tài)為0)。 (12分) 1. 2.3.2已知輸入信號X,Y,Z的波形如圖3所示,試畫出的波形。圖3 波形圖五分析題(30分)1、分析如圖所示組合邏輯電路的功能。2試分析如圖3所示的組合邏輯電路。 (15分)1). 寫出輸出邏輯表達式;2). 化為最簡與或式;3). 列出真值表;4). 說明邏輯功能。3. 七、分析如下時序電路的邏輯功能,寫出電路的驅動方程、狀態(tài)方程和輸出方程,畫出電路的狀態(tài)轉換圖。()圖4474161組成的電路如題37圖所示,分析電路,并回答以下問題 (1)畫出電路的狀態(tài)轉換圖(Q3Q2Q1Q0); (2

30、)說出電路的功能。(74161的功能見表) 題37圖六設計題:(30分)1要求用與非門設計一個三人表決用的組合邏輯電路圖,只要有2票或3票同意,表決就通過(要求有真值表等)。 2. 試用JK觸發(fā)器和門電路設計一個十三進制的計數器, 并檢查設計的電路能否自啟動。(14分)七(10分)試說明如圖 5所示的用555 定時器構成的電路功能,求出U T+ 、U T- 和U T ,并畫出其輸出波形。 (10分) 圖5答案:一填空題1 真值表、邏輯圖、邏輯表達式、卡諾圖;20;3施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器4高5與 、或 、非6最高7同步型 、主從型 ;8積分型單穩(wěn)態(tài)9TTL 、 CMOS ;10兩、0 ;11功能擴展電路、功能綜合電路 ;12半 13本位(低位),低位進位14該時刻輸入變量的取值,該時刻電路所處的狀態(tài)15同步計數器,異步計數器16RS觸發(fā)器 ,T觸發(fā)器 ,JK觸發(fā)器 ,T觸發(fā)器,D觸發(fā)器17反饋歸零法,預置數法

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論