觸發(fā)器時序邏輯電路習題答案_第1頁
觸發(fā)器時序邏輯電路習題答案_第2頁
觸發(fā)器時序邏輯電路習題答案_第3頁
觸發(fā)器時序邏輯電路習題答案_第4頁
觸發(fā)器時序邏輯電路習題答案_第5頁
已閱讀5頁,還剩3頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、精選優(yōu)質(zhì)文檔-傾情為你奉上第4章 觸發(fā)器4.3 若在圖4.5電路中的CP、S、R輸入端,加入如圖4.27所示波形的信號,試畫出其 和端波形,設初態(tài)=0。圖4.27 題4.3圖解:圖4.5電路為同步RS觸發(fā)器,分析作圖如下:4.5 設圖4.28中各觸發(fā)器的初始狀態(tài)皆為Q=0,畫出在CP脈沖連續(xù)作用下個各觸發(fā)器輸出端的波形圖。圖4.28 題4.5圖解: 4.6 試寫出 圖4.29(a)中各觸發(fā)器的次態(tài)函數(shù)(即Q1 n+1 、 Q2 n+1與現(xiàn)態(tài)和輸入變量之間的函數(shù)式),并畫出在圖4.29(b)給定信號的作用下Q1 、Q2的波形。假定各觸發(fā)器的初始狀態(tài)均為Q=0。圖4.29 題4.6圖解:由圖可見:

2、 4.7 圖4.30(a)、(b)分別示出了觸發(fā)器和邏輯門構(gòu)成的脈沖分頻電路,CP脈沖如圖4.30(c)所示,設各觸發(fā)器的初始狀態(tài)均為0。(1)試畫出圖(a)中的Q1、Q2和F的波形。(2)試畫出圖(b)中的Q3、Q4和Y的波形。圖4.30 題4.7圖解: (a) R2 = Q1 低電平有效(b) CP3= CP 上降沿觸發(fā) CP4= CP下降沿觸發(fā)4.8 電路如圖4.31所示,設各觸發(fā)器的初始狀態(tài)均為0。已知CP和A的波形,試分別畫出Q1、Q2的波形。圖4.31 題4.8圖解:由圖可見 4.9 電路如圖4.32所示,設各觸發(fā)器的初始狀態(tài)均為0。已知CP1、CP2的波形如圖示,試分別畫出Q1、

3、Q2的波形。圖4.32 題4.9圖解: 第5章 時序邏輯電路5.1 分析圖5.39時序電路的邏輯功能,寫出電路的驅(qū)動方程、狀態(tài)方程,設各觸發(fā)器的初始狀態(tài)為0,畫出電路的狀態(tài)轉(zhuǎn)換圖,說明電路能否自啟動。圖5.39 題5.1圖解: 驅(qū)動方程:J0=K0=1, J1=K1=Q0, J2=K2=Q0Q1狀態(tài)方程:,狀態(tài)轉(zhuǎn)換圖:功能:同步三位二進制加法計數(shù)器,可自啟動 。5.5 用JK觸發(fā)器和門電路設計滿足圖5.43所示要求的兩相脈沖發(fā)生電路。圖5.43 題5.5圖解: 分析所給波形,可分為4個狀態(tài),00、01、11、01、00,由于有2個狀態(tài)相同但次態(tài)不同,在實現(xiàn)途徑上采用設計一個4進制計數(shù)器,再通過

4、譯碼實現(xiàn)。計數(shù)器采用同步二進制加法計數(shù)器,其狀態(tài)方程如下: 采用JK觸發(fā)器,把上述狀態(tài)方程與其特性方程比較系數(shù),可見J0=K0=1,J1=K1= Q0,設計電路如下:分析圖示電路,可得其工作波形如下所示,可見滿足題目要求。5.6 試用雙向移位寄存器74194構(gòu)成6位扭環(huán)計數(shù)器。解:作狀態(tài)轉(zhuǎn)換圖如下:用74194實現(xiàn),首先擴展成8位移位寄存器;其次反饋形成扭環(huán)形計數(shù)器;解決啟動的方法可采用清零或者置數(shù)法。此處采用清零法。5.7 由74290構(gòu)成的計數(shù)器如圖5.44所示,分析它們各為幾進制計數(shù)器。圖5.44 題5.7圖解:CP1=CP, S91= S92=0,R01= R02= Q3。電路的基本連

5、接形式是5進制計數(shù)器,采用反饋清零法形成4進制計數(shù)器。其狀態(tài)轉(zhuǎn)換圖如下:CP1=CP, S91= S92=0,R01= Q1 ,R02= Q2。電路的基本連接形式是5進制計數(shù)器,采用反饋清零法形成3進制計數(shù)器。其狀態(tài)轉(zhuǎn)換圖如下:CP0=CP, CP1= Q0,S91= S92=0,R01=R02= Q3。電路的基本連接形式是10進制計數(shù)器,采用反饋清零法形成8進制計數(shù)器。其狀態(tài)轉(zhuǎn)換圖如下:CP0=CP, CP1= Q0,S91= S92=0,R01= Q0,R02= Q3。電路的基本連接形式是10進制計數(shù)器,采用反饋清零法形成9進制計數(shù)器。其狀態(tài)轉(zhuǎn)換圖如下:5.8 試畫出圖5.45所示電路的完

6、整狀態(tài)換圖。圖5.45 題5.8圖解:EP=ET= 1,RD=1,LD= Q2,DCBA= Q3100。電路采用反饋置數(shù)法,且2次所置的數(shù)不同。采用反饋置數(shù)法形成10進制計數(shù)器。其狀態(tài)轉(zhuǎn)換圖如下:試用74161設計一個計數(shù)器,其計數(shù)狀態(tài)為01111111。解: 作狀態(tài)轉(zhuǎn)換圖,并作電路圖如下:5.10 試分析圖5.46所示電路,畫出它的狀態(tài)圖,說明它是幾進制計數(shù)器。圖5.46 題5.10圖解: 分析圖示電路,可見采用反饋清零法實現(xiàn)10進制計數(shù)器,其狀態(tài)轉(zhuǎn)換圖如下:5.11 試用74160構(gòu)成二十四進制計數(shù)器,要求采用兩種不同的方法。解:74160為同步10進制加法計數(shù)器,功能表及管腳與74161

7、相同。實現(xiàn)24進制計數(shù)器的途徑是:先用2片74160擴展為100進制計數(shù)器,然后采用反饋清零法或者反饋置數(shù)法實現(xiàn)24進制計數(shù)器。反饋清零法:LD=1,反饋置數(shù)法:RD=1, DCBA=0000討論: 也可用74160分別實現(xiàn)4進制和6進制計數(shù)器,然后級聯(lián);或者分別實現(xiàn)3進制和8進制計數(shù)器,然后級聯(lián)。5.12 試設計一個能產(chǎn)生1110的序列脈沖發(fā)生器。解:采用計數(shù)器 數(shù)據(jù)選擇器的實現(xiàn)途徑。按題意應有一個15進制計數(shù)器和一個16選1數(shù)據(jù)選擇器。計數(shù)器采用74161通過反饋置數(shù)法實現(xiàn),數(shù)據(jù)選擇器采用2片74151擴展構(gòu)成。電路圖如下:5.13 設計一個燈光控制邏輯電路。要求紅、綠、黃三種顏色的燈在時鐘信號作用下按表5.14規(guī)定的順序轉(zhuǎn)換狀態(tài)。表中的1表示燈“亮”,0表示燈“滅”。解:分析題目要求,方案一 可用8進制計數(shù)器和3個數(shù)據(jù)選擇器實現(xiàn);方案二 用計數(shù)器和門電路實現(xiàn)。此處采用方案二設計電路如下。5.14 試用JK觸發(fā)器和與非門設計一個11進制加計數(shù)器。解:作狀態(tài)轉(zhuǎn)換表如下: K0=1 5.15 試用JK觸發(fā)器(具有異步清零功能)和門電路采用反饋清零法設計一個9進制計數(shù)器。解:依據(jù)題意,先用4個JK觸發(fā)器組

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論