產(chǎn)品a8500模塊硬件接口手冊_v2.5_第1頁
產(chǎn)品a8500模塊硬件接口手冊_v2.5_第2頁
產(chǎn)品a8500模塊硬件接口手冊_v2.5_第3頁
產(chǎn)品a8500模塊硬件接口手冊_v2.5_第4頁
產(chǎn)品a8500模塊硬件接口手冊_v2.5_第5頁
已閱讀5頁,還剩41頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、重要所有:龍尚科技(上海)本資料及其包含的所有內(nèi)容為龍尚科技(上海)所有,受中國法律及適用之國際公約中有關著作權法律的保護。龍尚科技(上海)授權,任何人不得以、散布、改動或以其它方式使用本資料的責任。部分或全部內(nèi)容,違者將被依法不保證 龍尚科技(上海)不對此文檔中的任何內(nèi)容作任何明示或暗示的陳述或保證,而且不對特定目的的適銷性及適用性或者任何間接、特殊或連帶的損失承擔任何責任。本文檔(包含任何附件)包含的信息是信息。接收人了解其獲得的本文檔是的,限用于規(guī)定的目的外不得用于任何目的,也不得將本文檔泄露給任何第。免責本公司不承擔由于客戶不正常操作造成的或者人身責任。請客戶按照手冊中的技術規(guī)格和參考

2、設計開發(fā)相應的。在未之前,本公司根據(jù)技術發(fā)展的需要對本手冊內(nèi)容進行更改,且更本不另行通知。A8500 模塊硬件接口手冊_V2.5共 47 頁第 2 頁目錄引言71.1.1.1.2.1.3.1.4.1.5.文檔目的7內(nèi)容一覽7相關文檔7修訂.8縮略語82.簡介102.1. 特性列表112.2. A8500 模塊工作模式132.3. 系統(tǒng)功能框圖142.4. 硬件接口15應用接口及功能描述163.1. 39-pin 接口定義163.2. 電源183.3.2.1. 電源接口描述及電路設計183.2.1.1. VBAT 輸入183.2.1.2. VRTC 輸入193.2.1.3. VOUT_2V8 電

3、壓輸出213.2.1.4. POWER_KEY 輸入213.2.1.5. RESET 輸入213.2.2. 開關機控制223.2.2.1. 按鍵開關機223.2.2.2. 低電壓關機233.2.2.3. AT 指令關機233.2.3. 復位控制233.2. UART 接口243.3.1. UART 接口描述243.3.2. UART0 接口參考電路243.3.3. UART0 接口說明253.3.3.1. 模塊 Firmware.263.3.4. A8500 模塊休眠和喚醒控制263.3.4.1. UART0_RI 信號263.3.4.2. UART0_DSR 信號273.4. 模擬音頻接口2

4、83.4.1. 模擬音頻參考電路283.5. SIM 接口303.5.1.3.5.2.接口描述30接口參考設計303.6. 狀態(tài)指示燈 POWER_STATUS 輸出接口333.6.1. POWER_STATUS 輸出信號描述33A8500 模塊硬件接口手冊_V2.5共 47 頁第 3 頁3.6.2. POWER_STATUS 參考電路333.7. 網(wǎng)絡指示燈 NET_LIGHT 輸出接口343.7.1. NET_LIGHT 輸出信號描述343.7.2. NET_LIGHT 參考電路343.8. ADC 接口353.9. 天線接口353.9.1. 焊接式天線353.9.2. 使用RF 連接器連

5、接天線363.9.2.1. 天線 RF 連接器373.9.2.2. RF 轉(zhuǎn)接線373.9.3. A8500 的 RF 輸出功率373.9.4. A8500 的 RF 接收靈敏度373.9.5. A8500 工作頻率383.9.6. A8500 天線要求38機械特性394.4.1.4.2.4.3.4.4.模塊實物視圖39模塊 3D 圖39模塊 2D 結構圖39模塊應用端 A8500 接口原理圖和 PCB 封裝推薦404.5. A8500 SMT 參考40各種業(yè)務下的功耗43電氣特性455.6.6.1.6.2.6.3.6.4.極限電壓范圍45環(huán)境溫度范圍45接口工作狀態(tài)電氣特性46環(huán)境可靠性要求

6、466.5. ESD 特性47A8500 模塊硬件接口手冊_V2.5共 47 頁第 4 頁表格.8表 1:版本修訂表 2:縮略語描述對照表8表 3:A8500 模塊主要特性列表11表 4:A8500 工作模式一覽13表 5:A8500 39-pin 接口定義表17表 6:A8500 電源相關接口18表 7:A8500 UART 接口24表 8:A8500 休眠和喚醒控制26表 9:A8500 模擬音頻接口28表 10:A8500 SIM 接口30表 11:A8500 POWER_STATUS 信號接口33表 12:A8500 狀態(tài)指示燈狀態(tài)描述33表 13:A8500 NET_LIGHT 信號

7、接口34表 14:A8500 網(wǎng)絡指示燈狀態(tài)描述34表 15:A8500 ADC 接口表35表 16:A8500 天線接口35表 17:A8500 的 RF 輸出功率表37表 18:A8500 的 RF 接收靈敏度37表 19:A8500 工作頻率38表 20:A8500 天線指標要求38表 21:A8500 模塊各頻段功耗(后續(xù)提供)43表 22:A8500 模塊極限工作電壓范圍45表 23:A8500 模塊溫度范圍45表 24:A8500 普通數(shù)字 IO 信號的邏輯電平46表 25:A8500 接口電源工作狀態(tài)電特性46表 26:A8500 環(huán)境可靠性要求46表 27:A8500 接口抗

8、ESD 特性47A8500 模塊硬件接口手冊_V2.5共 47 頁第 5 頁圖表圖 1:A8500 模塊系統(tǒng)框圖14圖 2:A8500 模塊正面實圖15圖 3:A8500 模塊背面實圖15圖 4:A8500 模塊 39-pin Lin 序圖16圖 5:A8500 模塊 VBAT 輸入19圖 6:A8500 模塊漏電流截止電路19圖 7:VRTC 接可充電備份電池20圖 8:VRTC 接不可充電備份電池20圖 9:VRTC 接大容量電容20圖 10:POWER_KEY 開機控制參考電路21圖 11:按鍵控制模塊開關機時序圖22圖 12:A8500 RESET 時序圖23圖 13:A8500 UA

9、RT0 帶流控連接設計圖25圖 14:A8500 UART0 無流控連接設計圖25圖 15:A8500圖 16:A8500圖 17:A8500呼入時 UART0_RI 輸出信號26送達時 UART0_RI 輸出信號27模擬音頻通道接口參考設計圖29圖 18:SIM Holder 的 SPEC31圖 19:A8500 SIM 接口參考設計圖31圖 20:POWER_STATUS 接口參考設計圖33圖 21:NET_LIGHT 接口參考設計圖34圖 22:A8500圖 23:A8500圖 24:A8500外接焊接式天線參考設計圖36使用 RF 連接器連接天線參考設計圖36正面和背面實物視圖39圖

10、25:A8500 2D 結構圖40圖 26:A8500 爐溫曲線41A8500 模塊硬件接口手冊_V2.5共 47 頁第 6 頁1. 引言A8500 無線模塊是一款適用于850/E900/DCS1800/ PCS1900 網(wǎng)絡的GPRS/無線終端,GPRS 接入理論速率上下行可達 85.6kbps。A8500 可提供 GPRS 數(shù)據(jù)、控、POS、PAD、車載設備等、語音、通訊簿等功能,可廣泛應用于電力集抄、電力負。1.1. 文檔目的本文詳細闡述了 A8500 無線模塊的基本功能及主要特點、硬件接口及使用方法、結構特性、功耗指標和電氣特性,指導用戶將 A8500 模塊嵌入各種應用終端的設計。1.

11、2. 內(nèi)容一覽本文共分為以下幾部分:² 第 1 章,主要介紹文檔目的、相關資料、修訂、縮略語解釋等;² 第 2 章,描述 A8500 無線模塊的基本功能和主要特點;² 第 3 章,詳細描述了 A8500 各個硬件接口的功能、特性和使用方法;² 第 4 章,詳細描述 A8500 結構方面的特性和注意事項;² 第 5 章,詳細描述 A8500 各種業(yè)務下的功耗;² 第 6 章,詳細描述 A8500 電氣特性。1.3. 相關文檔² A8500 模塊規(guī)格說明;² A8500 AT 指令集;² A8500 EVB

12、用戶手冊;² A8500 參考設計電路;² A8500 應用業(yè)務流程手冊。A8500 模塊硬件接口手冊_V2.5共 47 頁第 7 頁1.4. 修訂表 1:版本修訂1.5. 縮略語表 2:縮略語描述對照表A8500 模塊硬件接口手冊_V2.5共 47 頁第 8 頁縮寫描述中文描述AMRAdaptive Multi-rate自適應多速率BERBit Error Rate誤碼率BTSBase Transceiver Station收發(fā)信臺PCIPeripheral Component Interconnect外設部件互連CSCircuit Switched (CS) domai

13、n電路域CSDCircuit Switched Data電路交換數(shù)據(jù)DCEData communication equipment數(shù)據(jù)電路終端設備DTEData terminal equipment數(shù)據(jù)終端設備DTRData Terminal Ready數(shù)據(jù)終端就緒EFREnhanced Full Rate增強型全速率EEnhanced增強型EMCElectromagnetic Compatibility電磁兼容性ESDElectrostatic Discharge靜電FRFrame Relay幀中繼GMSKGaussian Minimum Shift Keying高斯最小移頻鍵控GPIOGe

14、neral Purpose Input Output通用輸入/輸出GPRSGeneral Packet Radio Service通用分組無線系統(tǒng)Global Standard for Mobile Communications全球標準移動通信系統(tǒng)HRHalf Rate半速IECInternational Electro-technical Commission國際電工技術委員會IMEIInternational Mobile Equipment Identity國際移動設備標識版本修訂描述V1.0鐘明2012-12-20V1.0 版本創(chuàng)建V2.2張華明2013-01-18補齊原資料內(nèi)容V2.

15、3曹新春2013-05-20修正部分 pin 號V2.4張華明2013-06-081. 增加 SIM_DET 功能;2. 修正電源處電路設計;3. 修正開關機描述V2.5張華明2015-4-11. 修改 DTR 電平控制方向2. 增加 DSR 功能描述A8500 模塊硬件接口手冊_V2.5共 47 頁第 9 頁I/OInput/Output輸入/輸出ISOInternational Standards Organization國際標準化組織ITUInternationalmunications Union國際電信bpsbits per second比特每秒LEDLight Emitting D

16、iode發(fā)光二極管M2MMachine to machine到MOMobile Originated移動臺發(fā)起的MTMobile Terminated移動臺終止的NTCNegative Temperature Coefficient負溫度系數(shù)PCPersonal Computer個人計算機PCBPrinted Circuit Board印制電路板PCSPersonal Cellular System個人蜂窩系統(tǒng)PCIPeripheral Component Interconnect外設部件互連PCSPersonal Communication System1900PDUPacket Data

17、Unit分組數(shù)據(jù)單元PPPPoint-to-point protocol點到點協(xié)議PSPacket Switched分組交換QPSKQuadrate Phase Shift Keying正交相位移頻鍵控SIMSubscriber Identity Module用戶識別模塊TCP/IPTransmission Control Protocol/ Internet Protocol傳輸控制協(xié)議/互聯(lián)網(wǎng)協(xié)議UARTUniversal asynchronous receiver-transmitter通用異步收/發(fā)器(機)LCCLeadless Chip Carriers無引腳封裝2.簡介A8500

18、無線模塊是一款四頻 GPRS/無線終端,A8500 模塊支持頻段:Quad-band等級。850/E900/DCS1800/ PCS1900,支持 GPRS 多時隙 Class12A8500 采用先進的高度集成設計方案,將射頻、基帶集成在一塊 PCB 上,完成無線接收、發(fā)射、基帶信號處理和音頻信號處理功能,采用單面布局 LCC 封裝,模塊結構為:19.5mm×25.5mm×2.3mm,是一款最小的四頻 GPRS/模塊。A8500 本身內(nèi)嵌 TCP/IP 協(xié)議,支持 AT 命令擴展。A8500 采用 39-pin LCC 封裝,提供如下接口:1)2)3)4)5)6)7)8)9

19、)電源接口模擬音頻接口 2 路 UART 接口SIM 接口電源狀態(tài)指示燈接口網(wǎng)絡狀態(tài)指示燈接口2 路 ADC 接口RESET 接口開關機按鍵接口10) RTC 接口11) 電壓輸出12) 天線接口A8500 模塊硬件接口手冊_V2.5共 47 頁第 10頁2.1. 特性列表表 3:A8500 模塊主要特性列表A8500 模塊硬件接口手冊_V2.5共 47 頁第 11 頁特性描述電源電壓3.3V4.5V(推薦值 3.8V)工作頻段850/E900/DCS1800/ PCS1900LongsungFOTA支持OpenCPU支持數(shù)據(jù)業(yè)務GPRSGPRS: Class12,85.6kbps(DL),8

20、5.6kbps(UL)移動臺 Class B 編碼方案 CS1-4 支持 Full PBCCHCSDCSD:14.4kbps特性內(nèi)置 TCP/IP 協(xié)議棧支持多個 Socket 及 IP 地址業(yè)務點對點MO、MT小區(qū)廣播支持 Text 和PDU 模式工作溫度正常工作溫度:-40+80 受限工作溫度:-40+85 溫度:-50+95ESDVBAT,GND:空氣放電±8KV,接觸放電±4KV射頻天線接口:空氣放電±8KV,接觸放電±4KV最大Class 4 (2 W) for E900/850Class 1 (1 W) for DCS1800/PCS1900

21、干擾檢測支持功耗關機漏電流:210a Sleep 模式:<1.6Ma Idle 模式:<20Ma 通話模式:<260Ma 數(shù)據(jù)模式:<380Ma接口連接器39-pin LCC 封裝31-pin 接口電源接口(2pin VBAT,8pin GND)1 路 9 線全串口 UART0,1 路 3 線串口 UART11 路標準接口(支持 3V、1.8V SIM)1 路電源指示燈接口,1 路網(wǎng)絡指示燈接口1 路電壓輸出1 個開機按鍵接口,1 路 VRTC2 路 ADC 輸入1 對差分模擬音頻輸入A8500 模塊硬件接口手冊_V2.5共 47 頁第 12 頁1 對差分模擬音頻輸出天

22、線接口天線連接口天線焊盤,匹配 50 阻抗特性天線結構19.5×25.5×2.3mm重量<5 克固定方式SMT 焊接固定AT 命令支持標準 AT 指令集(Hayes 3GPP TS 27.007 和 27.005)支持 LongSung 擴展 AT 指令集認證CCC RoHS2.2. A8500 模塊工作模式表 4:A8500 工作模式一覽A8500 模塊硬件接口手冊_V2.5共 47 頁第 13 頁模式描述Sleep 模式當串口沒有輸入,模塊將進入 Sleep 模式,模塊的功耗降至最低。Sleep 情況下可以由短信、呼叫喚醒,模塊 UART_RI 將會通知外部 MC

23、U,可將 MCU 喚醒。MCU 可通過UART_DTR 置位低電平喚醒模塊。模式IDLE模塊系統(tǒng)處于工作空閑狀態(tài),模塊已經(jīng)到網(wǎng)絡,模塊此時已經(jīng)做好了收發(fā)(和語音服務)的準備。TALK此時模塊做語音通話服務,模塊功耗取決于網(wǎng)絡設置。GPRS 模式GPRS IDLE模塊已經(jīng)為 GPRS 數(shù)據(jù)傳輸做好了準備。但此時尚無數(shù)據(jù)收發(fā)。模塊功耗取決于網(wǎng)絡設置和 GPRS 的相關設置(比如多時隙Class 等級設置)。GPRS DATAGPRS 數(shù)據(jù)收傳輸中,模塊功耗取決于網(wǎng)絡設置(比如功率控制等級)、數(shù)據(jù)上下行速率和 GPRS 的相關設置(比如多時隙Class 等級設置)。最小功能模式VBAT 持續(xù)供電,使

24、用 AT+CFUN=0 使模塊進入最小功能模式,此時模塊的射頻收發(fā)處于關閉狀態(tài)。使用AT+CFUN=1 模塊重新打開收發(fā)網(wǎng)絡到正常功能模式。關機模式若模塊是上電開機模式(默認配置),模塊只能 VBAT 低電壓掉電關機;使用 AT 指令AT+SAUTOPOWERON=0 配置成按鍵開機模式,可使用 POWER_KEY 按鍵關機,或者AT+CPOF 指令關機。2.3. 系統(tǒng)功能框圖圖 1 是 A8500模塊系統(tǒng)框圖:圖 1:A8500 模塊系統(tǒng)框圖 射頻部分包括:1)2)3)射頻收發(fā)信機(集成在 BB 內(nèi))SW 表面濾波器功率放大器 基帶部分包括:1)2)3)4)電源管理單元 PMU(集成在 BB

25、 內(nèi))(集成在 BB 內(nèi))(集成在 BB 內(nèi))模擬基帶數(shù)字基帶器,包含 NOR FLASH 和 PSRAM(集成在 BB 內(nèi))A8500 模塊硬件接口手冊_V2.5共 47 頁第 14 頁2.4. 硬件接口A8500 模塊是單面布局的 PCBA,采用 LCC 接口封裝,如圖 2 和圖 3 實圖所示。圖 2:A8500 模塊正面實圖圖 3:A8500 模塊背面實圖A8500 模塊硬件接口手冊_V2.5共 47 頁第 15 頁3. 應用接口及功能描述3.1. 39-pin接口定義圖 4:A8500 模塊 39-pin Lin 序圖A8500 模塊硬件接口手冊_V2.5共 47 頁第 16 頁表 5

26、:A8500 39-pin 接口定義表A8500 模塊硬件接口手冊_V2.5共 47 頁第 17 頁PIN NO.PIN NameI/ODescribe1GND2ANTI/O天線接口,匹配 50阻抗天線3GND4GND5POWER_STATUSOA8500 工作狀態(tài)指示燈6NET_LIGHTOA8500 網(wǎng)絡指示燈7VRTCI/O2.8V, 0.2Ma8GND9MIC_PI模擬差分音頻輸入10MIC_N11EAR_PO模擬差分音頻輸出12EAR_N13GND14VOUT_2V8O2.8V 電源輸出,50Ma 負載15RESETI高電平有效,確保拉高 60ms,可以使用 AP 的 GPIO 可以

27、直接驅(qū)動1617SIM_DETI在位檢測, 高電平表示在位,低電平表示 SIM卡不在位,模塊內(nèi)部 72k 電阻上拉,此管腳懸空表示在位。18UART1_TXOUART1 數(shù)據(jù), 2.8V19UART1_RXIUART1 數(shù)據(jù)接收, 2.8V20UART0_TXOUART0 數(shù)據(jù), 2.8V21UART0_RXIUART0 數(shù)據(jù)接收, 2.8V22UART0_CTSIUART0 流控CTS, 2.8V23UART0_RTSOUART0 流控RTS, 2.8V24UART0_DTRIUART0 DTR, 2.8V25UART0_DCDOUART0 載波偵測, 2.8V26UART0_DSROUAR

28、T0 DSR, 2.8V27UART0_RIOUART0 Ring, 2.8V28SIM_RESETO1.8/3.0V29SIM_CLKO1.8/3.0V30SIM_DATAI/O1.8/3.0V31SIM_VCCO1.8/3.0V32GND33ADC1IADC1 輸入,最大輸入電平 3.0V34ADC0IADC0 輸入,最大輸入電平 3.0V35POWER_KEYI模塊默認配置是上電開機模式,在開機關機流程中POWER_KEY 是不起作用的。3.2. 電源本節(jié)描述和電源相關,開關機相關的接口。涉及的接口包括如下:表 6:A8500 電源相關接口3.2.1. 電源接口描述及電路設計3.2.1.

29、1. VBAT輸入A8500 模塊的供電采用單電源供電方式,VBAT 范圍在 3.3V4.5V 之間。在網(wǎng)絡下工作,數(shù)據(jù)傳輸或者通話時,瞬間大功率發(fā)射會形成高達 2A 的電流峰值,從而導致 VBAT大的紋波出現(xiàn),如瞬間壓降造成 VBAT 供電電壓過低,模塊將會關機。為保證模塊能正常工作,要求電源供電必須具備足夠的供電能力。在確保 VBAT 電源供電能力足夠(3.8V,1A 負載)的前提下,設計時必須依照:A8500 模塊硬件接口手冊_V2.5共 47 頁第 18 頁PIN NameI/OPIN Num.描述VBATI38,39模塊供電,3.34.5V,標稱值 3.8VVRTCI/O72.8V,

30、 0.2MaVOUT_2V8O14內(nèi)部 LDO 輸出:2.8V, 50MaGND1,3,4,8,13,32,36,37地POWER_KEYI35模塊默認配置是上電開機模式,在開機關機流程中POWER_KEY 是不起作用的??捎?AT 指令AT+SAUTOPOWERON=0 將模塊配置成按鍵開機模式。POWER_KEY 內(nèi)部有 60K 上拉至VBAT,控制 A8500 開機和關機,低電平有效,確保低電平 2S,外部如果通過 GPIO 口控制,為保證電平匹配,加NPN 進行電平 控制。RESETI15高電平有效,確保拉高 60ms,可以使用 AP 的 GPIO可以直接驅(qū)動PIN NO.PIN Na

31、meI/ODescribe可用 AT 指令 AT+SAUTOPOWERON=0 將模塊配置成按鍵開機模式。POWER_KEY 內(nèi)部有 60K 上拉至 VBAT,控制A8500 開機和關機,低電平有效,確保低電平 2S,外部如果通過 GPIO 口控制,為保證電平匹配,加NPN 進行電平隔離控制。36GND37GND38VBATIVBAT 供電輸入,3.3-4.5V39VBATIVBAT 供電輸入,3.3-4.5V在 VBAT 輸入靠近模塊側接一個(2200Uf/10V)電解電容(如圖 5 的 CA),若結構受限,可用兩個并聯(lián)(470Uf/6.3V)鉭電容(如圖 5 的 CA),再并上一個 0.1

32、Uf1Uf 的陶瓷電容(如圖 5 的 CB)。電路接法如下圖所示:VBAT+CACB圖 5:A8500 模塊 VBAT 輸入注:由于 A8500 模塊關機狀態(tài)下保留了一個內(nèi)部 32K 晶振,故關機漏電流約在 210Ua, 若對關機電流比較敏感的應用,需要降低系統(tǒng)關機漏電流,建議增加 MOS 開關電路,參考電路如下:圖 6:A8500 模塊漏電流截止電路3.2.1.2. VRTC輸入A8500 模塊 PIN7 是VRTC 接口,用于接外部可充電備份電池。當沒有 VBAT 供電時,備A8500 模塊硬件接口手冊_V2.5共 47 頁第 19 頁份電池通過 VRTC 引腳為模塊內(nèi)部 RTC 單元供電

33、。當 VBAT 供電時,A8500 也可以通過VRTC 引腳對備份電池充電。如果用戶不需要此功能,PIN7 可以懸空不接。參考電路如下:圖 7:VRTC 接可充電備份電池如采用不可充電電池,參考電路如下:圖 8:VRTC 接不可充電備份電池也可采用大容量電容,參考電路如下:圖 9:VRTC 接大容量電容A8500 模塊硬件接口手冊_V2.5共 47 頁第 20 頁3.2.1.3. VOUT_2V8 電壓輸出當 A8500 模塊正常開機,在 PIN14 上有一個電壓輸出,輸出電壓 2.8V,電流負載 50Ma。這個輸出電壓可做外部供電使用,比如 IO 信號的電壓,同時也可以狀態(tài)判斷模塊是否開機。

34、VOUT_2V8 電平3.2.1.4. POWER_KEY輸入A8500 默認的配置是上電開機模式,這種模式下 POWER_KEY 對開關機不起作用。可用 AT 指令:AT+SAUTOPOWERON=0將模塊配置成按鍵開機模式。按鍵開機模式下,在 VBAT 供電條件下,POWER_KEY 可控制模塊的開機和關機。通過外部 MCU 的控制可實現(xiàn) A8500 的開機和關機。電路設計對 POWER_KEY 可控,在 VBAT 持續(xù)加電情況下,第一次拉低 POWER_KEY 至 GND 保持 2000ms,A8500 模塊開機。當模塊開機后拉低 POWER_KEY,當再次拉低 POWER_KEY 至

35、GND 保持2000ms,模塊就會關機。POWER_KEY 輸入?yún)⒖茧娐啡缦聢D。AP_PWR_CTRL 是應用端給 A8500 的控制信號,可以實現(xiàn) A8500 的開機。圖 10:POWER_KEY 開機控制參考電路3.2.1.5. RESET輸入A8500 模塊 PIN15 是模塊的 RESET 輸入。當需要復位 A8500 模塊時,將 RESET 拉高,A8500 模塊硬件接口手冊_V2.5共 47 頁第 21 頁模塊即可復位。² 務必讓應用端控制 A8500 模塊的復位,給模塊一個 60Ms 高電平脈沖可以復位模塊。通過 MCU 的 GPIO 可以直接控制模塊的 RESET,不

36、存在電平兼容性的問題。注:也可用 AT 指令來 RESET 模塊。指令格式如下:AT+CFUN=1,13.2.2. 開關機控制A8500 支持兩種開機模式:上電開機或按鍵開機。A8500 默認開機方式是上電開機,通過 AT 命令 AT+SAUTOPOWERON=0 可以配置成按鍵開機模式。用戶可以通過VOUT_2V8 腳是否輸出高電平來判斷模塊是否開機。A8500 支持三種關機模式:低電壓(包括掉電)關機或通過控制 POWER_KEY 實現(xiàn)按鍵關機或 AT 指令關機。用戶可以通過機。VOUT_2V8 腳是否輸出低電平來判斷模塊是否關3.2.2.1. 按鍵開關機確保給 A8500 的 VBAT

37、供電電壓在 3.34.5V,推薦使用 3.8V。POWER_KEY 控制按鍵開機時序如下圖:注意:若將 A8500 使用 AT 設置為按鍵開機模式,需要將 POWER_KEY 設計為可控模式。此時 POWER_KEY 可控制 A8500 開關機。VBATTonToffPOWER_ON VOUT_2V8RESETModule StateOFFPower- on sequenceONPower-off sequenceOFF圖 11:按鍵控制模塊開關機時序圖圖中的 Ton 和 Toff 是 2000Ms。A8500 模塊硬件接口手冊_V2.5共 47 頁第 22頁3.2.2.2. 低電壓關機當 A

38、8500 模塊的 VBAT 電壓過低(包括 VBAT 掉電),模塊會關機。注意: 此時模塊沒有進行正常的關機流程, SIM 沒有走從的終端狀態(tài)和按鍵關機后的狀態(tài)不同。注銷的流程。此時登記3.2.2.3. AT指令關機當 A8500 模塊處于按鍵開機模式下,AT+CPOF,模塊會關機。3.2.3. 復位控制通過 A8500 的 PIN15 復位 RESET 輸入,可給模塊一個高電平有效的復位信號。當模塊在工作時,給 RESET 一個 Tst(60Ms)以上的高電平,然后拉低,A8500 復位。VBATTonPOWER_ONVOUT_2V8TstRESETModule StateOFFPower-

39、 on sequenceONRESETON圖 12:A8500 RESET 時序圖注:也可用 AT 指令來 RESET 模塊。指令格式如下:AT+CFUN=1,1A8500 模塊硬件接口手冊_V2.5共 47頁第 23 頁3.2. UART接口A8500 提供兩個 UART 接口。通過 UART0 接口可以實現(xiàn)對 A8500 的 AT 交互,也可以作為數(shù)據(jù)通道接入。UART0 是全功能串口,默認用于 AT 和數(shù)據(jù)接入及模塊 firmware 升級,UART1 默認用于 Trace。3.3.1. UART接口描述A8500 的 UART 接口見下表。表 7:A8500 UART 接口3.3.2.

40、 UART0 接口參考電路A8500 模塊的 UART0 提供全串口。A8500作為 DCE ( Data CommunicationEquipment),客戶應用端作為 DTE(Data terminal equipment)。² 若將 A8500 的 UART0 口作為數(shù)據(jù)接,考慮數(shù)據(jù)傳輸?shù)姆€(wěn)定,建議必須連接硬件流控 CTS 和 RTS。推薦 DCE-DTE 接法如下圖。A8500 模塊硬件接口手冊_V2.5共 47 頁第 24 頁PIN NameI/OPIN Num.描述UART1_TXO18TX in UART1UART1_RXI19RX in UART1UART0_TXO2

41、0TX in UART0UART0_RXI21RX in UART0UART0_CTSI22CTS in UART0UART0_RTSO23RTS in UART0UART0_DTRI24DTR in UART0UART0_DCDO25DCD in UART0UART0_DSRO26DSR in UART0UART0_RIO27RI in UART0GND1,3,4,8,13,32,36,37地圖 13:A8500 UART0 帶流控連接設計圖² 若將 A8500 設計成使用 AT 指令交互的方式,此時可以不考慮硬件流控的連接,此時的 DCE-DTE 連接方法見下圖。圖 14:A85

42、00 UART0 無流控連接設計圖3.3.3. UART0 接口說明1) UART0_RTS/UART0_CTS:串口硬件流控信號,DCE 和 DTE 的 RTS/CTS 需要交叉連接;UART 的波特率可設置為:1200, 2400, 4800, 9600, 19200, 38400, 57600,115200, 230400, 460800;波特率設置可用 AT 指令設置,設置之后模塊保存設置。AT 指令是:AT+IPR注意:默認的波特率是 115200,且 Data Bits=8, Parity=None, Stop Bits=1,Flow Control=None。A8500 模塊硬件

43、接口手冊_V2.5共 47 頁第 25 頁A 8500( DCE)UART0 _CTS UART0 _RTS UART0 _RX UART0 _TXGNDHOST( DTE)DCD DTR DSR CTS RTS RX TX RIGND2) A8500 模塊的 UART 接口是 TTL 電平,如果要轉(zhuǎn)換成 RS232 電平(比如 PC 的RS232接口)就需要電平轉(zhuǎn)換(e.g. SP3238EEA)進行電平在轉(zhuǎn)換;3) 建議對 UART 接口進行 ESD 保護設計。3.3.3.1. 模塊Firmware特別建議:考慮到客戶終端可維護和調(diào)試,建議終端外部留一個升級口。3.3.4. A8500 模

44、塊休眠和喚醒控制為了便于表述 A8500 和外部處理器 MCU 的休眠控制流程,我們稱 A8500 為 BP,而外部處理器 MCU 稱為 AP??刂?A8500 的 Sleep 和 Wakeup 相關信號接口見下表。表 8:A8500 休眠和喚醒控制3.3.4.1. UART0_RI信號UART 接口的 UART0_RI 用來偵測呼入和其它的非請求結果碼(Unsolicited ResultCode)類型。1)呼入,UART0_RI 將會輸出 1s 低電平和 4s 高電平、每 5s 一個周期的振當一個鈴信號串。圖 15:A8500呼入時 UART0_RI 輸出信號2)當一條送達模塊,UART0

45、_RI 將會輸出一個 1s 低電平脈沖信號。A8500 模塊硬件接口手冊_V2.5共 47 頁第 26 頁PIN NameI/OPIN Num.描述UART0_DTRI24串口沒有數(shù)據(jù)時候,模塊自動進入休眠, UART0_DTR 拉低喚醒模塊UART0_RIO27A8500 喚醒MCU(只對和有變化)UART0_DSRO26A8500 喚醒MCU(對、數(shù)據(jù)均有變化)圖 16:A8500送達時 UART0_RI 輸出信號3.3.4.2. UART0_DSR信號UART 接口的 UART0_DSR 同樣也能用來偵測呼入和其它的非請求結果碼(Unsolicited Result Code)類型情參考

46、 AT&S 的描述。根據(jù) AT&S 設置的值不同,DSR 的功能不同,詳A8500 模塊硬件接口手冊_V2.5共 47 頁第 27 頁3.4. 模擬音頻接口A8500 提供 1 路模擬音頻接口。A8500 模塊的音頻接口信號見下表: 表 9:A8500 模擬音頻接口3.4.1. 模擬音頻參考電路A8500 模擬語音接口,參考設計見下圖:A8500 模塊硬件接口手冊_V2.5共 47 頁第 28 頁PIN N0.I/OPIN No.描述MIC_PI9Mic input+MIC_NI10Mic input-REC_PO11Receiver output+REC_NO12Receiv

47、er output-Close to SpeakerDifferential Layout BEAD ESD1nF10pF33pF BEAD 10pF33pF1nF10pF33pFESDA8500REC_PREC_NMIC_PMIC_NClose to MICESD10pF33pF10pF33pF10pF33pFESDDifferential Layout圖 17:A8500 模擬音頻通道接口參考設計圖1)音頻信號均是差分信號,建議按照差分電路設計音頻線路;2)3)4)推薦使用濾波電容去除內(nèi)部的以提升音頻品質(zhì);為了抗靜電,在音頻回路上推薦使用 ESD 保護器件;布局上濾波電路和 ESD 保護器

48、件靠近音頻器件設計,音頻線路在 Layout 上需要走差分線,推薦 PCB 走線寬度:MIC 8mils,Receiver 12 mils。A8500 模塊硬件接口手冊_V2.5共 47 頁第 29 頁3.5. SIM接口A8500 支持 1.8/3.0V 的。3.5.1.接口描述A8500 的支持 1.8/3.0V 的卡,SIM 接口信號見下表。表 10:A8500 SIM 接口3.5.2.接口參考設計SIM 設計需要選用座,參考圖紙如下:A8500 模塊硬件接口手冊_V2.5共 47 頁第 30 頁PIN NameI/OPIN Num.描述SIM_RESETO28RESET SignalSIM_CLKO29Clock SignalSIM_DATAI/O30SIM DATASIM_VCCO31SIM PowerSIM_DETI17在位檢測, 高電平表示 在位,低電平表示 不在位,模塊內(nèi)部 72k 電阻上拉,此管腳懸空表示SIM卡在位。GND1,3,4,8,13,32,36,37地圖 18:SIM Holder 的 SPECSI

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論