《模擬電路》單元2:分頻電路的制作3_第1頁(yè)
《模擬電路》單元2:分頻電路的制作3_第2頁(yè)
《模擬電路》單元2:分頻電路的制作3_第3頁(yè)
《模擬電路》單元2:分頻電路的制作3_第4頁(yè)
《模擬電路》單元2:分頻電路的制作3_第5頁(yè)
已閱讀5頁(yè),還剩65頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、單元單元2 2:分頻電路的制作:分頻電路的制作二、計(jì)數(shù)器二、計(jì)數(shù)器一、時(shí)序邏輯電路的分析方法一、時(shí)序邏輯電路的分析方法 三、寄存器三、寄存器 四、分頻電路的四、分頻電路的EWB仿真仿真主要要求:主要要求: 掌握掌握同步同步時(shí)序邏輯電路的分析方法,時(shí)序邏輯電路的分析方法,了解了解異步異步時(shí)序邏輯電路的分析方法。時(shí)序邏輯電路的分析方法。理解理解時(shí)鐘方程時(shí)鐘方程、驅(qū)動(dòng)方程驅(qū)動(dòng)方程、輸出方程輸出方程、狀態(tài)狀態(tài)方程方程、狀態(tài)轉(zhuǎn)換真值表狀態(tài)轉(zhuǎn)換真值表、狀態(tài)轉(zhuǎn)換圖狀態(tài)轉(zhuǎn)換圖和和時(shí)序時(shí)序圖圖等概念及求取方法。等概念及求取方法。一、時(shí)序邏輯電路的分析方法一、時(shí)序邏輯電路的分析方法X (x1,x2,xi)Y (y

2、1,y2,yn)W (w1,w2,wm)Z (z1,z2,zj)組合器件組合器件存儲(chǔ)器件存儲(chǔ)器件 時(shí)序電路在任何時(shí)刻的穩(wěn)定輸出,不僅與該時(shí)刻時(shí)序電路在任何時(shí)刻的穩(wěn)定輸出,不僅與該時(shí)刻的輸入信號(hào)有關(guān),而且還與電路原來的狀態(tài)有關(guān)。的輸入信號(hào)有關(guān),而且還與電路原來的狀態(tài)有關(guān)。邏輯功能特點(diǎn):邏輯功能特點(diǎn):電路結(jié)構(gòu)特點(diǎn):電路結(jié)構(gòu)特點(diǎn):由存儲(chǔ)電路和組合邏輯電路組成。由存儲(chǔ)電路和組合邏輯電路組成。1 1、時(shí)序邏輯電路的特點(diǎn)、時(shí)序邏輯電路的特點(diǎn)同步同步時(shí)序邏輯電路時(shí)序邏輯電路 異步異步時(shí)序邏輯電路時(shí)序邏輯電路 所有觸發(fā)器的時(shí)鐘端連在一起。所有觸發(fā)器的時(shí)鐘端連在一起。所有觸發(fā)器在所有觸發(fā)器在同一個(gè)時(shí)鐘脈沖同一個(gè)

3、時(shí)鐘脈沖 CP CP 控制下同步工作??刂葡峦焦ぷ鳌?時(shí)鐘脈沖時(shí)鐘脈沖 CP CP 只觸發(fā)部分觸發(fā)器,其余觸發(fā)器只觸發(fā)部分觸發(fā)器,其余觸發(fā)器由電路內(nèi)部信號(hào)觸發(fā)。因此,由電路內(nèi)部信號(hào)觸發(fā)。因此,觸發(fā)器不在同一時(shí)鐘觸發(fā)器不在同一時(shí)鐘作用下同步工作。作用下同步工作。2 2、時(shí)序邏輯電路的分類、時(shí)序邏輯電路的分類根據(jù)根據(jù)時(shí)鐘時(shí)鐘分類分類3 3、時(shí)序電路邏輯功能的表示方法、時(shí)序電路邏輯功能的表示方法 時(shí)序電路的邏輯功能可用時(shí)序電路的邏輯功能可用邏輯表達(dá)式(方程)邏輯表達(dá)式(方程)、狀態(tài)表狀態(tài)表、卡諾圖卡諾圖、狀態(tài)圖狀態(tài)圖、時(shí)序圖時(shí)序圖和和邏輯圖邏輯圖6 6種方式表種方式表示,這些表示方法在本質(zhì)上是相同

4、的,可以互相轉(zhuǎn)換。示,這些表示方法在本質(zhì)上是相同的,可以互相轉(zhuǎn)換。邏輯圖邏輯圖時(shí)鐘方程、時(shí)鐘方程、驅(qū)動(dòng)方程和驅(qū)動(dòng)方程和輸出方程輸出方程狀態(tài)方程狀態(tài)方程狀態(tài)表、狀態(tài)表、狀態(tài)圖或狀態(tài)圖或時(shí)序圖時(shí)序圖判斷電路判斷電路邏輯功能邏輯功能1235計(jì)算計(jì)算44 4、時(shí)序邏輯電路的一般分析方法、時(shí)序邏輯電路的一般分析方法 Y Q1 Q1 Q2 Q2 1J C1 1K 1J C1 1K 1J C1 1K & Q0 Q0 FF0 FF1 FF2 CP CPCPCPCP012nnQQY21nnnnnnQKQJQKQJQKQJ202001011212 時(shí)鐘方程:時(shí)鐘方程:輸出方程:輸出方程:同步時(shí)序電路的同步

5、時(shí)序電路的時(shí)鐘方程可省去時(shí)鐘方程可省去不寫。不寫。驅(qū)動(dòng)方程:驅(qū)動(dòng)方程:1寫寫方方程程式式2求狀態(tài)方程求狀態(tài)方程JK JK 觸發(fā)器的特性方程:觸發(fā)器的特性方程:nnnQKQJQ1將各觸發(fā)器的驅(qū)動(dòng)方程代入,即得電路的將各觸發(fā)器的驅(qū)動(dòng)方程代入,即得電路的狀態(tài)方程狀態(tài)方程:nnnnnnnnnnnnnnnnnnnnnnnnQQQQQQKQJQQQQQQQKQJQQQQQQQKQJQ2020200001001010111111121212222123計(jì)算、列狀態(tài)表計(jì)算、列狀態(tài)表nnnnnnnnQQYQQQQQQ21210011112 0 0 00 0 10 1 1 1 1 11 1 01 0 0 0 1

6、01 0 1 0 0 10 1 11 1 11 1 0 1 0 00 0 01 0 1 0 1 0000001010001000101112YQQQnnn0001010101112YQQQnnn0011011101112YQQQnnn0110111101112YQQQnnn0110101101112YQQQnnn1100100101112YQQQnnn0011001101112YQQQnnn1100110101112YQQQnnn有效有效循環(huán)循環(huán)無效無效循環(huán)循環(huán)有效有效狀態(tài)狀態(tài)無效無效狀態(tài)狀態(tài)4畫狀態(tài)圖、時(shí)序圖畫狀態(tài)圖、時(shí)序圖 000001011 /1 /0 100110111 /0 /0 /

7、0 /0 (a) 有有效效循循環(huán)環(huán) 010 101 (b) 無無效效循循環(huán)環(huán) /0 /1 排排列列順順序序: /Y nnnQQQ012 狀態(tài)圖狀態(tài)圖每每6 6個(gè)個(gè)脈沖脈沖循環(huán)一次,循環(huán)一次,有一個(gè)有一個(gè)進(jìn)位進(jìn)位輸出輸出無效態(tài)不能在無效態(tài)不能在脈沖的作用下脈沖的作用下回到有效態(tài)回到有效態(tài),電電路路不能自啟動(dòng)不能自啟動(dòng)123456 1 2 3 4 5 6 CP Q0 Q1 Q2 Y 5電電路路功功能能時(shí)時(shí)序序圖圖 有效循環(huán)的有效循環(huán)的6 6個(gè)狀態(tài)分別是個(gè)狀態(tài)分別是0 05 5這這6 6個(gè)十進(jìn)個(gè)十進(jìn)制數(shù)字的制數(shù)字的格雷碼格雷碼,并且在時(shí)鐘脈沖,并且在時(shí)鐘脈沖CP CP 的作用下,的作用下,這這6 6

8、個(gè)狀態(tài)是按個(gè)狀態(tài)是按遞增遞增規(guī)律變化的,即:規(guī)律變化的,即:000000001011111110100001011111110100000000 所以這是一個(gè)用所以這是一個(gè)用格雷碼格雷碼表示的表示的六進(jìn)制同步加六進(jìn)制同步加法計(jì)數(shù)器法計(jì)數(shù)器。當(dāng)對(duì)第。當(dāng)對(duì)第6 6個(gè)脈沖計(jì)數(shù)時(shí),計(jì)數(shù)器又重個(gè)脈沖計(jì)數(shù)時(shí),計(jì)數(shù)器又重新從新從000000開始計(jì)數(shù),并產(chǎn)生輸出開始計(jì)數(shù),并產(chǎn)生輸出Y Y1 1。000100111011001110000進(jìn)位進(jìn)位例例2 2: 分析下圖所示時(shí)序邏輯電路的邏輯功能。分析下圖所示時(shí)序邏輯電路的邏輯功能。解:解:這是時(shí)鐘這是時(shí)鐘 CP CP 下降沿觸發(fā)的下降沿觸發(fā)的同步同步時(shí)序電路,時(shí)

9、序電路,分析如下:分析如下: 分析時(shí)不必考慮時(shí)鐘信號(hào)。分析時(shí)不必考慮時(shí)鐘信號(hào)。(1 1) 寫出相關(guān)方程寫出相關(guān)方程J1 = Q0n ,K1 = Q0n 時(shí)鐘方程時(shí)鐘方程Z= Q1 Q0J0 = K0 = 1 輸出方程輸出方程 驅(qū)動(dòng)方程驅(qū)動(dòng)方程CP0= CP1=CP(2 2) 求各個(gè)觸發(fā)器的狀態(tài)方程求各個(gè)觸發(fā)器的狀態(tài)方程JKJK觸發(fā)器特性方程為觸發(fā)器特性方程為 ()nn+1nQ= JQ + KQCP 將對(duì)應(yīng)驅(qū)動(dòng)方程代入特性方程,得狀態(tài)方程將對(duì)應(yīng)驅(qū)動(dòng)方程代入特性方程,得狀態(tài)方程 ()n+1nnnnnn111110101Q= J Q +K Q =Q Q +Q Q CP +10000000011 ()

10、nnnnnnQJ QK QQQQCP 將現(xiàn)態(tài)代入狀將現(xiàn)態(tài)代入狀態(tài)方程求次態(tài):態(tài)方程求次態(tài):將新狀態(tài)作現(xiàn)態(tài),再計(jì)算下一個(gè)次態(tài)。將新狀態(tài)作現(xiàn)態(tài),再計(jì)算下一個(gè)次態(tài)。(3 3) 求出對(duì)應(yīng)狀態(tài)值求出對(duì)應(yīng)狀態(tài)值設(shè)電路初始狀態(tài)為設(shè)電路初始狀態(tài)為 Q1 Q0 =00,則則 CPZ 1 0 0 0 10 2 0 1 1 00 3 1 0 1 10 4 1 1 0 01n0Qn+11Qn1Qn+10Q 將現(xiàn)態(tài)代入將現(xiàn)態(tài)代入輸出方程求輸出方程求 Z Z一直計(jì)算到狀態(tài)進(jìn)入循環(huán)為止一直計(jì)算到狀態(tài)進(jìn)入循環(huán)為止(4 4)畫狀態(tài)圖如圖()畫狀態(tài)圖如圖(a a)和時(shí)序圖如圖()和時(shí)序圖如圖(b b)所示)所示 (5 5)邏輯功

11、能分析:當(dāng))邏輯功能分析:當(dāng)Q Q1 1Q Q0 0 =11=11時(shí),輸出時(shí),輸出Z Z =1=1;當(dāng);當(dāng)取其它值時(shí),輸出取其它值時(shí),輸出Z Z =0=0;在一個(gè)循環(huán)過程中,;在一個(gè)循環(huán)過程中,Z Z =1=1只出現(xiàn)一次,故為只出現(xiàn)一次,故為進(jìn)位輸出信號(hào)進(jìn)位輸出信號(hào)。所以,此電路是。所以,此電路是帶進(jìn)位輸出的帶進(jìn)位輸出的同步同步 4 4 進(jìn)制加法計(jì)數(shù)器進(jìn)制加法計(jì)數(shù)器電路。電路。 隨著隨著CP CP 脈沖的遞脈沖的遞增,不論從電路輸增,不論從電路輸出的哪一個(gè)狀態(tài)開出的哪一個(gè)狀態(tài)開始,觸發(fā)器輸出的始,觸發(fā)器輸出的變化都會(huì)進(jìn)入同一變化都會(huì)進(jìn)入同一個(gè)循環(huán)過程個(gè)循環(huán)過程N(yùn) N 進(jìn)制計(jì)數(shù)器同時(shí)進(jìn)制計(jì)數(shù)器同

12、時(shí)也是一個(gè)也是一個(gè)N N 分頻器,分頻器,所謂分頻就是降低所謂分頻就是降低頻率頻率 00100111001234進(jìn)位輸出進(jìn)位輸出二分頻二分頻四分頻四分頻主要要求:主要要求: 理解理解常用常用集成集成二進(jìn)制二進(jìn)制和和十進(jìn)制十進(jìn)制計(jì)數(shù)器的功能計(jì)數(shù)器的功能及其應(yīng)用。及其應(yīng)用。 掌握掌握二進(jìn)制計(jì)數(shù)器的組成和工作原理。二進(jìn)制計(jì)數(shù)器的組成和工作原理。 掌握掌握利用利用集成計(jì)數(shù)器集成計(jì)數(shù)器構(gòu)成構(gòu)成 N N 進(jìn)制計(jì)數(shù)器進(jìn)制計(jì)數(shù)器的方法。的方法。 理解理解計(jì)數(shù)器的分類,計(jì)數(shù)器的分類,理解理解計(jì)數(shù)器的計(jì)數(shù)規(guī)律。計(jì)數(shù)器的計(jì)數(shù)規(guī)律。二、計(jì)數(shù)器二、計(jì)數(shù)器 按輸入方式按輸入方式不同,可分為不同,可分為:同步計(jì)數(shù)器同步計(jì)數(shù)

13、器:電路中所有觸發(fā)器共用同一時(shí)鐘脈沖電路中所有觸發(fā)器共用同一時(shí)鐘脈沖 (輸入計(jì)數(shù)脈沖)。(輸入計(jì)數(shù)脈沖)。異步計(jì)數(shù)器異步計(jì)數(shù)器:電路中觸發(fā)器不采用統(tǒng)一的時(shí)鐘脈沖。電路中觸發(fā)器不采用統(tǒng)一的時(shí)鐘脈沖。 在數(shù)字電路中,能夠記憶輸入脈沖個(gè)數(shù)的電路稱在數(shù)字電路中,能夠記憶輸入脈沖個(gè)數(shù)的電路稱為計(jì)數(shù)器。為計(jì)數(shù)器。1 1、功能、功能2 2、分類、分類(一)概述(一)概述按計(jì)數(shù)過程中計(jì)數(shù)按計(jì)數(shù)過程中計(jì)數(shù)的增減,可分為:的增減,可分為:加法計(jì)數(shù)器加法計(jì)數(shù)器:按遞增規(guī)律計(jì)數(shù)。:按遞增規(guī)律計(jì)數(shù)。減法計(jì)數(shù)器減法計(jì)數(shù)器:按遞減規(guī)律計(jì)數(shù)。:按遞減規(guī)律計(jì)數(shù)??赡嬗?jì)數(shù)器可逆計(jì)數(shù)器:在控制設(shè)置下,既可以:在控制設(shè)置下,既可以遞

14、增計(jì)數(shù)又可以遞減計(jì)數(shù)。遞增計(jì)數(shù)又可以遞減計(jì)數(shù)。 按計(jì)數(shù)進(jìn)制按計(jì)數(shù)進(jìn)制不同,可分為:不同,可分為:二進(jìn)制計(jì)數(shù)器二進(jìn)制計(jì)數(shù)器:按二進(jìn)制計(jì)數(shù)進(jìn)位規(guī)律計(jì)數(shù):按二進(jìn)制計(jì)數(shù)進(jìn)位規(guī)律計(jì)數(shù) 的的2 2n n進(jìn)制計(jì)數(shù)器均稱為二進(jìn)制計(jì)數(shù)器。進(jìn)制計(jì)數(shù)器均稱為二進(jìn)制計(jì)數(shù)器。十進(jìn)制計(jì)數(shù)器十進(jìn)制計(jì)數(shù)器:又稱二十進(jìn)制計(jì)數(shù)器。:又稱二十進(jìn)制計(jì)數(shù)器。任意進(jìn)制計(jì)數(shù)器任意進(jìn)制計(jì)數(shù)器:除二進(jìn)制,十進(jìn)制以外的:除二進(jìn)制,十進(jìn)制以外的 其他進(jìn)制計(jì)數(shù)器。其他進(jìn)制計(jì)數(shù)器。COBO0Q nQCRLDnD1D0DUCPDCPQ13 3、計(jì)數(shù)器的一般模型、計(jì)數(shù)器的一般模型清零端,高清零端,高電平有效電平有效置數(shù)端,低置數(shù)端,低電平有效電平有效并行

15、數(shù)據(jù)并行數(shù)據(jù)輸入端輸入端輸出端輸出端進(jìn)位端,低進(jìn)位端,低電平輸出電平輸出借位端,低借位端,低電平輸出電平輸出加法計(jì)數(shù)時(shí)加法計(jì)數(shù)時(shí)鐘輸入端鐘輸入端減法計(jì)數(shù)時(shí)減法計(jì)數(shù)時(shí)鐘輸入端鐘輸入端 1、同步二進(jìn)制計(jì)數(shù)器、同步二進(jìn)制計(jì)數(shù)器3 3位位同步同步二進(jìn)制加法計(jì)數(shù)器二進(jìn)制加法計(jì)數(shù)器 000001010011 /1 /0 111110101100 /0 /0 /0 /0 /0 /0 排列順序:排列順序: /C nnnQQQ012 狀態(tài)圖狀態(tài)圖(二)二進(jìn)制計(jì)數(shù)器(二)二進(jìn)制計(jì)數(shù)器 CP Q0 Q1 Q2 C 時(shí)序圖時(shí)序圖1 2 3 4 5 6 7 8 000100010110001101011111000進(jìn)位

16、輸出進(jìn)位輸出3位二進(jìn)制同步減法計(jì)數(shù)器位二進(jìn)制同步減法計(jì)數(shù)器狀態(tài)圖狀態(tài)圖 000001010011 /1 /0 111110101100 /0 /0 /0 /0 /0 /0 排排列列順順序序: /B nnnQQQ012 CPQ0Q1Q2B時(shí)序圖時(shí)序圖1 2 3 4 5 6 7 8 000111011101001110010100000借位輸出借位輸出1123456710911121314 2、集成二進(jìn)制計(jì)數(shù)器、集成二進(jìn)制計(jì)數(shù)器(1 1)同步二進(jìn)制計(jì)數(shù)器)同步二進(jìn)制計(jì)數(shù)器 74LS16174LS16174LS161的符號(hào)圖的符號(hào)圖復(fù)位端復(fù)位端置數(shù)端置數(shù)端計(jì)數(shù)控計(jì)數(shù)控制端制端并行數(shù)據(jù)并行數(shù)據(jù)輸入端輸

17、入端輸出端輸出端進(jìn)位輸進(jìn)位輸出端出端74LS1610QCRLD1D0D5COPCTTCTD2D3Q3Q2Q1CP計(jì)數(shù)時(shí)鐘計(jì)數(shù)時(shí)鐘輸入端輸入端CRLDPCTTCTCP3D2D1D0D3Q2Q1Q0Q 0 d2 1d3 0 d0 d1 1 1 1 1 1 0 1 1 0 1 00 0 0 d2 d3 d0 d1 遞增計(jì)數(shù)遞增計(jì)數(shù)保保 持持保保 持持74LS161的功能表的功能表CR=0復(fù)復(fù)位位清清零零LD=0預(yù)置數(shù)預(yù)置數(shù)CR=LD=1,CTT OR CTP=0保持保持 74LS161 Q0 Q1 Q2 Q3 (b) 邏輯符號(hào)圖邏輯符號(hào)圖 (a) 引腳排列圖引腳排列圖 16 15 14 13 12

18、11 10 9 74LS161 1 2 3 4 5 6 7 8 VCC CO Q0 Q1 Q2 Q3 CTT LD CR CP D0 D1 D2 D3 CTP GND CR D0 D1 D2 D3 CTT CTP CP CO LD CR=0時(shí)時(shí)異步異步清零清零。CR=1、LD=0時(shí)時(shí)同步同步置數(shù)。置數(shù)。CR=LD=1且且CPT=CPP=1時(shí)時(shí),按照按照4 4位自然二進(jìn)制位自然二進(jìn)制碼進(jìn)行同步二進(jìn)制計(jì)數(shù)(模碼進(jìn)行同步二進(jìn)制計(jì)數(shù)(模1616)。)。CR=LD=1且且CPTCPP=0時(shí)時(shí),計(jì)數(shù)器狀態(tài)保持不變計(jì)數(shù)器狀態(tài)保持不變。74LS161的引腳圖的引腳圖 00000001001000110100

19、/1 /0 10011000011101100101 /0 /0 /0 /0 /0 /0 /0 /0 排排列列順順序序: /C nnnnQQQQ0123 十進(jìn)制加法十進(jìn)制加法計(jì)數(shù)器計(jì)數(shù)器1、十進(jìn)制計(jì)數(shù)器狀態(tài)圖、十進(jìn)制計(jì)數(shù)器狀態(tài)圖每每1010個(gè)脈沖循環(huán)個(gè)脈沖循環(huán)1 1次,次,有進(jìn)位輸出有進(jìn)位輸出狀態(tài)順序遞增狀態(tài)順序遞增1 1(三)十進(jìn)制計(jì)數(shù)器(三)十進(jìn)制計(jì)數(shù)器 /0 /0 /0 /0 00000001001000110100 /1 /0 10011000011101100101 /0 /0 /0 /0 排排列列順順序序: /B nnnnQQQQ0123 十進(jìn)制減法十進(jìn)制減法計(jì)數(shù)器計(jì)數(shù)器每每101

20、0個(gè)脈沖循環(huán)個(gè)脈沖循環(huán)1 1次,次,有借位輸出有借位輸出狀態(tài)順序遞減狀態(tài)順序遞減1 1同步可逆十進(jìn)制計(jì)數(shù)器同步可逆十進(jìn)制計(jì)數(shù)器 74LS19274LS19274LS19274LS192的功能表的功能表C RLDUC TDC T3D2D1D0D3Q2Q1Q0Q 1 d2 0d3 0 d0 d1 0 1 1 0 11 0 1 1 1 0 0 0 0 d2 d3 d0 d1 遞增計(jì)數(shù)遞增計(jì)數(shù)遞減計(jì)數(shù)遞減計(jì)數(shù)3nQ2nQ1nQ0nQ2、集成十進(jìn)制計(jì)數(shù)器、集成十進(jìn)制計(jì)數(shù)器異步異步清零清零異步異步置數(shù)置數(shù) 74LS192 74LS192 時(shí)序圖時(shí)序圖12341234CRLDCOBOD0D1D2D3CPUC

21、PDQ0Q1Q2Q3進(jìn)位借位清零置數(shù)遞增計(jì)數(shù)遞減計(jì)數(shù)00001110111000011001000010000100100000001001000111105VV74LS192(高位)0QQ3Q2Q1CPUCPDBOCOLDD3D2D1D0CR74LS192(低位)0QQ3Q2Q1CPUCPDBOCOLDD3D2D1D0CR12137623CP5451191011514低位每計(jì)低位每計(jì)1010個(gè)脈沖,個(gè)脈沖,高位計(jì)高位計(jì)1 1個(gè)。個(gè)。3、計(jì)數(shù)器的級(jí)聯(lián)、計(jì)數(shù)器的級(jí)聯(lián)100100進(jìn)制計(jì)數(shù)器進(jìn)制計(jì)數(shù)器&G1P1(a) 邏輯接線圖邏輯接線圖0111100000001001001000101Q3

22、Q2Q1Q0 0011 01100111 (b) 計(jì)數(shù)過程的狀態(tài)圖計(jì)數(shù)過程的狀態(tài)圖例例1 1: 分析下圖所示電路將構(gòu)成幾進(jìn)制計(jì)數(shù)器。分析下圖所示電路將構(gòu)成幾進(jìn)制計(jì)數(shù)器。74LS192 74LS192 是是 8421BCD8421BCD十進(jìn)制可逆計(jì)數(shù)器,十進(jìn)制可逆計(jì)數(shù)器,CRCR為為異步異步高電平有效清零高電平有效清零端,端, 為異步低電平有效置數(shù)端。為異步低電平有效置數(shù)端。LD1、反饋歸零法、反饋歸零法暫態(tài)暫態(tài)74LS1920QQ3Q2Q1CPUCPDBOCOLDD3D2D1D0CRC1七進(jìn)制計(jì)數(shù)器七進(jìn)制計(jì)數(shù)器(四)任意(四)任意N N進(jìn)制計(jì)數(shù)器進(jìn)制計(jì)數(shù)器0000000100100100010

23、1 0011 GQ3Q2Q1Q0例例2 2: 分析下圖所示電路將構(gòu)成幾進(jìn)制計(jì)數(shù)器。分析下圖所示電路將構(gòu)成幾進(jìn)制計(jì)數(shù)器。74LS192 74LS192 是是 8421BCD8421BCD十進(jìn)制可逆計(jì)數(shù)器,十進(jìn)制可逆計(jì)數(shù)器,CRCR為為異步異步高電平有效清零高電平有效清零端,端, 為異步低電平有效置數(shù)端。為異步低電平有效置數(shù)端。LD(a) 邏輯接線圖邏輯接線圖(b) 計(jì)數(shù)過程的狀態(tài)圖計(jì)數(shù)過程的狀態(tài)圖暫態(tài)暫態(tài)五進(jìn)制計(jì)數(shù)器五進(jìn)制計(jì)數(shù)器01 01074LS1920QQ3Q2Q1CPUCPDBOCOLDD3D2D1D0CR&2CP1例例3 3: 分析下圖所示電路將構(gòu)成幾進(jìn)制計(jì)數(shù)器。分析下圖所示電路

24、將構(gòu)成幾進(jìn)制計(jì)數(shù)器。 為異步低為異步低電平有效清零端,電平有效清零端, 為為同步同步低電平有效置數(shù)端,低電平有效置數(shù)端,CTCTP P、 CTCTT T為為計(jì)數(shù)控制端,高電平有效。計(jì)數(shù)控制端,高電平有效。74LS161 74LS161 是模是模1616的加法計(jì)數(shù)器。的加法計(jì)數(shù)器。 CRLD100000001001001000101Q3Q2Q1Q0 0011 74LS1610QQ3Q1CPCOLDD3D2D1D0&GCPQ2CRCTPCTT00000 1 0 100 0 0 0 (a) 邏輯接線圖邏輯接線圖(b) 計(jì)數(shù)過程的狀態(tài)圖計(jì)數(shù)過程的狀態(tài)圖六進(jìn)制計(jì)數(shù)器六進(jìn)制計(jì)數(shù)器123456781

25、110CPQ3Q2Q1Q0CR例例5 5:74LS19274LS192構(gòu)成七進(jìn)制計(jì)數(shù)器構(gòu)成七進(jìn)制計(jì)數(shù)器改進(jìn)電路。改進(jìn)電路。74LS 1920QQ3Q2Q1C PUC PDBOCOLDD3D2D1D0C R&G2C P1QQSR0 1 1 101異步高電平異步高電平清零清零例例1 1: 分析下圖所示電路將構(gòu)成幾進(jìn)制計(jì)數(shù)器。分析下圖所示電路將構(gòu)成幾進(jìn)制計(jì)數(shù)器。74LS19174LS191是是1616進(jìn)制進(jìn)制可逆計(jì)數(shù)器,可逆計(jì)數(shù)器, 為為異步異步置數(shù)端,置數(shù)端, 為計(jì)數(shù)控制端,為計(jì)數(shù)控制端, 為加減控制為加減控制端,端, 為串行輸出端。為串行輸出端。01100111100110111101Q

26、3Q2Q1Q0 1010 11101111 1100 1000 0 1 1 0暫態(tài)暫態(tài)九進(jìn)制計(jì)數(shù)器九進(jìn)制計(jì)數(shù)器LDCT/U DRC74LS1910QQ3Q2Q1CPU/DCTLDD3D2D1D0CPRC0 1 1 01 1 1 10邏輯連接圖邏輯連接圖狀態(tài)圖狀態(tài)圖2、反饋置數(shù)法、反饋置數(shù)法例例2 2: 分析下圖所示電路將構(gòu)成幾進(jìn)制計(jì)數(shù)器。分析下圖所示電路將構(gòu)成幾進(jìn)制計(jì)數(shù)器。74LS16974LS169是是4 4位二進(jìn)制(位二進(jìn)制(N=16N=16)可逆計(jì)數(shù)器,)可逆計(jì)數(shù)器, 為為同步同步置數(shù)端,置數(shù)端, 、 為計(jì)為計(jì)數(shù)控制端,數(shù)控制端,M M為加減控制端,為加減控制端,M M=1=1時(shí)為加法計(jì)

27、數(shù),時(shí)為加法計(jì)數(shù),M M0 0時(shí)為減時(shí)為減法計(jì)數(shù)。法計(jì)數(shù)。 為串行輸出端。為串行輸出端。 01100111100010011011Q3Q2Q1Q0 1100 1010 同步置數(shù):同步置數(shù):七進(jìn)制計(jì)數(shù)器七進(jìn)制計(jì)數(shù)器LD1S2SCCQ狀態(tài)圖狀態(tài)圖74LS1690QQ3Q1CPLDD3D2D1D0&GCPQ2CCQ01101M1S2S邏輯接線圖邏輯接線圖1 1 0 000 1 1 0石英晶體振蕩器石英晶體振蕩器脈沖形成脈沖形成模模1616計(jì)數(shù)器計(jì)數(shù)器1616模模1616計(jì)數(shù)器計(jì)數(shù)器16模模1616計(jì)數(shù)器計(jì)數(shù)器8模模8 8計(jì)數(shù)器計(jì)數(shù)器32768 HZ2048 HZ128 HZ8 HZ1 HZ(

28、五)計(jì)數(shù)器應(yīng)用舉例(五)計(jì)數(shù)器應(yīng)用舉例1、作分頻器用、作分頻器用產(chǎn)生產(chǎn)生秒秒信號(hào)信號(hào)&計(jì)數(shù)器譯碼顯示電路待測(cè)信號(hào)Zt1t2取樣信號(hào)Gt1t2清零測(cè)量脈沖頻率的框圖測(cè)量脈沖頻率的框圖測(cè)量脈沖周期的框圖測(cè)量脈沖周期的框圖21/()fNtt2、用于測(cè)量脈沖頻率和周期、用于測(cè)量脈沖頻率和周期顯示顯示數(shù)據(jù)數(shù)據(jù)N NxHZ/1M()TNN us顯示顯示數(shù)據(jù)數(shù)據(jù)N N&計(jì)數(shù)器譯碼顯示電路1MHZ基準(zhǔn)脈沖信號(hào)G清零TxQTxTx待測(cè)脈沖“1”T計(jì)數(shù)器小結(jié)計(jì)數(shù)器小結(jié)計(jì)數(shù)器是一種計(jì)數(shù)器是一種應(yīng)用十分廣泛應(yīng)用十分廣泛的時(shí)序電路,除的時(shí)序電路,除用于用于計(jì)數(shù)計(jì)數(shù)、分頻分頻外,還廣泛用于外,還廣泛用于數(shù)

29、字測(cè)量數(shù)字測(cè)量、運(yùn)算運(yùn)算和和控制控制,從小型數(shù)字儀表,到大型數(shù)字電子計(jì)算,從小型數(shù)字儀表,到大型數(shù)字電子計(jì)算機(jī),幾乎無所不在,是任何現(xiàn)代數(shù)字系統(tǒng)中不可機(jī),幾乎無所不在,是任何現(xiàn)代數(shù)字系統(tǒng)中不可缺少的組成部分。缺少的組成部分。計(jì)數(shù)器可利用觸發(fā)器和門電路構(gòu)成。但在實(shí)計(jì)數(shù)器可利用觸發(fā)器和門電路構(gòu)成。但在實(shí)際工作中,主要是利用際工作中,主要是利用集成計(jì)數(shù)器集成計(jì)數(shù)器來構(gòu)成。在用來構(gòu)成。在用集成計(jì)數(shù)器集成計(jì)數(shù)器構(gòu)成構(gòu)成N N 進(jìn)制計(jì)數(shù)器進(jìn)制計(jì)數(shù)器時(shí),需要利用時(shí),需要利用清零清零端端或或置數(shù)控制端置數(shù)控制端,讓電路跳過某些狀態(tài)來獲得,讓電路跳過某些狀態(tài)來獲得N N進(jìn)制計(jì)數(shù)器。進(jìn)制計(jì)數(shù)器。了解了解集成集成移

30、位寄存器的應(yīng)用。移位寄存器的應(yīng)用。主要要求:主要要求:理解理解基本寄存器基本寄存器和和移位寄存器移位寄存器的作用和工作原的作用和工作原理。理。 三、寄存器三、寄存器在數(shù)字電路中,用來在數(shù)字電路中,用來存放存放二進(jìn)制數(shù)據(jù)二進(jìn)制數(shù)據(jù)或或代碼代碼的電的電路稱為寄存器。路稱為寄存器。寄存器是由具有存儲(chǔ)功能的觸發(fā)器組合起來寄存器是由具有存儲(chǔ)功能的觸發(fā)器組合起來構(gòu)成構(gòu)成的。一個(gè)觸發(fā)器可以存儲(chǔ)的。一個(gè)觸發(fā)器可以存儲(chǔ)1 1位二進(jìn)制代碼,存放位二進(jìn)制代碼,存放n位位二二進(jìn)制代碼的進(jìn)制代碼的寄存器寄存器,需需用用n個(gè)觸發(fā)器個(gè)觸發(fā)器來構(gòu)成。來構(gòu)成。按照功能的不同,可將寄存器分為按照功能的不同,可將寄存器分為基本基本

31、寄存器寄存器和和移位移位寄存器兩大類。寄存器兩大類?;净炯拇嫫髦荒芗拇嫫髦荒懿⑿兴腿氩⑿兴腿霐?shù)數(shù)據(jù),需要時(shí)也只能據(jù),需要時(shí)也只能并行輸出并行輸出。移位移位寄存器中的數(shù)據(jù)寄存器中的數(shù)據(jù)可以在可以在移位脈沖作用移位脈沖作用下依次下依次逐位右移逐位右移或或左移左移,數(shù)據(jù),數(shù)據(jù)既可以既可以并行輸入并行輸入、并行輸出并行輸出,也可以,也可以串行輸入串行輸入、串串行輸出行輸出,還可以,還可以并行輸入并行輸入、串行輸出串行輸出,串行輸入串行輸入、并行輸出并行輸出,十分靈活,用途也很廣。,十分靈活,用途也很廣。1. 1. 雙拍式數(shù)據(jù)寄存器雙拍式數(shù)據(jù)寄存器 雙拍式數(shù)據(jù)寄存器在接收輸入數(shù)據(jù)時(shí),雙拍式數(shù)據(jù)寄存器

32、在接收輸入數(shù)據(jù)時(shí),需要兩拍才能完成。需要兩拍才能完成。5.5. . 寄存器的功能及工作過程寄存器的功能及工作過程一、基本寄存器一、基本寄存器基本寄存器的功能基本寄存器的功能是存儲(chǔ)數(shù)據(jù),又稱是存儲(chǔ)數(shù)據(jù),又稱鎖存器鎖存器。 第一拍第一拍,在接收數(shù)據(jù)前,在接收數(shù)據(jù)前,送入送入清零清零負(fù)脈負(fù)脈沖至觸發(fā)器的沖至觸發(fā)器的置零端,使觸置零端,使觸發(fā)器輸出為零,發(fā)器輸出為零,完成輸出清零完成輸出清零功能。功能。 第二拍第二拍,觸發(fā)器清零后,當(dāng)接,觸發(fā)器清零后,當(dāng)接收脈沖為高電平收脈沖為高電平“1”1”有效時(shí),輸入有效時(shí),輸入數(shù)據(jù)數(shù)據(jù) D D2 2 D D1 1 D D0 0 經(jīng)與非門送至對(duì)應(yīng)觸經(jīng)與非門送至對(duì)應(yīng)

33、觸發(fā)器而寄存下來,在第二拍完成發(fā)器而寄存下來,在第二拍完成接接收收數(shù)據(jù)任務(wù)。數(shù)據(jù)任務(wù)。雙拍式雙拍式3 3位數(shù)據(jù)寄存器位數(shù)據(jù)寄存器2.2.單拍式數(shù)據(jù)寄存器單拍式數(shù)據(jù)寄存器 單拍式數(shù)據(jù)寄存器接受寄存數(shù)據(jù)單拍式數(shù)據(jù)寄存器接受寄存數(shù)據(jù)只需一拍只需一拍即可,不必先進(jìn)行清零。當(dāng)接收脈沖即可,不必先進(jìn)行清零。當(dāng)接收脈沖CP CP 有效有效時(shí),輸入數(shù)據(jù)時(shí),輸入數(shù)據(jù)直接存入直接存入觸發(fā)器。觸發(fā)器。3. 43. 4位數(shù)碼寄存器位數(shù)碼寄存器FF3Q3D3dRFF2Q2D2dRFF1Q1D1dRFF0Q0D0dRQ3Q2Q1Q01101CP置零00 0 0 01 1 0 174LS1730QQ3Q1D3D2D1D0Q

34、21OE1IE2IECP2OECR1215345679101112131474LS173 74LS173 邏輯符號(hào)邏輯符號(hào)74LS17374LS173功能表功能表CRCP1IE2IEDQ1 0非非 0 1 0 1 0 0 0 0 0 0 0 1 0nQnQnQ01、 為數(shù)據(jù)輸出控制端,當(dāng)為數(shù)據(jù)輸出控制端,當(dāng) 或或 為高電平時(shí),輸出為高阻狀態(tài)為高電平時(shí),輸出為高阻狀態(tài)1OE2OE1OE2OE4. 集成基本寄存器集成基本寄存器74LS173在在控制信號(hào)控制信號(hào)作用下,既可實(shí)作用下,既可實(shí)現(xiàn)右移也可實(shí)現(xiàn)左移。現(xiàn)右移也可實(shí)現(xiàn)左移。 雙向雙向移位移位寄寄 存存 器器單向單向移位移位寄寄 存存 器器 左左

35、 移移寄存器寄存器 右右 移移寄存器寄存器每輸入一個(gè)移位脈沖,移位寄存每輸入一個(gè)移位脈沖,移位寄存器中的數(shù)碼依次向右移動(dòng)器中的數(shù)碼依次向右移動(dòng) 1 1 位。位。 每輸入一個(gè)移位脈沖,移位寄存每輸入一個(gè)移位脈沖,移位寄存器中的數(shù)碼依次向左移動(dòng)器中的數(shù)碼依次向左移動(dòng) 1 1 位。位。 用于存放數(shù)碼和根據(jù)需要用于存放數(shù)碼和根據(jù)需要使數(shù)碼使數(shù)碼向左向左或或向右向右移位。移位。二、移位寄存器二、移位寄存器右移輸入右移輸入D0D1D3DID2右移輸出右移輸出Q11D1D1D1DQ3Q0Q2C1C1C1C1FF1FF0FF2FF3移位脈沖移位脈沖CP右右 移移 位位 寄寄 存存 器器 由由 D D 觸發(fā)器構(gòu)

36、成。觸發(fā)器構(gòu)成。在在 CP 上升沿作用下,上升沿作用下,串行輸入數(shù)據(jù)串行輸入數(shù)據(jù) DI逐步被移入逐步被移入 FF0 中;同時(shí),數(shù)據(jù)逐步被右移。中;同時(shí),數(shù)據(jù)逐步被右移。D0=DI,D1=Q0,D2=Q1,D3= Q2。DI右移輸入右移輸入D0Q0右移輸出右移輸出D1D2D3Q1Q2Q31D1D1D1D 1. 1.單向移位寄存器的結(jié)構(gòu)與工作原理單向移位寄存器的結(jié)構(gòu)與工作原理設(shè)串行輸入數(shù)碼設(shè)串行輸入數(shù)碼DI= 1011,電路初態(tài)電路初態(tài)為為 Q3Q2Q1Q0= 0000。可見,移位寄存器除了能寄存數(shù)碼可見,移位寄存器除了能寄存數(shù)碼外,還能實(shí)現(xiàn)數(shù)據(jù)的串、并行轉(zhuǎn)換。外,還能實(shí)現(xiàn)數(shù)據(jù)的串、并行轉(zhuǎn)換。10

37、111401011300100200011100000Q3Q2Q1Q0移位寄存器中的數(shù)移位寄存器中的數(shù)輸入輸入數(shù)據(jù)數(shù)據(jù)移位移位脈沖脈沖在在 4 4 個(gè)移位脈沖個(gè)移位脈沖作用下,作用下,串行輸入串行輸入的的 4 4 位數(shù)碼位數(shù)碼 1011 1011 全部全部存入寄存器,并存入寄存器,并由由 Q Q3 3、Q Q2 2、Q Q1 1 和和 Q Q0 0 并行輸并行輸出出。2.2.舉例說明工作原理舉例說明工作原理10111401011300100200011100000Q3Q2Q1Q0移位寄存器中的數(shù)移位寄存器中的數(shù)輸入輸入數(shù)據(jù)數(shù)據(jù)移位移位脈沖脈沖3.3.舉例說明將舉例說明將并行輸出并行輸出轉(zhuǎn)換為轉(zhuǎn)

38、換為串行輸出串行輸出 再輸入再輸入 4 4 個(gè)移位個(gè)移位脈沖時(shí),脈沖時(shí),串行輸入串行輸入數(shù)數(shù)據(jù)據(jù) 10111011將從將從 Q3 端端串串行輸出行輸出。01100511000610000710111400000801011300100200011100000Q3Q2Q1Q0移位寄存器中的數(shù)移位寄存器中的數(shù)輸入輸入數(shù)據(jù)數(shù)據(jù)移位移位脈沖脈沖1 從從 Q3 端取出端取出0 從從 Q3 端取出端取出1 從從 Q3 端取出端取出1 從從 Q3 端取出端取出4. 4. 左移移位寄存器左移移位寄存器左移輸入左移輸入移位脈沖移位脈沖5. 45. 4位左移移位寄存器位左移移位寄存器FF3Q3D3dRFF2Q2D

39、2dRFF1Q1D1dRFF0Q0D0dRCP置零DSL左移串行輸入(a)12456783CPDSLQ0Q1Q2Q30001001101101101(b)110100000001110001000010101111110000000000000100110101100011CRCRDSLDSRCP 74LS194Q0Q1Q2Q3S1S0D0D1D2D3Q3Q2Q1Q0SRSLS1S0D3D2D1D0移位脈沖移位脈沖輸入端輸入端右移右移串行數(shù)碼串行數(shù)碼輸輸 入入 端端并行數(shù)碼輸入端并行數(shù)碼輸入端左移左移串行數(shù)碼輸入端串行數(shù)碼輸入端 工作方式控制端工作方式控制端S1 S0 = 00 時(shí)時(shí),保持保持

40、功能功能。 S1 S0 = 01 時(shí)時(shí),右移右移功能功能。S1 S0 = 10時(shí)時(shí),左移左移功能功能。S1 S0 = 11 時(shí)時(shí),并行置數(shù)并行置數(shù) 功能功能。并行數(shù)據(jù)輸出端,從高并行數(shù)據(jù)輸出端,從高位到低位依次為位到低位依次為 Q3 Q0。異步置異步置 0 0 端端低電平有效低電平有效三、集成雙向移位寄存器三、集成雙向移位寄存器74LS194 74LS194的功能表的功能表d0000保保 持持01左移左移輸入輸入00Q3Q2Q111左移左移輸入輸入11Q3Q2Q11011右移右移輸入輸入0Q2Q1Q000101右移右移輸入輸入1Q2Q1Q011101并行置數(shù)并行置數(shù)d3d2d1d0d3d2d1

41、111保保 持持01置零置零00000Q3Q2Q1Q0D3D2D1D0DSRDSLCPS0S1CR說明說明輸輸 出出輸輸 入入Q3Q2Q1Q0S1S0DSLDSRCPCR 74LS194D3D2D1D0CRCR74LS194 74LS194 新標(biāo)準(zhǔn)邏輯符號(hào)新標(biāo)準(zhǔn)邏輯符號(hào)4 4位移位位移位寄存器寄存器公共框公共框單元框單元框方式關(guān)聯(lián)方式關(guān)聯(lián)符:符:M0 M3對(duì)應(yīng)對(duì)應(yīng)S1S0=00、01、10、11C4表示表示CP對(duì)對(duì)4個(gè)單元個(gè)單元框均有控制框均有控制作用作用清零端,低清零端,低電平有效電平有效1和和2分別代表分別代表S1S0=01和和10進(jìn)行進(jìn)行右右移移和和左移左移右移輸入端右移輸入端左移輸入端

42、,左移輸入端,2,4D表示表示M2且且CP時(shí)時(shí)左移左移Q0Q1Q2Q315141312DS LD3D2D1D0DS R2345671,4D2,4D3,4D3,4D3,4D3,4DCPS0S1SRG4R01C4/20M31并行數(shù)據(jù)并行數(shù)據(jù)輸入端輸入端4位輸出端位輸出端在數(shù)字電路在數(shù)字電路中,數(shù)據(jù)的傳送中,數(shù)據(jù)的傳送方式有串行和并方式有串行和并行兩種,而移位行兩種,而移位寄存器可實(shí)現(xiàn)數(shù)寄存器可實(shí)現(xiàn)數(shù)據(jù)傳送方式的轉(zhuǎn)據(jù)傳送方式的轉(zhuǎn)換。如圖所示,換。如圖所示,74LS19474LS194可將可將串行串行輸入輸入轉(zhuǎn)換為轉(zhuǎn)換為并行并行輸出輸出。5.5.2 .2 寄存器應(yīng)用舉例寄存器應(yīng)用舉例一、實(shí)現(xiàn)數(shù)據(jù)傳輸方

43、式的改變一、實(shí)現(xiàn)數(shù)據(jù)傳輸方式的改變S1S0(a)1000000100100100Q3Q2Q1Q04 4位環(huán)形計(jì)數(shù)器(左移型)位環(huán)形計(jì)數(shù)器(左移型) 狀態(tài)圖狀態(tài)圖實(shí)現(xiàn)環(huán)形計(jì)數(shù)實(shí)現(xiàn)環(huán)形計(jì)數(shù)器時(shí),必須器時(shí),必須設(shè)置適設(shè)置適當(dāng)?shù)某鯌B(tài)當(dāng)?shù)某鯌B(tài),且初始,且初始狀態(tài)不能完全為狀態(tài)不能完全為“1”1”或或“0”0”,這樣電路,這樣電路才能實(shí)現(xiàn)計(jì)數(shù),如才能實(shí)現(xiàn)計(jì)數(shù),如圖所示電路初態(tài)為圖所示電路初態(tài)為10001000。 4 4進(jìn)制進(jìn)制計(jì)數(shù)器計(jì)數(shù)器1. 1. 構(gòu)成環(huán)形計(jì)數(shù)器構(gòu)成環(huán)形計(jì)數(shù)器FF3FF2FF1FF0CPD3Q3D2Q2D1Q1D0Q0二、構(gòu)成移位寄存器型計(jì)數(shù)器二、構(gòu)成移位寄存器型計(jì)數(shù)器Q Q3 3連到連

44、到D D0 0單向移位寄存器的串單向移位寄存器的串行輸入端和串行輸出端相行輸入端和串行輸出端相連,構(gòu)成一個(gè)閉合的環(huán)。連,構(gòu)成一個(gè)閉合的環(huán)。 用集成雙向移位寄存器用集成雙向移位寄存器74LS19474LS194構(gòu)成構(gòu)成4 4位環(huán)形計(jì)數(shù)器位環(huán)形計(jì)數(shù)器00001000Q3Q2Q1Q0 110011101111011100110001 FF3FF2FF1FF0D3Q3D2Q2D1Q1D0Q00QC P2. 2. 構(gòu)成扭環(huán)計(jì)數(shù)器構(gòu)成扭環(huán)計(jì)數(shù)器Q Q0 0連到連到D D3 3狀態(tài)圖狀態(tài)圖8 8進(jìn)制進(jìn)制計(jì)數(shù)器計(jì)數(shù)器實(shí)現(xiàn)扭環(huán)計(jì)數(shù)器時(shí),實(shí)現(xiàn)扭環(huán)計(jì)數(shù)器時(shí),不必設(shè)置初態(tài)不必設(shè)置初態(tài)。設(shè)初態(tài)為。設(shè)初態(tài)為0000000

45、0,電路狀態(tài)循環(huán)變化,循環(huán)過程包括八個(gè)狀態(tài),電路狀態(tài)循環(huán)變化,循環(huán)過程包括八個(gè)狀態(tài),可實(shí)現(xiàn)可實(shí)現(xiàn)8 8進(jìn)制計(jì)數(shù)。此電路可用于進(jìn)制計(jì)數(shù)。此電路可用于彩燈控制彩燈控制。 4 4位位扭扭環(huán)環(huán)計(jì)計(jì)數(shù)數(shù)器器右右移移型型單向移位寄存器的串行輸入端和串行單向移位寄存器的串行輸入端和串行輸出端輸出端反相反相相連,構(gòu)成一個(gè)閉合的環(huán)相連,構(gòu)成一個(gè)閉合的環(huán) 用集成雙向移位寄存器用集成雙向移位寄存器74LS19474LS194構(gòu)成構(gòu)成4 4位扭形計(jì)數(shù)器位扭形計(jì)數(shù)器SS1位移型序列信號(hào)發(fā)生器位移型序列信號(hào)發(fā)生器三、構(gòu)成序列信號(hào)發(fā)生器三、構(gòu)成序列信號(hào)發(fā)生器右移右移74LS 194+ 5V11091176543212131

46、415O UTC PC PQ3Q2Q1Q0DS RD0D1D2D3DS LS0S1CR清 零0112456378123456780 0 0 01 1 1 10 0 0 01 1 1 1C PQ3C R74LS194構(gòu)成構(gòu)成右移型右移型序列信號(hào)發(fā)生器輸出波形序列信號(hào)發(fā)生器輸出波形0000 1000 1100 1110 1111 0111 0011 0001 狀態(tài)圖狀態(tài)圖Q0 Q1 Q2 Q3非非0 0 0 0 1 1 1 10 0 0 0 1 1 1 1每每8 8個(gè)脈沖產(chǎn)生一組個(gè)脈沖產(chǎn)生一組0000111100001111的序列信號(hào)的序列信號(hào)CC4015&1Q01Q11Q21Q32Q02Q12Q22Q32D0CP(f)1D0雙雙右移右移寄存器寄存器CC4015CC4015用作分頻器用作分頻器四、構(gòu)成四、構(gòu)成 N N 進(jìn)制分頻器進(jìn)制分頻器數(shù)據(jù)右移數(shù)據(jù)右移數(shù)據(jù)右移數(shù)據(jù)右移輸出輸出00000100001Q01

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論