IC基礎(chǔ)知識及制造工藝流程050701-PPT課件_第1頁
IC基礎(chǔ)知識及制造工藝流程050701-PPT課件_第2頁
IC基礎(chǔ)知識及制造工藝流程050701-PPT課件_第3頁
IC基礎(chǔ)知識及制造工藝流程050701-PPT課件_第4頁
IC基礎(chǔ)知識及制造工藝流程050701-PPT課件_第5頁
已閱讀5頁,還剩63頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、新員工入職培訓(xùn)IC基礎(chǔ)知識制造工藝流程&7/20/2022IC基礎(chǔ)知識7/20/20221集成電路產(chǎn)業(yè)鏈制版硅片硅片工藝設(shè)計(jì)封裝測試純水凈化設(shè)備化學(xué)品7/20/20222硅片和芯片7/20/20223目錄-最重要的半導(dǎo)體材料硅-構(gòu)建集成電路的主要半導(dǎo)體器件-關(guān)鍵的集成電路工藝制造技術(shù)-集成電路技術(shù)發(fā)展趨勢7/20/20224目錄-最重要的半導(dǎo)體材料硅-構(gòu)建集成電路的主要半導(dǎo)體器件-關(guān)鍵的集成電路工藝制造技術(shù)-集成電路技術(shù)發(fā)展趨勢7/20/20225絕緣體半導(dǎo)體導(dǎo)體絕緣體電阻率=108-1018-cm 石英、玻璃、 塑料半導(dǎo)體電阻率=10-3-108-cm鍺、硅 、砷化鎵 、磷化銦 導(dǎo)體電阻率=

2、10-3-10-8-cm金、銀 、銅 、鋁 7/20/20226周期表中硅及相關(guān)元素周期IIIIIIVVVI2B 硼C 碳N 氮3Al鋁Si硅P 磷4Ga 鎵Ge 鍺As砷5In 銦Sn 錫Sb銻6Pb 鉛7/20/20227摻磷型硅SiSiSiSiSiSiSiSi7/20/20228摻硼型硅SiSiSiSiSiSiSiSi空穴7/20/20229硅的摻雜和電阻率-型和型硅型摻雜元素硼、鋁型摻雜元素磷、砷、銻-摻雜濃度和電阻率1x1015硼 0.00001% 10-cm (襯底)1x1016磷 0.0001% 0.5-cm(外延)1x1018硼 0.01% 0.05-cm (基區(qū))1x1020

3、磷 1% 0.0008-cm(發(fā)射區(qū))7/20/202210硅片主要技術(shù)指標(biāo)-晶向(111)/(100)-摻雜類型摻雜劑 P/N-電阻率-直徑厚度-平整度/彎曲度翹曲度-含氧量含碳量-缺陷(位錯密度層錯密度)-表面顆粒7/20/202211目錄-最重要的半導(dǎo)體材料硅-構(gòu)建集成電路的主要半導(dǎo)體器件-關(guān)鍵的集成電路工藝制造技術(shù)-集成電路技術(shù)發(fā)展趨勢7/20/202212構(gòu)建集成電路的主要半導(dǎo)體器件- PN結(jié)二極管(Diode)-(雙極)晶體管(Bipolar transistor)- MOSFET(金屬氧化物半導(dǎo)體場效應(yīng)晶體管) ppnnpMOS7/20/202213雙極型集成電路(NPN )7/

4、20/202214雙極型集成電路(PNP)7/20/202215目錄-最重要的半導(dǎo)體材料硅-構(gòu)建集成電路的主要半導(dǎo)體器件-關(guān)鍵的集成電路工藝制造技術(shù)-集成電路技術(shù)發(fā)展趨勢7/20/202216集成電路基礎(chǔ)工藝技術(shù)- 圖形轉(zhuǎn)移工藝 光刻 刻蝕(Etching)- 摻雜工藝熱擴(kuò)散和熱氧化離子注入(Ion implantation)- 外延(Epitaxy)- 薄膜工藝 化學(xué)氣相淀積(CVD) 濺射(Sputtering)7/20/202217IC基礎(chǔ)工藝技術(shù)圖形轉(zhuǎn)移氧化硅光刻膠硅襯底掩膜7/20/202218IC基礎(chǔ)工藝(1)光刻- 光刻機(jī)分辨率 L=k/N 光源UV(g: 436nm i: 36

5、5nm) DUV 248nm對準(zhǔn)精度曝光方式 接觸投影1:1/5:1- 光刻膠正膠負(fù)膠抗蝕性感光速度分辨率7/20/202219光刻機(jī)7/20/202220IC基礎(chǔ)工藝(2)刻蝕濕法腐蝕SiO2+6HF H2+SiF6+2H2ONH4F NH3+HF有側(cè)向腐蝕問題,難以得到細(xì)線條光刻膠光刻膠7/20/202221IC基礎(chǔ)工藝(2)刻蝕干法刻蝕等離子體 F*擴(kuò)散吸附反應(yīng) 解吸附7/20/202222RIE刻蝕裝置(Parallel Plate)RFGasPumpingSystem7/20/202223RIE刻蝕機(jī) (AME8330)7/20/202224IC基礎(chǔ)工藝(2)刻蝕被刻膜刻蝕劑SiO2

6、CHF3,C3F8SiCH4/O2, SF6AlSiCL4/Cl2, BCl3/Cl2Si3N4CHF3/O2PhotoresistO27/20/202225IC基礎(chǔ)工藝(3)擴(kuò)散- 擴(kuò)散方程dC/dt=Dd2C/dx2恒定表面源C(x,t)=Cserfx/2(Dt)1/2恒定雜質(zhì)總量C(x,t)=S/(Dt)1/2exp(-x2/4Dt)- 擴(kuò)散系數(shù)依賴于溫度和濃度- 氧化硅對雜質(zhì)的掩蔽能力7/20/202226IC基礎(chǔ)工藝(3)擴(kuò)散7/20/202227IC基礎(chǔ)工藝(3)擴(kuò)散7/20/202228擴(kuò)散(氧化)爐7/20/202229IC基礎(chǔ)工藝(4)- 熱氧化- 硅在氧氣或水汽中的熱氧化反

7、應(yīng) Si+O2-SiO2 (干氧氧化,適合薄氧化層) Si+2H2O-SiO2+2H2(濕氧氧化,厚氧化層)- 氧化生長速率 線性率x=B/A(t+)O2 拋物線率x2=B(t+ )- 氧化層質(zhì)量要求厚度均勻,致密,清潔(無鈉離子沾污)SiO2Si7/20/202230IC基礎(chǔ)工藝(5)離子注入- 離子注入原理雜質(zhì)分布投影射程和標(biāo)準(zhǔn)偏差- 離子注入摻雜的優(yōu)點(diǎn)摻雜量可精確控制溫度低易得淺結(jié)可帶膠注入7/20/202231IC基礎(chǔ)工藝(5)離子注入7/20/202232IC基礎(chǔ)工藝(5)離子注入7/20/202233IC基礎(chǔ)工藝(6)外延SiSiSiSiCl4H2HCl7/20/202234外延爐

8、7/20/202235IC基礎(chǔ)工藝(7)化學(xué)氣相淀積(CVD)- 原理 SiH4+O2 SiO2+2H2 Si(OC2H5)4 SiO2+副產(chǎn)物 SiH4 Si+2H2- LPCVD和PECVD- PSG和 BPSG- 用途導(dǎo)電層間絕緣層,鈍化層7/20/202236CVD系統(tǒng)CVD系統(tǒng)組成:氣體源和輸氣系統(tǒng)質(zhì)量流控制反應(yīng)器加熱系統(tǒng)7/20/2022377/20/202238IC基礎(chǔ)工藝(8)濺射(金屬)基座硅片靶轟擊離子Ar+濺射原子7/20/202239IC基礎(chǔ)工藝(8)濺射(金屬)- 常用金屬化材料- 鋁硅系統(tǒng)優(yōu)點(diǎn)低電阻率低接觸電阻純AlAlSi(防鋁尖刺)AlSiCu(抗電遷移)- 合

9、金化- 多層布線7/20/2022407/20/202241目錄-最重要的半導(dǎo)體材料硅-構(gòu)建集成電路的主要半導(dǎo)體器件-關(guān)鍵的集成電路工藝制造技術(shù)-集成電路技術(shù)發(fā)展趨勢7/20/202242集成電路技術(shù)發(fā)展趨勢- 特征線寬不斷變細(xì)、集成度不斷提高- 芯片和硅片面積不斷增大- 數(shù)字電路速度不斷提高- 結(jié)構(gòu)復(fù)雜化、功能多元化7/20/202243IC技術(shù)發(fā)展趨勢(1)特征線寬隨年代縮小7/20/202244IC技術(shù)發(fā)展趨勢(2)硅片大直徑化直徑 mm(inch)75(3)100(4)125(5)150(6)200(8)300(12)引入年代1972197519771984199020197/20/2

10、02245IC技術(shù)發(fā)展趨勢(3)CPU運(yùn)算能力年代CPU型號運(yùn)算能力(MIPS)19822861198838681991486202019Pentium1002019Pentium-22502019Pentium-38002019Pentium-420007/20/202246IC技術(shù)發(fā)展趨勢(4)結(jié)構(gòu)復(fù)雜化功能多元化BipolarCMOSBiCMOSDMOSBCD7/20/202247IC制造工藝流程7/20/202248雙極型集成電路工藝流程(1)埋層- 埋層光刻埋層注入 Sb+P (111) Sub10-20-cm7/20/202249雙極型集成電路工藝流程(1)埋層- 埋層擴(kuò)散 P 襯

11、底N+埋層7/20/2022507/20/202251雙極型集成電路工藝流程(2) 外延 P SubN-EpiN+ 埋層7/20/202252雙極型集成電路工藝流程(3) 隔離隔離光刻隔離注入P SubN- EpiN+7/20/202253雙極型集成電路工藝流程(3) 隔離- 隔離擴(kuò)散N-EpiN+P+P+7/20/202254雙極型集成電路工藝流程(3) 隔離7/20/202255雙極型集成電路工藝流程(4)基區(qū)- 基區(qū)光刻硼離子注入基區(qū)擴(kuò)散N埋層P+P+基區(qū)7/20/202256雙極型集成電路工藝流程(5)發(fā)射區(qū)發(fā)射區(qū)光刻磷離子注入發(fā)射區(qū)擴(kuò)散N+P+P+ pN+N+7/20/202257雙

12、極型集成電路工藝流程(6)接觸孔- 接觸孔光刻接觸孔腐蝕N+P+P+ pN+N+7/20/202258雙極型集成電路工藝流程(7)金屬連線- 濺射金屬(Al或AlSiCu)光刻腐蝕N+P+P+ pN+N+7/20/2022597/20/202260集成電路制造環(huán)境- 超凈廠房 無塵、恒溫、恒濕- 超凈水- 超凈氣體 常用氣體(N2、O2、H2)純度99.9999% 顆粒控制嚴(yán)0.5/L- 超凈化學(xué)藥品 純度、顆??刂?/20/202261IC 制造環(huán)境(1)凈化級別和顆粒數(shù)凈化級別顆粒數(shù)立方英尺0.12um0.2um0.3um0.5um0.289.912.140.870.281357.53110350753010100 -7503001001000 - - -10007/20/202262凈 化 室7/20/202263IC制造環(huán)境(2) 超純水- 極高的電阻率(導(dǎo)電離子很少)18M- 無機(jī)顆粒數(shù)5ppb (SiO2)- 總有機(jī)碳(TOC) 20ppb- 細(xì)菌數(shù) 0.1/ml7/20/202264IC制造環(huán)境(3)超純化學(xué)藥品DRAM64k256K4M64M1G線寬(um)3.02.01.00.50.25試劑純度10ppm5ppm100ppb80ppb10ppb雜質(zhì)顆粒0

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論