計(jì)算機(jī)組成原理綜合練習(xí)題_第1頁(yè)
計(jì)算機(jī)組成原理綜合練習(xí)題_第2頁(yè)
計(jì)算機(jī)組成原理綜合練習(xí)題_第3頁(yè)
計(jì)算機(jī)組成原理綜合練習(xí)題_第4頁(yè)
計(jì)算機(jī)組成原理綜合練習(xí)題_第5頁(yè)
已閱讀5頁(yè),還剩9頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、-. z.計(jì)算機(jī)組成原理綜合練習(xí)題一、單項(xiàng)選擇題使CPU與I/O設(shè)備完全并行工作方式是C方式。A程序直接傳送B中斷C通道 D程序查詢迄今為上,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示,其理由是( C )。 A. 運(yùn)算速度快 B. 信息處理方便 C. 節(jié)約元件 D. 物理器件性能決定 在計(jì)算機(jī)中能直接被承受的語(yǔ)言為( A )。 A. 機(jī)器語(yǔ)言 B. 匯編語(yǔ)言 C. 高級(jí)語(yǔ)言 D. 數(shù)據(jù)庫(kù)語(yǔ)言 設(shè)二進(jìn)制代碼內(nèi)容為 01111111 ,其原碼對(duì)應(yīng)的真值是( )。 A. -128B. -127 C. -126 D. +127 (1011.101)2 對(duì)應(yīng)的十進(jìn)制數(shù)是( )。 A.10.625 B.11.6

2、25 C.11.5 D.11.10 運(yùn)算器的主要功能是進(jìn)展( )。 A. 算術(shù)運(yùn)算 B. 邏輯運(yùn)算 C. 累加器運(yùn)算 D. 算術(shù)運(yùn)算和邏輯運(yùn)算 假設(shè) RAM 芯片的存儲(chǔ)容量為 1M8bit,則該芯片的地址線的數(shù)目是( )。 A.10 B.16 C.20 D.8 *計(jì)算機(jī)字長(zhǎng)32 位,存儲(chǔ)容量為 1MB ,假設(shè)按字編址,它的尋址*圍是( )。 A.1M B.512KB C.256KB D.256K 通常人們把依據(jù)*種需要而編制的指令序列稱為計(jì)算機(jī)中的( )。A. 程序 B. 文件 C. 記錄 D. 集合 在計(jì)算機(jī)的指令系統(tǒng)中,通常采用多種確定操作數(shù)的方式。當(dāng)操作數(shù)的地址由*個(gè)指定的變址存放器內(nèi)容

3、與位移量相加得到時(shí),稱為( )。 A. 直接數(shù) B. 間接尋址 C. 變址尋址 D. 相對(duì)尋址 *型計(jì)算機(jī)系統(tǒng)的微處理器的主頻為 100MHZ ,四個(gè)時(shí)鐘周期組成一個(gè)機(jī)器周期,平均三個(gè)機(jī)器周期完成一條指令,則它的機(jī)器周期為( )。A. 40ns B. 50 nsC. 80ns D. 100ns在計(jì)算機(jī)中的存放器里的值有時(shí)是地址,這只有計(jì)算機(jī)的( ) 能識(shí)別它。 A. 時(shí)序信號(hào) B. 判斷程序 C. 指令 D. 譯碼器 程序計(jì)數(shù)器屬于( ) 。A. 控制器 B. 運(yùn)算器 C. 存儲(chǔ)器 D. 輸入輸出接口 計(jì)算機(jī) CPU 芯片中的總線屬于( ) 。 A. 外部總線 B. 內(nèi)部總線C. 系統(tǒng)總線 D

4、. 板級(jí)總線在串行傳輸時(shí),按順序傳輸表示一個(gè)數(shù)據(jù)所有二進(jìn)制的脈沖信號(hào),每次一位。通常用第一個(gè)脈沖信號(hào)表示( )。 A. 最高有效位 B. 最低有效位 C. 碼元 D. 無(wú)符號(hào)數(shù) 一級(jí)漢字有 3755 個(gè),假設(shè)每個(gè)漢字字模采用 1616 點(diǎn)陣,并放在主存中,則約占( )。A. 120K字節(jié) B. 100K字節(jié)C. 90K字節(jié) D. 80K字節(jié)在微型計(jì)算機(jī)系統(tǒng)中,硬盤(pán)和主機(jī)進(jìn)展數(shù)據(jù)交換一般采用( )。A. 通道控制方式 B. DMA方式C. 程序中斷控制方式 D. 程序直接控制方式周期使用方式常用于( )方式的輸入/輸出中。A. 通道 B. 中斷 C.DMA D. 程序傳送 在微程序控制器中,控制

5、部件向執(zhí)行部件發(fā)出的*個(gè)控制信號(hào)稱為( ) 。 A. 微指令 B. 微操作 C. 微命令 D. 微程序 同步控制是( )。A. 只適合于 CPU 控制的方式 B. 由統(tǒng)一時(shí)序信號(hào)控制的方式 C. 所有指令執(zhí)行時(shí)間都一樣的方式 D. 由 DMA 控制的方式 計(jì)算機(jī)中的 ALU 屬于( )部件。A. 存放器部件 B. 控制器部件C. 運(yùn)算器部件 D. 譯碼器部件假設(shè)*補(bǔ)=0.1011,則真值*=( )。A. 0.1011 B. 0.0101 C. 1.1011 D. 1.0101假設(shè)十六進(jìn)制數(shù)為B5.4,則相應(yīng)的十進(jìn)制數(shù)為( )。A. 176.5 B. 176.25 C. 181.25 D. 18

6、1.5假設(shè)采用雙符號(hào)位補(bǔ)碼運(yùn)算,運(yùn)算結(jié)果的符號(hào)位為01,則( )。A. 產(chǎn)生了負(fù)溢出(下溢) B. 產(chǎn)生了正溢出(上溢) C. 結(jié)果正確,為正數(shù) D. 結(jié)果正確,為負(fù)數(shù)計(jì)算機(jī)系統(tǒng)中的存貯系統(tǒng)是指( )。A. RAM B. ROMC. 主存 D. 主存和外存 動(dòng)態(tài)存儲(chǔ)器的特點(diǎn)是( )。A.工作中存儲(chǔ)內(nèi)容會(huì)產(chǎn)生變化 B.工作中需要?jiǎng)討B(tài)改變?cè)L存地址 C.工作中需要?jiǎng)討B(tài)地改變供電電壓 D.需要定期刷新每個(gè)存儲(chǔ)單元中存儲(chǔ)的信息 組相聯(lián)映象和全相聯(lián)映象通常適合于( )。A. 小容量Cache B. 大容量Cache C. 小容量ROM D. 大容量ROM在大多數(shù)情況下,一條機(jī)器指令中是不直接用二進(jìn)制代碼來(lái)

7、指定( )。A.下一條指令的地址 B.操作的類型 C.操作數(shù)地址 D.結(jié)果存放地址算術(shù)右移指令執(zhí)行的操作是( )。A. 符號(hào)位填0,并順序右移1位,最低位移至進(jìn)位標(biāo)志位 B. 符號(hào)位不變,并順序右移1位,最低位移至進(jìn)位標(biāo)志位 C. 進(jìn)位標(biāo)志位移至符號(hào)位,順序右移1位,最低位移至進(jìn)位標(biāo)志讓 D. 符號(hào)位填1,并順序右移1位,最低位移至進(jìn)位標(biāo)志位 轉(zhuǎn)移指令執(zhí)行完畢后,程序計(jì)數(shù)器PC中存放的是( )。A.該轉(zhuǎn)移指令的地址 B.順序執(zhí)行的下條指令地址 C.轉(zhuǎn)移的目標(biāo)地址 D.任意指令地址堆找尋址方式中,設(shè) A 為累加器,SP為堆棧指示器,Msp為SP指示的棧頂單元,如果進(jìn)棧操作為(A)Mps, (SP

8、)-1SP ,則出棧操作的動(dòng)作應(yīng)為( )。A. (Msp) A,(SP)+1 SPB. (SP)+1 SP,(Msp) A C. (SP)-1 SP,(Msp) A D. (Msp) A,(SP)-1 SP 異步控制常用于( )作為其主要的控制方式。 A. 在單總線構(gòu)造中訪問(wèn)主在和外設(shè)時(shí) B. 微型機(jī)的 CPU 控制C. 組合邏輯控制的 CPU 中 D. 微程序控制器中 通常,微指令的周期對(duì)應(yīng)一個(gè)( )A. 指令周期 B. 主頻周期 C. 機(jī)器周期 D. 工作周期波特率表示傳輸線路上( )。A.信號(hào)的傳輸速率 B.有效數(shù)據(jù)的傳輸速率 C.校驗(yàn)信號(hào)的傳輸速率 D.干擾信號(hào)的傳輸速率多總線構(gòu)造的計(jì)

9、算機(jī)系統(tǒng)中,采用( ),對(duì)提高系統(tǒng)的吞吐率最有效。 A. 多口存貯器方法 B. 提高主存的速度方法 C. 穿插編址多模存貯器方法 D. 高速緩沖存貯器 會(huì)產(chǎn)生直傳總錢(qián)請(qǐng)求的總線部件是( )。A. 需要與主機(jī)批量交換數(shù)據(jù)的外設(shè)B. 高速外設(shè) C. 具有 DMA 接口的外設(shè) D. 任何外設(shè)不同信號(hào)在同一條信號(hào)線上分時(shí)傳輸?shù)姆绞椒Q為( )。A. 總線復(fù)用方式 B. 并串行傳輸方式 C. 并行傳輸方式 D. 串行傳輸方式計(jì)算機(jī)主機(jī)和終端串行傳送數(shù)據(jù)時(shí),要進(jìn)展串-并或非-串轉(zhuǎn)換,這樣的轉(zhuǎn)換( )。A. 可以用軟件實(shí)現(xiàn) B. 只有用數(shù)據(jù)存放器實(shí)現(xiàn) C. 只能用移位存放器實(shí)現(xiàn) D. 只有用鎖存器實(shí)現(xiàn) 通道對(duì)

10、 CPU 的請(qǐng)求形式是( )。A. 中斷 B. 自陷C. I/O 指令 D. 通道命令 磁盤(pán)存貯器的記錄方式一般采用( )。A. 調(diào)頻制 B. 歸零制 C. 不歸零制 D. 調(diào)相制 與活動(dòng)頭磁盤(pán)存貯器相比,固定頭磁盤(pán)存貯器的特點(diǎn)是( )。A. 不需要找道,速度快,所用磁頭多 B. 需要找道,速度慢,所用磁頭多 C. 不需要找道,速度快,所用磁頭少 D. 不需要找道,速度慢,所用磁頭多 假設(shè)十進(jìn)制數(shù)據(jù)為137.5則其八進(jìn)制數(shù)為()。A. 89.8B. 211.4C. 211.5D. 1011111.101假設(shè)*補(bǔ)=0.1101010,則*原=( )。A. 1.0010101B. 1.001011

11、0C. 0.0010110D. 0.1101010假設(shè)定點(diǎn)整數(shù)64位,含1位符號(hào)位,補(bǔ)碼表示,則所能表示的絕對(duì)值最大負(fù)數(shù)為( )。A. -264B. -264-1C. -263D. -263-1假設(shè)采用雙符號(hào)位,則發(fā)生正溢的特征是:雙符號(hào)位為( )。A. 00B. 01C. 10D. 11浮點(diǎn)加減中的對(duì)階的( )。A. 將較小的一個(gè)階碼調(diào)整到與較大的一個(gè)階碼一樣B. 將較大的一個(gè)階碼調(diào)整到與較小的一個(gè)階碼一樣C. 將被加數(shù)的階碼調(diào)整到與加數(shù)的階碼一樣D. 將加數(shù)的階碼調(diào)整到與被加數(shù)的階碼一樣原碼乘法是( )。A. 先取操作數(shù)絕對(duì)值相乘,符號(hào)位單獨(dú)處理B. 用原碼表示操作數(shù),然后直接相乘C. 被

12、乘數(shù)用原碼表示,乘數(shù)取絕對(duì)值,然后相乘D. 乘數(shù)用原碼表示,被乘數(shù)取絕對(duì)值,然后相乘為了縮短指令中*個(gè)地址段的位數(shù),有效的方法是采取( )。A. 立即尋址B、變址尋址C. 間接尋址D. 存放器尋址在大多數(shù)情況下,一條機(jī)器指令中是不直接用二進(jìn)制代碼來(lái)指定( )。A.下一條指令的地址 B.操作的類型 C.操作數(shù)地址 D.結(jié)果存放地址堆棧指針SP的內(nèi)容是( )。A. 棧頂單元內(nèi)容B. 棧頂單元地址C. 棧底單元內(nèi)容D. 棧底單元地址轉(zhuǎn)移指令執(zhí)行完畢后,程序計(jì)數(shù)器PC中存放的是( )。A.該轉(zhuǎn)移指令的地址 B.順序執(zhí)行的下條指令地址 C.轉(zhuǎn)移的目標(biāo)地址 D.任意指令地址高速緩沖存儲(chǔ)器Cache一般采取

13、( )。A. 隨機(jī)存取方式B. 順序存取方式C. 半順序存取方式D. 只讀不寫(xiě)方式假設(shè)存儲(chǔ)周期250ns,每次讀出16位,則該存儲(chǔ)器的數(shù)據(jù)傳送率為( )。A. 4106字節(jié)/秒B. 4M字節(jié)/秒C. 8106字節(jié)/秒D. 8M字節(jié)/秒半導(dǎo)體靜態(tài)存儲(chǔ)器SRAM的存儲(chǔ)原理是( )。A. 依靠雙穩(wěn)態(tài)電路B. 依靠定時(shí)刷新C. 依靠讀后再生D. 信息不再變化通常,微指令的周期對(duì)應(yīng)一個(gè)( )。A. 指令周期 B. 主頻周期 C. 機(jī)器周期 D. 工作周期在不同速度的設(shè)備之間傳送數(shù)據(jù),( )。A. 必須采用同步控制方式B. 必須采用異步控制方式C. 可以選用同步方式,也可選用異步方式D. 必須采用應(yīng)答方式

14、不同信號(hào)在同一條信號(hào)線上分時(shí)傳輸?shù)姆绞椒Q為( )。A. 總線復(fù)用方式 B. 并串行傳輸方式 C. 并行傳輸方式 D. 串行傳輸方式波特率表示傳輸線路上( )。A. 信號(hào)的傳輸速率 B. 有效數(shù)據(jù)的傳輸速率 C. 校驗(yàn)信號(hào)的傳輸速率 D. 干擾信號(hào)的傳輸速率掛接在總線上的多個(gè)部件( )。A. 只能分時(shí)向總線發(fā)送數(shù)據(jù),并只能分時(shí)從總線接收數(shù)據(jù)B. 只能分時(shí)向總線發(fā)送數(shù)據(jù),但可同時(shí)從總線接收數(shù)據(jù)C. 可同時(shí)向總線發(fā)送數(shù)據(jù),并同時(shí)從總線接收數(shù)據(jù)D. 可同時(shí)向總線發(fā)送數(shù)據(jù),但只能分時(shí)從總線接收數(shù)據(jù)在常用磁盤(pán)的各磁道中( )。 A. 最外圈磁道的位密度最大 B. 最內(nèi)圈磁道的位密度最大 C. 中間磁道的位

15、密度最大 D. 所有磁道的位密度一樣大1. 目前我們所說(shuō)的個(gè)人臺(tái)式商用機(jī)屬于_。A.巨型機(jī) B.中型機(jī)C.小型機(jī) D.微型機(jī)2. 200010化成十六進(jìn)制數(shù)是_。A(7CD)16 B. (7D0)16C. (7E0)16 D. (7FO)16以下數(shù)中最大的數(shù)是_。A(10011001)2 B. (227)8C. (98)16 D. (152)10_表示法主要用于表示浮點(diǎn)數(shù)中的階碼。A. 原碼 B. 補(bǔ)碼C. 反碼 D. 移碼在小型或微型計(jì)算機(jī)里,普遍采用的字符編碼是_。A. BCD碼 B. 16進(jìn)制C. 格雷碼 D. ASC碼以下有關(guān)運(yùn)算器的描述中,_是正確的。A.只做算術(shù)運(yùn)算,不做邏輯運(yùn)算

16、B. 只做加法 C.能暫時(shí)存放運(yùn)算結(jié)果 D. 既做算術(shù)運(yùn)算,又做邏輯運(yùn)算EPROM是指_。A. 讀寫(xiě)存儲(chǔ)器 B. 只讀存儲(chǔ)器 C. 可編程的只讀存儲(chǔ)器 D. 光擦除可編程的只讀存儲(chǔ)器Intel80486是32位微處理器,Pentium是_位微處理器。A16 B. 32C. 48D.649. 設(shè)*補(bǔ)=1.*1*2*3*4,當(dāng)滿足_時(shí),* -1/2成立。*1必須為1,*2*3*4至少有一個(gè)為1 B*1必須為1,*2*3*4任意C*1必須為0,*2*3*4至少有一個(gè)為1D*1必須為0,*2*3*4任意10. CPU主要包括_。A.控制器 B.控制器、 運(yùn)算器、cache C.運(yùn)算器和主存 D.控制器

17、、ALU和主存信息只用一條傳輸線 ,且采用脈沖傳輸?shù)姆绞椒Q為_(kāi)。A.串行傳輸 B.并行傳輸C.并串行傳輸 D.分時(shí)傳輸 以下四種類型指令中,執(zhí)行時(shí)間最長(zhǎng)的是_。A. RR型 B. RS型C. SS型 D.程序控制指令以下_屬于應(yīng)用軟件。A. 操作系統(tǒng) B. 編譯系統(tǒng)C. 連接程序 D.文本處理在主存和CPU之間增加cache存儲(chǔ)器的目的是_。A. 增加內(nèi)存容量B. 提高內(nèi)存可靠性C. 解決CPU和主存之間的速度匹配問(wèn)題D. 增加內(nèi)存容量,同時(shí)加快存取速度*單片機(jī)的系統(tǒng)程序,不允許用戶在執(zhí)行時(shí)改變,則可以選用_作為存儲(chǔ)芯片。 A. SRAM B. 閃速存儲(chǔ)器 C. cache D.輔助存儲(chǔ)器設(shè)變

18、址存放器為*,形式地址為D,*表示存放器*的內(nèi)容,這種尋址方式的有效地址為_(kāi)。A. EA=(*)+D B. EA=(*)+(D) C.EA=(*)+D) D. EA=(*)+(D)在指令的地址字段中,直接指出操作數(shù)本身的尋址方式,稱為_(kāi)。A. 隱含尋址 B. 立即尋址C. 存放器尋址 D. 直接尋址下述I/O控制方式中,主要由程序?qū)崿F(xiàn)的是_。A. PPU(外圍處理機(jī))方式B. 中斷方式C. DMA方式D. 通道方式系統(tǒng)總線中地址線的功能是_。A. 用于選擇主存單元地址B. 用于選擇進(jìn)展信息傳輸?shù)脑O(shè)備C. 用于選擇外存地址D. 用于指定主存和I/O設(shè)備接口電路的地址采用DMA方式傳送數(shù)據(jù)時(shí),每傳

19、送一個(gè)數(shù)據(jù)要占用_的時(shí)間。A. 一個(gè)指令周期 B. 一個(gè)機(jī)器周期C. 一個(gè)時(shí)鐘周期 D. 一個(gè)存儲(chǔ)周期將有關(guān)數(shù)據(jù)加以分類、統(tǒng)計(jì)、分析,以取得有利用價(jià)值的信息,我們稱其為_(kāi)。A. 數(shù)值計(jì)算 B. 輔助設(shè)計(jì)C. 數(shù)據(jù)處理 D. 實(shí)時(shí)控制目前的計(jì)算機(jī),從原理上講_。A. 指令以二進(jìn)制形式存放,數(shù)據(jù)以十進(jìn)制形式存放B. 指令以十進(jìn)制形式存放,數(shù)據(jù)以二進(jìn)制形式存放C. 指令和數(shù)據(jù)都以二進(jìn)制形式存放D. 指令和數(shù)據(jù)都以十進(jìn)制形式存放根據(jù)國(guó)標(biāo)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用_存儲(chǔ)。A.一個(gè)字節(jié) B.二個(gè)字節(jié)C.三個(gè)字節(jié) D.四個(gè)字節(jié)以下數(shù)中最小的數(shù)為_(kāi)。A.1010012 B.528C.2B16 D.4410存

20、儲(chǔ)器是計(jì)算機(jī)系統(tǒng)的記憶設(shè)備,主要用于_。A.存放程序 B.存放軟件C.存放微程序 D.存放程序和數(shù)據(jù)設(shè)*= 0.1011,則*補(bǔ)為_(kāi)。A.1.1011B.1.0100C.1.0101 D.1.10017. 以下數(shù)中最大的數(shù)是_。A.100101012B.2278C.9616 D.14310計(jì)算機(jī)問(wèn)世至今,新型機(jī)器不斷推陳出新,不管怎樣更新,依然保有存儲(chǔ)程序的概念,最早提出這種概念的是_。A.巴貝奇 B.馮諾依曼C.帕斯卡 D.貝爾在CPU中,跟蹤后繼指令地指的存放器是_。A.指令存放器 B.程序計(jì)數(shù)器C.地址存放器 D.狀態(tài)條件存放器Pentium-4是一種_。A.64位處理器 B.16位處理

21、器C.準(zhǔn)16位處理器 D.32位處理器三種集中式總線控制中,_方式對(duì)電路故障最敏感。A.鏈?zhǔn)讲樵?B.計(jì)數(shù)器定時(shí)查詢C.獨(dú)立請(qǐng)求 D.分布式控制外存儲(chǔ)器與內(nèi)存儲(chǔ)器相比,外存儲(chǔ)器_。A.速度快,容量大,本錢(qián)高 B.速度慢,容量大,本錢(qián)低C.速度快,容量小,本錢(qián)高 D.速度慢,容量大,本錢(qián)高一個(gè)256KB的存儲(chǔ)器,其地址線和數(shù)據(jù)線總和為_(kāi)。A.16 B.18C.26 D.20堆棧尋址方式中,設(shè)A為累加器,SP為堆棧指示器,MSP為SP指示的棧頂單元。如果進(jìn)棧操作的動(dòng)作順序是AMSP,(SP)-1SP。則出棧操作的動(dòng)作順序應(yīng)為_(kāi)。A.(MSP)A,(SP)+1SPB.(SP)+1SP,(MSP)AC

22、.(SP-1)SP,(MSP)AD.(MSP)A, SP-1SP當(dāng)采用_對(duì)設(shè)備進(jìn)展編址情況下,不需要專門(mén)的I/O指令組。A.統(tǒng)一編址法 B.單獨(dú)編址法C.兩者都是 D.兩者都不是下面有關(guān)中斷的表達(dá),_是不正確的。A. 一旦有中斷請(qǐng)求出現(xiàn),CPU立即停頓當(dāng)前指令的執(zhí)行,轉(zhuǎn)而去受理中斷請(qǐng)求B. CPU響應(yīng)中斷時(shí)暫停運(yùn)行當(dāng)前程序,自動(dòng)轉(zhuǎn)移到中斷效勞程序C. 中斷方式一般適用于隨機(jī)出現(xiàn)的效勞D. 為了保證中斷效勞程序執(zhí)行完畢以后,能正確返回到被中斷的斷點(diǎn)繼續(xù)執(zhí)行程序,必須進(jìn)展現(xiàn)場(chǎng)保存操作下面表達(dá)中,_是正確的。A.總線一定要和接口相連 B.接口一定要和總線相連C.通道可以替代接口 D.總線始終由CPU

23、控制和管理在下述指令中,_指令包含的CPU周期數(shù)最多。A.CLA B.ADD 30C.STA 1 31 D.JMP 21設(shè)存放器位數(shù)為8位,機(jī)器數(shù)采用補(bǔ)碼形式含一位符號(hào)位。對(duì)應(yīng)于十進(jìn)制數(shù)-27,存放器內(nèi)為_(kāi)。A.27H B.9BH C.E5H D.5AH*存放器芯片的存儲(chǔ)容量為8K1位,則它的地址線和數(shù)據(jù)線引腳相加的和為_(kāi)。A.11 B.12 C.13 D.141946年研制成功的第一臺(tái)電子數(shù)字計(jì)算機(jī)稱為_(kāi),1949年研制成功的第一臺(tái)程序內(nèi)存的計(jì)算機(jī)稱為_(kāi)。 AEDVAC ,MARKI B.ENIAC , EDSAC C. ENIAC , MARKI D.ENIAC , UNIVACI至今為止

24、,計(jì)算機(jī)中的所有信息仍以二進(jìn)制方式表示的理由是_。A節(jié)約元件 B.運(yùn)算速度快C.物理器件性能所至 D.信息處理方便3. (2000)10化成十六進(jìn)制數(shù)是_。A7CD16 B. (7D0)16C7E016 D7F016以下數(shù)中最大的數(shù)是_。A100101012 B2278C. (96)16 D1435運(yùn)算器雖有許多部件組成,但核心局部是_。A數(shù)據(jù)總線 B算術(shù)邏輯運(yùn)算單元C多路開(kāi)關(guān) D累加存放器根據(jù)標(biāo)準(zhǔn)規(guī)定,每個(gè)漢字在計(jì)算機(jī)內(nèi)占用_存儲(chǔ)。A一個(gè)字節(jié) B二個(gè)字節(jié)C三個(gè)字節(jié) D四個(gè)字節(jié)存儲(chǔ)單元是指_。A存放一個(gè)機(jī)器字的所有存儲(chǔ)元B存放一個(gè)二進(jìn)制信息位的存儲(chǔ)元C存放一個(gè)字節(jié)的所有存儲(chǔ)元的集合D存放兩個(gè)字

25、節(jié)的所有存儲(chǔ)元的集合機(jī)器字長(zhǎng)32位,其存儲(chǔ)容量為4MB,假設(shè)按字編址,它的尋址*圍是_。A0 - 1M B0 - 1MBC0 - 4M D0 - 4MB*一SRAM芯片,其容量為5128位,除電源端和接地端外,該芯片引出線的最小數(shù)目應(yīng)為_(kāi)。 A.23 B.25 C.50 D.19存放器間接尋址方式中,操作數(shù)處在_。A.通用存放器 B.程序計(jì)數(shù)器C.堆棧 D.主存單元描述匯編語(yǔ)言特性的概念中,有錯(cuò)誤的句子是_。A. 對(duì)程序員的訓(xùn)練要求來(lái)說(shuō),需要硬件知識(shí)B. 匯編語(yǔ)言對(duì)機(jī)器的依賴性高C. 用匯編語(yǔ)言編制程序的難度比高級(jí)語(yǔ)言小D. 匯編語(yǔ)言編寫(xiě)的程序執(zhí)行速度比高級(jí)語(yǔ)言快在CPU中跟蹤指令后繼地址的存

26、放器是_。A.主存地址存放器 B.程序計(jì)數(shù)器C.指令存放器 D.狀態(tài)條件存放器下面描述RISC機(jī)器根本概念中,正確的表述是_。A.RISC機(jī)器不一定是流水CPUB.RISC機(jī)器一定是流水CPUC.RISC機(jī)器有復(fù)雜的指令系統(tǒng)D.其CPU配備很少的通用存放器多總線構(gòu)造的計(jì)算機(jī)系統(tǒng),采用_方法,對(duì)提高系統(tǒng)的吞吐率最有效。A.多口存儲(chǔ)器 B.提高主存速度C.穿插編址多模塊存儲(chǔ)器 D. Cache以下四種類型指令中,執(zhí)行時(shí)間最長(zhǎng)的是_。A.RR型指令 B.RS型指令C.SS型指令 D.程序控制指令16. 信息只用一條傳輸線,且采用脈沖傳送的方式稱為_(kāi)。A.串行傳送 B.并行傳送C.并串型傳送 D.分時(shí)

27、傳送描述PCI總線中根本概念不正確的選項(xiàng)是_。A. PCI總線是一個(gè)與處理器無(wú)關(guān)的高速外圍總線B. PCI總線的根本傳輸機(jī)制是猝發(fā)式傳輸C. PCI設(shè)備不一定是主設(shè)備D. 系統(tǒng)中只允許有一條PCI總線帶有處理器的設(shè)備一般稱為_(kāi)設(shè)備。A. 智能化 B. 交互式C. 遠(yuǎn)程通信 D. 過(guò)程控制發(fā)生中斷請(qǐng)求的條件是_。A. 一條指令執(zhí)行完畢 B. 一次I/O操作開(kāi)場(chǎng)C. 機(jī)器內(nèi)部發(fā)生故障 D. 一次DMA操作開(kāi)場(chǎng)采用DMA方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù)就要用一個(gè)_時(shí)間。A. 指令周期 B. 機(jī)器周期C. 存儲(chǔ)周期 D. 總線周期 二、簡(jiǎn)答題什么是指令?什么是指令系統(tǒng)?PSW是什么存放器?有何作用?計(jì)算機(jī)主要有哪幾種尋址方式?什么是中斷?什么是中斷系統(tǒng)?馮諾依曼計(jì)算機(jī)體系的根本特點(diǎn)是什么?什么是總線?簡(jiǎn)述堆棧概念及其存取原則。中斷控制原則是什么?為什么說(shuō)數(shù)據(jù)總線是雙向總線?一條指令包含幾個(gè)局部?各局部的作用是什么?計(jì)算機(jī)有哪些主要應(yīng)用?簡(jiǎn)述指令的執(zhí)行過(guò)程。說(shuō)明總線構(gòu)造對(duì)計(jì)算機(jī)系統(tǒng)性能影響。何謂

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論