預(yù)案.方案--4路e1反向復(fù)用fpga設(shè)計(jì)方案全套_第1頁(yè)
預(yù)案.方案--4路e1反向復(fù)用fpga設(shè)計(jì)方案全套_第2頁(yè)
預(yù)案.方案--4路e1反向復(fù)用fpga設(shè)計(jì)方案全套_第3頁(yè)
預(yù)案.方案--4路e1反向復(fù)用fpga設(shè)計(jì)方案全套_第4頁(yè)
預(yù)案.方案--4路e1反向復(fù)用fpga設(shè)計(jì)方案全套_第5頁(yè)
已閱讀5頁(yè),還剩74頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、4路E1反向復(fù)用FPGA設(shè)計(jì)方案第 頁(yè)共53頁(yè)4路E1反向復(fù)用FPGA設(shè)計(jì)方案目錄1 TOC o 1-5 h z HYPERLINK l bookmark2 o Current Document 4路E1反向復(fù)用FPGA設(shè)計(jì)方案 5 HYPERLINK l bookmark4 o Current Document 1系統(tǒng)工作特點(diǎn)5 HYPERLINK l bookmark6 o Current Document 2檢測(cè)和建鏈、拆鏈 5 HYPERLINK l bookmark8 o Current Document 2.1寄存器定義5 HYPERLINK l bookmark10 o Curr

2、ent Document 2.2檢測(cè)和建鏈過(guò)程: 7 HYPERLINK l bookmark12 o Current Document 2.3拆鏈、重新建鏈和帶寬自動(dòng)調(diào)整 11 HYPERLINK l bookmark14 o Current Document 2.4信令定義11 HYPERLINK l bookmark16 o Current Document 2.5復(fù)幀和宏幀13 HYPERLINK l bookmark18 o Current Document 2.5.1復(fù)幀的收發(fā)與同步13 HYPERLINK l bookmark20 o Current Document 2.5.2

3、宏幀的收發(fā)與同步 14 HYPERLINK l bookmark22 o Current Document 3發(fā)送模塊和接受模塊工作流程 16 HYPERLINK l bookmark24 o Current Document 4系統(tǒng)組成功能框圖 21 HYPERLINK l bookmark30 o Current Document 5 CPU 接口 22 HYPERLINK l bookmark32 o Current Document 5.1功能22 HYPERLINK l bookmark34 o Current Document 5.2寄存器22 HYPERLINK l bookma

4、rk36 o Current Document 配置寄存器(REG_CONFIG) 235.2.2狀態(tài)寄存器24 HYPERLINK l bookmark38 o Current Document CPU模塊功能框圖30CPU接口工作特點(diǎn) 31CPU中斷響應(yīng) 31CPU對(duì)芯片復(fù)位326各模塊接口信號(hào)32IM發(fā)送模塊接口信號(hào) 326.2信令插入和 4E1成幀模塊接口信號(hào) 34HDB3編碼模塊接口信號(hào) 36E1環(huán)回處理模塊接口信號(hào) 37HDB3解碼模塊接口信號(hào) 384E1解幀和信令提起模塊接口信號(hào) 39IM接受模塊接口信號(hào) 406.8系統(tǒng)控制模塊接口信號(hào) 466.9發(fā)送狀態(tài)機(jī)接口信號(hào) 476.10

5、接受狀態(tài)機(jī)接口信號(hào) 496.11時(shí)鐘模塊接口信號(hào) 506.12 CPU接口模塊接口信號(hào) 516.13主要寄存器52目錄 TOC o 1-5 h z HYPERLINK l bookmark0 o Current Document 4路E1反向復(fù)用FPGA設(shè)計(jì)方案 51系統(tǒng)工作特點(diǎn)52檢測(cè)和建鏈、拆鏈 52.1寄存器定義52.2檢測(cè)和建鏈過(guò)程: 72.3拆鏈、重新建鏈和帶寬自動(dòng)調(diào)整 112.4信令定義112.5復(fù)幀和宏幀132.5.1復(fù)幀的收發(fā)與同步132.5.2宏幀的收發(fā)與同步 143發(fā)送模塊和接受模塊工作流程 164系統(tǒng)組成功能框圖 215 CPU 接口 225.1功能225.2寄存器22配

6、置寄存器(REG_CONFIG) 23522狀態(tài)寄存器24 HYPERLINK l bookmark40 o Current Document CPU模塊功能框圖30CPU接口工作特點(diǎn) 31CPU中斷響應(yīng) 31CPU對(duì)芯片復(fù)位326各模塊接口信號(hào)32IM發(fā)送模塊接口信號(hào) 326.2信令插入和 4E1成幀模塊接口信號(hào) 34HDB3編碼模塊接口信號(hào) 36E1環(huán)回處理模塊接口信號(hào) 37HDB3解碼模塊接口信號(hào) 384E1解幀和信令提起模塊接口信號(hào) 39IM接受模塊接口信號(hào) 406.8系統(tǒng)控制模塊接口信號(hào) 466.9發(fā)送狀態(tài)機(jī)接口信號(hào) 476.10接受狀態(tài)機(jī)接口信號(hào) 496.11時(shí)鐘模塊接口信號(hào) 50

7、6.12 CPU接口模塊接口信號(hào) 516.13主要寄存器524路E1反向復(fù)用FPGA設(shè)計(jì)方案i系統(tǒng)工作特點(diǎn)發(fā)送和接受方向同時(shí)工作,本地和遠(yuǎn)端是對(duì)稱的,可以實(shí)現(xiàn)全雙工透明傳輸;編碼器接發(fā)送模塊接口,解碼器接接受模塊接口,余下的接口不用,其中發(fā)送模塊接口數(shù)據(jù) 線接上拉電阻。上電后系統(tǒng)自動(dòng)進(jìn)行檢測(cè),只要遠(yuǎn)端也上電且E1傳輸鏈路工作正常,則經(jīng)過(guò)一段時(shí)間的檢測(cè)和初始化后本地和遠(yuǎn)端自動(dòng)建立鏈路,系統(tǒng)進(jìn)入傳輸狀態(tài),不管外界是否提供數(shù)據(jù)給發(fā)送模塊接口,系統(tǒng)照樣處于透明傳輸狀態(tài), 一旦有數(shù)據(jù),自動(dòng)傳輸。2檢測(cè)和建鏈、拆鏈2.1寄存器定義發(fā)送方向:發(fā)送奇幀 TS16寄存器TS16_0_T:存放本地發(fā)送 E1狀態(tài)號(hào)

8、(1路)和對(duì)端發(fā)送E1的可用狀態(tài)(4路,由本地接受模塊檢測(cè)出來(lái));發(fā)送偶幀TS16寄存器TS16_E_T :存放本地接受E1的通斷狀態(tài)(4路,由本地接受模塊檢測(cè)出來(lái));接受方向:接受奇幀 TS16寄存器TS16_0_R:存放對(duì)端發(fā)送 E1狀態(tài)號(hào)(1路)和 本地發(fā)送E1的可用狀態(tài)(4路,由對(duì)端接受模塊檢測(cè)出來(lái));接受偶幀TS16寄存器TS16_E_R :存放本地發(fā)送E1通斷狀態(tài)(4路,由 對(duì)端接受模塊檢測(cè)出來(lái));上述寄存器每2幀更新一次;接受數(shù)據(jù)寄存器DATA _R,存放接受數(shù)據(jù)流一個(gè)時(shí)隙的數(shù)據(jù);發(fā)送數(shù)據(jù)寄存器DATA _T ,存放發(fā)送數(shù)據(jù)流一個(gè)時(shí)隙的數(shù)據(jù);以接受模塊為主導(dǎo),使發(fā)送模塊和接受模塊

9、的狀態(tài)同步,本地和遠(yuǎn)端的狀態(tài)同步,4路E1的狀態(tài)同步。信道檢測(cè)由接受模塊完成,發(fā)送模塊配合發(fā)送測(cè)試碼。接受模塊的功能:檢測(cè)發(fā)送方向、接受方向的信道連通狀態(tài)、超時(shí)狀態(tài)。方法:檢測(cè)和抽出TS16的信令進(jìn)行分析。接受模塊檢測(cè)到本地接受 E1的信道狀態(tài)后,先進(jìn)行本地配置,然后將檢測(cè)結(jié)果通過(guò)TS16發(fā)送到對(duì)端發(fā)送模塊知道,使之也進(jìn)行相應(yīng)的配置,這樣本地接受和遠(yuǎn)端發(fā)送 的配置就保持一致了。本地的發(fā)送模塊和接受模塊的狀態(tài)并不要求同步,但要求本地收和遠(yuǎn)端發(fā)的狀態(tài)保持同步。發(fā)送方向TS16傳接受方向E1的信道狀態(tài)(由接受模塊檢測(cè)),接受方向TS16傳來(lái) 本地發(fā)送方向E1的信道狀態(tài)(由對(duì)端接受模塊檢測(cè),對(duì)端發(fā)送模

10、塊發(fā)送過(guò)來(lái))。狀態(tài)轉(zhuǎn)換時(shí)鐘:幀頭信號(hào),即在一幀結(jié)束后下一幀才進(jìn)入新的狀態(tài)。檢測(cè)態(tài)1進(jìn)入檢測(cè)態(tài)2的條件是:知道本身 E1信道的通斷狀態(tài)時(shí)才轉(zhuǎn)化。一旦發(fā)現(xiàn) 有連通的E1,則進(jìn)行狀態(tài)轉(zhuǎn)換:連通的信道進(jìn)入檢測(cè)態(tài)2,斷開(kāi)的信道繼續(xù)留在檢測(cè)態(tài)1。檢測(cè)態(tài)2進(jìn)入初始化狀態(tài)的條件是:知道本身E1信道的可用與不可用狀態(tài)時(shí)才轉(zhuǎn)化。TS16寄存器始終在更新,不要求嚴(yán)格跟狀態(tài)同步。在檢測(cè)態(tài)1,發(fā)送模塊4路E1同時(shí)連續(xù)發(fā)送TEST1碼(成基本幀);在檢測(cè)態(tài)2,發(fā)送模塊4路E1同時(shí)連續(xù)發(fā)送TEST2碼(成基本幀);在檢測(cè)態(tài)1,接受模塊檢測(cè)幀同步 LOF = 0的時(shí)刻并開(kāi)始計(jì)時(shí);在檢測(cè)態(tài)2,接受模塊檢測(cè)TEST2碼到來(lái)的時(shí)刻

11、并開(kāi)始計(jì)時(shí) (連續(xù)收到15個(gè)TEST2 碼時(shí)開(kāi)始計(jì)時(shí),記滿 128ms為止。128ms內(nèi)收到TEST2碼的E1屬于可用E1,未收 到TEST2碼的E1屬于超時(shí)E1),當(dāng)然還要檢測(cè)狀態(tài)號(hào)。注意:對(duì)端發(fā)送 TEST2碼 是同時(shí)的。發(fā)送模塊通過(guò)監(jiān)視 TS16的信息來(lái)進(jìn)行狀態(tài)轉(zhuǎn)換;接受模塊自己檢測(cè),檢測(cè)完畢后自動(dòng)進(jìn)行狀態(tài)轉(zhuǎn)換,同時(shí)將檢測(cè)結(jié)果傳到對(duì)端發(fā)送 模塊。2.2檢測(cè)和建鏈過(guò)程:檢測(cè)態(tài)1:復(fù)位后,發(fā)送模塊和接受模塊4路E1同時(shí)進(jìn)入各自的檢測(cè)態(tài)1;發(fā)送方向:4路同時(shí)發(fā)送TEST1碼,奇幀TS16傳送發(fā)送方向E1狀態(tài)號(hào),偶幀TS16 傳接受方向E1通斷狀態(tài)(由接受模塊檢測(cè))。接受方向:4路同時(shí)接受TES

12、T1碼,注意要檢測(cè)對(duì)端發(fā)送模塊是否也在檢測(cè)態(tài)1,如果在傳輸狀態(tài),則一直等待(即檢測(cè)到LOF=0時(shí)也不計(jì)時(shí)),直到對(duì)端進(jìn)入檢測(cè)態(tài)1 (對(duì)端接受模塊如果處在傳輸態(tài), 若收到對(duì)方的狀態(tài)號(hào)為檢測(cè)態(tài) 1,則系統(tǒng)自動(dòng) 復(fù)位)。如:本端突然在傳輸態(tài)時(shí)復(fù)位了,則會(huì)出現(xiàn)這種情況。 方法:通過(guò)檢測(cè)以及抽出TS16的信令進(jìn)行分析;目的: 檢測(cè)4路接受信道通斷的狀態(tài);使接受模塊進(jìn)入幀同步狀態(tài);檢測(cè)完畢時(shí):對(duì)連通的接受 E1,使自己進(jìn)入檢測(cè)態(tài) 2,斷開(kāi) 的接受E1,繼續(xù)處在檢測(cè)態(tài) 1;檢測(cè)完畢時(shí):將檢測(cè)到的接受E1信道的通斷狀態(tài)通過(guò)改寫(xiě)發(fā)送偶幀TS16寄存器和發(fā)送奇幀 TS16寄存器,在發(fā)送E1上即時(shí)發(fā)送出去,但發(fā)送

13、E1仍然處在檢測(cè)態(tài)1,直到 接受模塊收到有關(guān)發(fā)送方向E1的通斷狀態(tài)信息才進(jìn)入檢測(cè)態(tài)2 (連通的發(fā)送E1進(jìn)入檢測(cè)態(tài)2,發(fā)送TEST2碼;斷開(kāi)的發(fā)送 E1仍然處在檢 測(cè)態(tài)1,繼續(xù)發(fā)TEST1碼)。檢測(cè)過(guò)程:(1)如果4路一直沒(méi)有建立幀同步,即LOS=1、AIS=1(有效),表示接受信道都斷了或者不能連通,也可能是對(duì)端還沒(méi)有上電;則一直等待,繼續(xù)處于檢測(cè)態(tài)1 ;(2)如果有一路先建立幀同步,即檢測(cè)到:LOS=0 , AIS=0 , LOF=0,奇幀TS166:4=001 (即檢測(cè)態(tài)1),則從LOF= 0的時(shí)刻 起,在本幀結(jié)束時(shí)產(chǎn)生一個(gè)標(biāo)志信號(hào)START從下一幀起開(kāi)始計(jì)時(shí),記滿256ms為止。注意如果

14、接受到 TS166:4=011 (即傳輸態(tài)),則幀同步 建立了也不計(jì)時(shí),一直等待,直到TS166:4=001時(shí)才能開(kāi)始計(jì)時(shí);每一路E1建立幀同步后都產(chǎn)生一個(gè)標(biāo)志信號(hào)START ,根據(jù)標(biāo)志信號(hào)可以計(jì)算該路E1相對(duì)第一個(gè)建立幀同步E1的相對(duì)延時(shí)。256ms內(nèi)一直未建立幀同步的,屬于斷開(kāi)E1,接受方向連通指示信號(hào)E1RX_OK=0 ;建立幀同步的,屬于連通E1,接受方向連通指示信號(hào)E1RX_OK=1 ;計(jì)滿256ms時(shí),改寫(xiě)發(fā)送方向奇偶幀 TS16寄存器, 表 示接受方向連通和斷開(kāi) E1的情況,并通過(guò)發(fā)送方向TS16 告知對(duì)端;計(jì)滿256ms時(shí),連通的E1同時(shí)進(jìn)入檢測(cè)態(tài) 2 (同時(shí)是相 對(duì)的,即記滿

15、 256ms時(shí),每一路的基本幀發(fā)完后才發(fā)檢 測(cè)態(tài)2的測(cè)試碼),斷開(kāi)的E1信道進(jìn)入檢測(cè)態(tài) 4,繼續(xù)檢 測(cè),搜索幀同步(不檢測(cè) TEST1碼);在檢測(cè)態(tài)4,若搜索到幀同步,則產(chǎn)生系統(tǒng)復(fù)位信號(hào)。檢測(cè)態(tài)4 :只有接受模塊才有檢測(cè)態(tài)4目的:實(shí)時(shí)檢測(cè)斷開(kāi)E1的連通狀態(tài),一旦連通,則產(chǎn)生系統(tǒng)復(fù)位信號(hào)。操作:接受模塊搜索幀同步碼, 一旦建立幀同步(不必檢測(cè)TEST1碼), 則產(chǎn)生系統(tǒng)復(fù)位信號(hào)。轉(zhuǎn)換條件:接受模塊在檢測(cè)態(tài)1,當(dāng)記滿256ms時(shí),可以判斷連通的E1和斷開(kāi)的E1,斷開(kāi)的E1進(jìn)入檢測(cè)態(tài)4。檢測(cè)態(tài)2 : 目的:檢測(cè)出連通的E1信道之間的相對(duì)延時(shí), 確定可用E1和超時(shí)E1 : 轉(zhuǎn)換的條件:接受模塊:在檢測(cè)

16、態(tài)1,記滿256ms時(shí),改寫(xiě)接受方向連通狀態(tài)寄存器和發(fā)送方向偶幀TS16寄存器(以便發(fā)送E1將接受信道的通斷狀態(tài)發(fā)送到對(duì)端)后即 進(jìn)入檢測(cè)態(tài)2,斷開(kāi)的接受E1進(jìn)入檢測(cè)態(tài)4;發(fā)送模塊:一旦檢測(cè)到接受方向偶幀TS16寄存器中有發(fā)送E1的通斷信息,則連通的發(fā)送 E1同時(shí)進(jìn)入 檢測(cè)態(tài)2,同時(shí)發(fā)送TEST2碼。斷開(kāi)的發(fā)送 E1繼續(xù) 留在檢測(cè)態(tài)1。操作:發(fā)送模塊:連通的發(fā)送 E1同時(shí)發(fā)送TEST2碼;當(dāng)接受模塊收到奇幀 TS16傳來(lái)的本地發(fā)送信道可用 狀態(tài)信息后,發(fā)送模塊可用E1進(jìn)入初始化狀態(tài),超時(shí)E1進(jìn)入檢測(cè)態(tài)3。接受模塊:接受模塊連通的 E1都檢測(cè)TEST2碼,以第一個(gè)E1收到TEST2碼的時(shí)刻開(kāi)始計(jì)

17、時(shí)(連續(xù)收到15個(gè)TEST2碼的時(shí)刻作為計(jì)時(shí)的起始時(shí)刻),記滿 128ms為止。128ms內(nèi)收到TEST2碼的E1屬于可用E1,未收到TEST2碼的E1屬于超時(shí)E1),當(dāng)然還要 檢測(cè)狀態(tài)號(hào)。記滿128ms時(shí),改寫(xiě)發(fā)送方向奇幀 TS16寄存器(表 示可用E1和不可用E1 )并從發(fā)送E1上傳過(guò)去,使 對(duì)端知道在它自己的發(fā)送E1上哪些可用,哪些不可用。然后可用 E1進(jìn)入初始化狀態(tài),超時(shí)E1進(jìn)入檢測(cè)態(tài)3。(對(duì)端發(fā)送模塊知道可用E1后也進(jìn)入初始化狀態(tài),超時(shí)E1進(jìn)入檢測(cè)態(tài)3)。在初始化狀態(tài),配置接受信道狀態(tài)寄存器(可用與不 可用),同時(shí)等待奇幀 TS16傳來(lái)本地發(fā)送信道的可 用狀態(tài),一旦檢測(cè)到可用 E1,

18、則發(fā)送模塊可用 E1進(jìn) 入初始化狀態(tài),超時(shí) E1進(jìn)入檢測(cè)態(tài)3。檢測(cè)態(tài)3 :目的:將超時(shí)E1獨(dú)立出來(lái),不再使用,除非其延時(shí)發(fā)生變化,則系統(tǒng) 復(fù)位后重新檢測(cè),不超時(shí)則使用。轉(zhuǎn)換條件:發(fā)送模塊:在檢測(cè)態(tài)2,根據(jù)接受E1奇幀TS16寄存器(表示發(fā)送E1的可用狀態(tài))、接受E1偶幀TS16寄存器(表示發(fā)送E1 的通斷狀態(tài))可以判斷超時(shí)E1;接受模塊:直接檢測(cè)。操作:發(fā)送E1進(jìn)入檢測(cè)態(tài)3,連續(xù)發(fā)送TEST1碼,TS16仍然傳信令。除非 系統(tǒng)復(fù)位,永不停止;接受E1進(jìn)入檢測(cè)態(tài)3,接受到TEST1碼,接受TS16信令。除非系統(tǒng) 復(fù)位,永不停止。初始化狀態(tài): 目的:配置可用 E1信道,確定系統(tǒng)傳輸帶寬,完成建鏈;

19、轉(zhuǎn)換條件:接受模塊:記滿128ms時(shí),改寫(xiě)發(fā)送方向奇幀 TS16寄存器(表示接受 方向可用E1和不可用E1)并從發(fā)送E1上傳過(guò)去,使對(duì)端知道在它自 己的發(fā)送E1上哪些可用,哪些不可用。然后可用E1進(jìn)入初始化狀態(tài), 超時(shí)E1進(jìn)入檢測(cè)態(tài)3。發(fā)送模塊:當(dāng)接受模塊收到奇幀 TS16傳來(lái)的本地發(fā)送信道可用狀態(tài)信 息后,發(fā)送模塊可用 E1進(jìn)入初始化狀態(tài),超時(shí) E1進(jìn)入檢測(cè)態(tài)3。操作:4路E1反向復(fù)用FPGA設(shè)計(jì)方案發(fā)送模塊:根據(jù)發(fā)送可用E1配置發(fā)送信道狀態(tài)寄存器, 產(chǎn)生發(fā)送時(shí)鐘。 接受模塊:根據(jù)接受可用E1配置接受信道狀態(tài)寄存器, 產(chǎn)生接受時(shí)鐘。傳輸狀態(tài):目的:根據(jù)建立的鏈路和帶寬傳輸數(shù)據(jù),發(fā)送方向和接受

20、方向單獨(dú)傳 輸,但信令走相反的方向;轉(zhuǎn)換條件:接受模塊:等待對(duì)端發(fā)送模塊發(fā)送奇幀TS16寄存器(每幀更新一次)中有可用E1時(shí),發(fā)送模塊進(jìn)入初始化狀態(tài),同時(shí)接受模塊本身進(jìn) 入傳輸狀態(tài)。發(fā)送模塊:初始化狀態(tài)完成配置后,直接在下一幀進(jìn)入傳輸狀態(tài)。操作:接受模塊:進(jìn)入傳輸狀態(tài)后,搜索復(fù)幀同步和宏幀同步,宏幀同步建立后,輸出接受數(shù)據(jù)有效指示TX_READY= 1 (有效)。根據(jù)可用E1信道號(hào),按順序?qū)懡邮?FIFO和讀FIFO。復(fù)幀失步和宏幀失步都產(chǎn)生系統(tǒng)復(fù)位信號(hào)。發(fā)送模塊:進(jìn)入傳輸狀態(tài)后立即輸出發(fā)送數(shù)據(jù)有效指示RX_READY=1 (有效),然后對(duì)輸入數(shù)據(jù)線采樣,將采樣數(shù)據(jù)按順序?qū)懭肟捎肊1的FIFO

21、中,在FIFO沒(méi)有寫(xiě)滿之前,發(fā)送空閑碼IDLE = 03H。FIFO寫(xiě)滿后,從FIFO中讀取數(shù)據(jù)并組織復(fù)幀和宏幀發(fā)送。發(fā)送空閑碼時(shí)只 組織基本幀發(fā)送。環(huán)回處理:為了簡(jiǎn)化,只進(jìn)行 E1環(huán)回,其他環(huán)回功能暫不加入。E1環(huán)回分為本地環(huán)回和遠(yuǎn)端環(huán)回: 本地E1環(huán)回:指發(fā)送方向所有 E1經(jīng)過(guò)芯片內(nèi)部直接環(huán)回到接受方 向的所有E1上。傳輸態(tài)時(shí),LOS AIS, LOF有效時(shí)不產(chǎn)生系統(tǒng)復(fù)位信 號(hào)。當(dāng)發(fā)送模塊4路都進(jìn)入傳輸態(tài)時(shí),則進(jìn)行短路和斷路操作。 遠(yuǎn)端E1環(huán)回:指接受方向的可用 E1經(jīng)過(guò)芯片內(nèi)部時(shí)不作任何處理 就從發(fā)送方向的可用 E1 口輸出。當(dāng)本地和遠(yuǎn)端收發(fā)模塊都進(jìn)入傳輸態(tài)時(shí)(共4個(gè)模塊)才進(jìn)行短路和斷

22、路操作。E1環(huán)回的作用:可以進(jìn)行本地和遠(yuǎn)端環(huán)回測(cè)試,檢測(cè)E1傳輸網(wǎng)是否正常和本地系統(tǒng)是否正常。E1環(huán)回的條件:只有檢測(cè)到發(fā)送方向的可用E1和接受方向的可用E1的信道號(hào)完全一致時(shí)遠(yuǎn)端環(huán)回才有意義,本地環(huán)回不作要求。輸出 環(huán)回有效指示信號(hào)為 E1LP_VALID,高電平有效,低電平無(wú)效。若檢測(cè)到 遠(yuǎn)端為遠(yuǎn)端環(huán)回,則輸出REMOTE_E1LOOP=示遠(yuǎn)端進(jìn)行了環(huán)回。4路E1反向復(fù)用FPGA設(shè)計(jì)方案第 頁(yè)共53頁(yè)本地E1環(huán)回本地 仆*遠(yuǎn)端遠(yuǎn)端E1環(huán)回E1的本地和遠(yuǎn)端環(huán)回2.3拆鏈、重新建鏈和帶寬自動(dòng)調(diào)整鏈路建鏈后,本地和遠(yuǎn)端系統(tǒng)都處于傳輸狀態(tài)。當(dāng)某一 E1突然斷了,則接受模塊能檢測(cè)到 LOS或者AIS

23、 ;或者當(dāng)原來(lái)斷開(kāi)的 E1 突然連通了,這時(shí)接受模塊能檢測(cè)到LOF = 0。上述兩種情況下,都產(chǎn)生系統(tǒng)復(fù)位信號(hào),系統(tǒng)自動(dòng)進(jìn)入檢測(cè)態(tài)1;對(duì)端在傳輸態(tài)如果檢測(cè)到對(duì)方處于檢測(cè)態(tài) 1 (通過(guò)接受到的奇幀 TS16可以知道),則產(chǎn)生系統(tǒng)復(fù)位信號(hào)( 注意:如果在檢測(cè)態(tài)1則不產(chǎn)生復(fù)位信號(hào)),從而也進(jìn)入檢測(cè)態(tài)1。這樣,原來(lái)的鏈路自動(dòng)拆除,也可以這樣處理:當(dāng)某一 對(duì)端,對(duì)端收到后也拆除該路但是,如果是原來(lái)斷開(kāi)的 之間的相對(duì)延時(shí)是否超時(shí)。本地和遠(yuǎn)端重新初始化,重新建鏈,達(dá)到帶寬自動(dòng)調(diào)整的目的。E1突然斷了時(shí),不使系統(tǒng)復(fù)位,而是通過(guò)奇幀 TS16傳輸?shù)紼1。E1突然連通了,則必須系統(tǒng)復(fù)位,因?yàn)橐y(tǒng)一檢測(cè)連通的 E1

24、2.4信令定義可用E1 :連通且相對(duì)延時(shí)不超過(guò)128ms。發(fā)送和接受信道的可用E1相對(duì)獨(dú)立,傳輸也相對(duì)獨(dú)立,只有收發(fā)兩個(gè)方向的可用E1信道號(hào)完全一致時(shí)環(huán)回才有意義。信令描述:在檢測(cè)態(tài),每一路單獨(dú)檢測(cè)。發(fā)基本幀,TS16傳信令。發(fā)送方向TS16信令:傳本地接受 E1的情況,如本地接受 E1的通斷和超時(shí)狀態(tài)(由本地接受模塊檢測(cè))。也傳本地對(duì)遠(yuǎn)端的復(fù)位信令; 接受方向TS16信令:表示本地發(fā)送 E1的情況,如本地發(fā)送 E1的通斷和超時(shí)狀態(tài)(由對(duì)端接受模塊檢測(cè))。 奇幀或者偶幀TS16寄存器每2幀更新一次。1) TS16信令的定義:奇幀TS16 (所有狀態(tài)):傳本路E1狀態(tài)號(hào)(高4位)和4路E1的可用

25、狀態(tài)(低 4位):BIT7BIT6BIT5BIT4BIT3BIT2BIT1BIT0比特00000000復(fù)位值宏幀同步本路E1狀態(tài)號(hào):3路指示2路指示1路指示0路指示意義指示:000為復(fù)位態(tài)1:同步;001為檢測(cè)態(tài)11 :可用1 :可用1:可用1 :可用0:不同步010為檢測(cè)態(tài)20 :不可0 :不可0 :不可0 :不可LOMEGEF011為檢測(cè)態(tài)3100為檢測(cè)態(tài)4101為初始化態(tài)110為傳輸態(tài)用用用用偶幀TS16 (非傳輸態(tài)):傳4路E1的共同信息,即通斷狀態(tài)和本端環(huán)回狀態(tài)。BIT7BIT6BIT5BIT4BIT3BIT2BIT1BIT0比特00000000復(fù)位值本端E1LP_REMOTE1:設(shè)

26、置環(huán)回;0:開(kāi)路3路通斷指 示1為通0為斷2路通斷指 示1為通0為斷1路通斷指示1為通0為斷0路通斷指 示1為通0為斷意義偶幀TS16 (傳輸態(tài)):傳本路E1本傳輸方向信息BIT7BIT6BIT5BIT4BIT3BIT2BIT1BIT0比特00000000復(fù)位值復(fù)幀編號(hào):0 255意義2)測(cè)試碼TEST1 :測(cè)試信道的通斷狀態(tài),定義 TEST1 = 01H ;在檢測(cè)態(tài)1,數(shù)據(jù)時(shí)隙發(fā)送 TEST1碼, TS16發(fā)送信令,其中TS16的BIT64表示狀態(tài)號(hào);在傳輸態(tài),如果收到信令TS16中的狀態(tài)號(hào)為檢測(cè)態(tài) 1,則表示對(duì)端復(fù)位后回到了檢測(cè)態(tài)1,所以此時(shí)應(yīng)該產(chǎn)生系統(tǒng)復(fù)位信號(hào),以便也回到復(fù)位狀態(tài),使本地

27、和遠(yuǎn)端的狀態(tài)同步;3)測(cè)試碼TEST2 :測(cè)試信道的可用狀態(tài):只對(duì)連通的E1進(jìn)行測(cè)試,有可用、超時(shí)2種狀態(tài),定義TEST2 =02H ;4)空閑碼IDLE :在IMT模塊中當(dāng)發(fā)送 FIFO還未寫(xiě)滿之前發(fā)送的碼,以便保證PCM32個(gè)時(shí)隙中有數(shù)據(jù)。定義IDLE = 03H。2.5復(fù)幀和宏幀2.5.1復(fù)幀的收發(fā)與同步1)發(fā)送復(fù)幀定位的方法:使用 TS0的Sa6 Sa7 Sa8給奇幀編號(hào),Sa6, Sa5始終置0。偶幀 TS0 = 10011011; 奇幀 TS0 = 11000* ;* 代表 Sa8 Sa7 Sa6 = 1, 3, 5, 7, 9, 11, 13, 15。2)接受接受部分包括基本幀同

28、步,復(fù)幀同步,宏幀同步。其中基本幀同步和復(fù)幀同步在E1解幀和信令提起模塊中完成,輸出幀頭 FP、復(fù)幀幀頭MFP以及PCM數(shù)據(jù)流 到IMR,宏幀同步在IMR中完成。同時(shí)輸出幀丟失 LOS、復(fù)幀丟失LOMF信號(hào) 到系統(tǒng)控制模塊?;編剑核阉?10011011的字節(jié);復(fù)幀同步:搜索11000111的字節(jié),如果檢測(cè)到TSO = 11000111,則下一個(gè)基本 幀的幀頭即是復(fù)幀幀頭。252宏幀的收發(fā)與同步1 )宏幀定義256個(gè)(4x64)復(fù)幀組成一個(gè)宏幀:megaframe,每路E1共64個(gè)復(fù)幀,4路復(fù)幀并行組成的方陣4*64 (4行64列,共256個(gè)復(fù)幀)形成宏幀,宏幀周期128ms。如圖所示。2

29、 )宏幀同步發(fā)送時(shí)一個(gè)宏幀的4路E1數(shù)據(jù)同時(shí)發(fā)送,但接受時(shí)一個(gè)宏幀的 4路E1數(shù)據(jù)流是先后到 達(dá)的,當(dāng)4路E1數(shù)據(jù)都到齊時(shí)簡(jiǎn)稱為宏幀同步。3)同步窗口:4路E1中接受到的復(fù)幀編號(hào)分別記為n0,n1,n2,n3。n0n1n2n3構(gòu)成同步窗口,每隔一個(gè)復(fù)幀周期更新一次。4 )同步碼:將宏幀頭即復(fù)幀編號(hào) 0、1、2、3作為宏幀同步碼。E1_0E1_1E1_2E1_35)宏幀的發(fā)送宏幀的發(fā)送有宏幀結(jié)構(gòu)IM發(fā)送模塊(IMT )和信令插入模塊共同完成復(fù)位后,發(fā)送信道狀態(tài)寄存器 TX_CH3:0為0,表示都不可用。RX_DATA7:0不 寫(xiě)入發(fā)送FIFO, 旦監(jiān)視到 TX_CH3:0中有可用信道,則使 RX

30、_READY=1,并 立即開(kāi)始連續(xù)寫(xiě)入采樣數(shù)據(jù)到對(duì)應(yīng)的 FIFO中。RX_READY=0時(shí)禁止寫(xiě)采樣數(shù)據(jù)到發(fā)送FIFO中。監(jiān)視發(fā)送FIFO的可讀標(biāo)志T_FIFO_REN ( 1有效。0無(wú)效),當(dāng)發(fā)送FIFO全部半 滿時(shí),可讀標(biāo)志為1??勺x標(biāo)志為0時(shí),PCM 32個(gè)時(shí)隙全部填寫(xiě)IDLE碼,當(dāng)可 4路E1反向復(fù)用FPGA設(shè)計(jì)方案讀標(biāo)志為1時(shí),從下一幀開(kāi)始讀取 FIFO中的數(shù)據(jù),并填寫(xiě)到 PCM30個(gè)數(shù)據(jù)時(shí)隙 中,其中TS0和TS16仍然填寫(xiě)IDLE。在信令發(fā)送模塊中,同樣監(jiān)視可讀標(biāo)志,當(dāng)可讀標(biāo)志為1時(shí),從下一幀開(kāi)始組織復(fù) 幀和宏幀,即在 TS0和TS16中插入相應(yīng)的信令:給基本幀編號(hào)來(lái)組織復(fù)幀,基

31、本幀編號(hào):115,插入奇幀TS0中。給復(fù)幀編號(hào)來(lái)組織宏幀:復(fù)幀編號(hào):0255,并將復(fù)幀號(hào)寫(xiě)入偶幀的 TS16中。6)宏幀同步條件宏幀同步在IM接受模塊(IMR )中完成。a) 當(dāng)可用E1的復(fù)幀頭出現(xiàn)時(shí),才進(jìn)行串并轉(zhuǎn)換,并開(kāi)始將復(fù)幀號(hào)寫(xiě)入同步窗口 中:n0 , n1, n2, n3。此階段不將復(fù)幀數(shù)據(jù)寫(xiě)入FIFO中(屬于數(shù)據(jù)丟失,但沒(méi)有關(guān)系)。當(dāng) n0 , n1, n2, n3 的最小值(即 n0= 0 , n1= 1, n2= 2, n = 3)出現(xiàn)時(shí)才將復(fù)幀數(shù)據(jù)寫(xiě)入FIFO中。當(dāng)他們的最小值都出現(xiàn)后,才進(jìn)入宏幀同步搜索狀態(tài)。監(jiān)視同步窗口 n0 n1n2n3:當(dāng)滿足宏幀同步條件時(shí),TX_REA

32、DY = 1。如果讀寫(xiě)地址相差一個(gè)復(fù)幀的大小,就可以輪流讀FIFO。每隔一個(gè)復(fù)幀的周期,同步窗口更新一次。每隔一個(gè)宏幀周期 (64個(gè)復(fù)幀,128ms)檢查一次同步窗口是否滿足宏幀同 步條件。如果復(fù)幀失步或者宏幀失步則產(chǎn)生系統(tǒng)復(fù)位信號(hào)。注意:上述的同步條件是針對(duì)4路E1都是可用的情況下,如果關(guān)閉某一路E1,則宏幀結(jié)構(gòu)和同步條件要做相應(yīng)的改變。3發(fā)送模塊和接受模塊工作流程接受檢測(cè)態(tài)1硝的:檢測(cè)出4路接受E1的通斷狀態(tài);使接受模塊進(jìn)入幀同步狀態(tài);檢測(cè)完畢時(shí),將檢測(cè)結(jié)果通過(guò)發(fā)送 E1信道的偶幀TS16傳送到對(duì)端,使對(duì)端發(fā)送模塊知道自己的發(fā)送 E1信道上的通斷 狀態(tài),然后接受方向連通的 E1進(jìn)入檢測(cè)態(tài)2

33、,斷開(kāi)的E1進(jìn)入檢測(cè)態(tài)4。方法:4路同時(shí)檢測(cè)幀同步4路E1反向復(fù)用FPGA設(shè)計(jì)方案第 W頁(yè)共53頁(yè)可用E1傳輸狀態(tài)4路E1反向復(fù)用FPGA設(shè)計(jì)方案系統(tǒng)組成功能框圖共53頁(yè)4系統(tǒng)組成功能框圖TDP0:3/CLK_T0:3RX CLKTDN0:3/ TDD0:3RX_DATA7:0TX HDB3 NRZRX READYTCLK0:3LOS0LOS1LOS2E1LP LLOS3E1LP RLOF0E1LP VALIDLOF1REMOTE E1LOOPLOF2LOF3TX_FRE2:0RDP0:3/CLK_R0:3TX CLKRDN0:3/ RDD0:3TX_DA TA7:0RX HDB3 NRZTX

34、 READYRCLK0:3ARAM16:0AIS0DRAM7:0AIS1WEAIS2OECS RAMAIS3E1TX OK0E1TX OK1E1TX DELAY0E1TX OK2E1TX DELAY1E1TX OK3E1TX DELAY2E1RX OK0E1TX DELAY3E1RX OK1E1RX DELAY0E1RX OK2E1RX DELAY1E1RX OK3E1RX DELAY2CLK 49152KE1RX DELAY3RESETRX_FRE2:0IM發(fā)送發(fā)送狀態(tài)機(jī)IM接受SRAI接口 模 塊4E1成幀 信令插入和系統(tǒng)控制接受狀態(tài)機(jī)HDB編碼曰環(huán)回處理信令提起4E1解 幀 和HDB解碼

35、寄存器CPU 接口DA RD WECSINTADDR7:SHCSEL4路E1反向復(fù)用FPGA設(shè)計(jì)方案第 頁(yè)共53頁(yè)5 CPU 接口5.1功能CPU接口模塊的作用是便于網(wǎng)管,外部 CPU可以配置FPGA (如環(huán)回、碼型選擇等) 和讀取FPGA的工作狀態(tài)(如E1的通斷、超時(shí),帶寬指示,告警指示,初始化 和傳輸狀態(tài)指示等等)。5.2寄存器寄存器定義為8位,地址為3位。5.2.1 配置寄存器(REG_CONFIG)地址:0HBitTypeFunctiondefaultBit7RSHC_SEL:軟硬配置開(kāi)關(guān)0Bit6R/WE1LP_LOCAL :本地環(huán)回0Bit5R/WE1LP_REMOTE遠(yuǎn)端環(huán)回0B

36、it4R/WE1TX_HDB3_NRZ發(fā)送方向碼型1Bit3R/WE1RX_HDB3_NRZ接受 方向碼型1Bit2RCONFIGURE :軟配置狀態(tài)0Bit1R/WRST_CPK 復(fù)位1Bit0R/WUnused0功能說(shuō)明:1) 為了調(diào)試和操作的方便,設(shè)置一個(gè)軟硬配置開(kāi)關(guān):SHC_SEL (只讀)。 SHC_SEL和硬配置通過(guò)跳線器手工實(shí)現(xiàn)。SHC_SEL= 1時(shí),該寄存器為只讀屬性(硬配置);SHC_SEL= 0時(shí),該寄存器為讀寫(xiě)屬性(軟配置)。2)E1LP_L0CAI為1時(shí),本地環(huán)回有效,為 0時(shí)無(wú)效;3)E1LP_REM0T為1時(shí),遠(yuǎn)端環(huán)回有效,為0時(shí)無(wú)效;4)E1TX_HDB3_NR

37、和 E1TX_HDB3_NR為 1 時(shí)是 HDB3碼型,為 0 時(shí)是 NRZ 碼型。5)CONFIGURE :軟配置狀態(tài)。為1時(shí)表示軟配置完成。女口果 SHC_SEL= 1,貝U CONFIGURE沒(méi)有意義; 如果SHC_SEL = 0,則CONFIGURE為0表示還沒(méi)有配置,芯片中的狀態(tài)機(jī)等待配置,CONFIGURE為1表示已經(jīng)配置。6) RST_CPU :軟復(fù)位。CPU通過(guò)寫(xiě)該寄存器可使系統(tǒng)復(fù)位。為0時(shí)導(dǎo)致復(fù)位。522狀態(tài)寄存器(1)帶寬寄存器(REG_BAND)地址:伯BitTypeFunctiondefaultBit7RRX_FRE20Bit6RRX_FRE10Bit5RRX_FRE0

38、0Bit4RTX_FRE20Bit3RTX_FRE10Bit2RTX_FRE00Bit1R/WUnused0Bit0R/WUnused0功能說(shuō)明:RX_FREE2:0:發(fā)送方向帶寬指示,為0時(shí)表示沒(méi)有建立連接,帶寬為為N時(shí),表示帶寬為N*1.92M ;TX_FREE2:0:接受方向帶寬指示,為0時(shí)表示沒(méi)有建立連接,帶寬為為N時(shí),表示帶寬為N*1.92M ;(2 )綜合狀態(tài)寄存器(REG_MULTSTATE)地址:2HBitTypeFunctiondefaultBit7RRX_READY0Bit6RTX_READY0Bit5RE1LP_VALID0Bit4RREMOTE_E1LOOP0Bit3R

39、AIS30Bit2RAIS20Bit1RAIS10Bit0RAIS00功能說(shuō)明:RX_READY:發(fā)送方向工作狀態(tài)。 為0時(shí)表示發(fā)送方向正在初始化;為1時(shí)表示已經(jīng)進(jìn)入傳輸狀態(tài),可以傳輸數(shù)據(jù);TX_READY:接受方向工作狀態(tài)。 為0時(shí)表示接受方向正在初始化;為1時(shí)表示已經(jīng)進(jìn)入傳輸狀態(tài),可以傳輸數(shù)據(jù);E1LP_VALID:環(huán)回有效指示。為 0時(shí)表示沒(méi)有環(huán)回或者有環(huán)回時(shí)但環(huán)回?zé)o效;為 1 時(shí)表示環(huán)回有效;REM0TE_E1L00P為1時(shí)表示遠(yuǎn)端有環(huán)回,本地和遠(yuǎn)端組成的系統(tǒng)處于遠(yuǎn)端環(huán)回工 作模式。為0時(shí)表示遠(yuǎn)端無(wú)環(huán)回。AIS0-3 :分別表示0到3路E1的上游告警指示,為 0時(shí)表示無(wú)上游告警,為 1

40、時(shí)有上游告警。(3 )信道通斷寄存器(REG_CHANNEL_LINK)地址:3HBitTypeFunctiondefaultBit7RE1TX_OK31Bit6RE1TX_OK21Bit5RE1TX_OK11Bit4RE1TX_OK01Bit3RE1RX_OK31Bit2RE1RX_OK21Bit1RE1RX_OK11Bit0RE1RX_OK01功能說(shuō)明:0至3路E1信道的通斷狀態(tài),為1表示斷開(kāi),0至3路E1信道的通斷狀態(tài),為1表示斷開(kāi),E1TX_OKO-3分別表示發(fā)送方向 為0表示連通;E1RX_OK0-3分別表示接受方向?yàn)?表示連通;(4 )信道超時(shí)寄存器(REG_CHANNEL_TIM

41、EOUT)地址:4HBitTypeFunctiondefaultBit7RE1TX_DELAY31Bit6RE1TX_DELAY21Bit5RE1TX_DELAY11Bit4RE1TX_DELAY01Bit3RE1RX_DELAY31Bit2RE1RX_DELAY21Bit1RE1RX_DELAY11Bit0RE1RX_DELAY01功能說(shuō)明:E1TX_DELAY0-3 分別表示發(fā)送方向 0至3路E1信道的超時(shí)狀態(tài),為 0表示 不超時(shí),為1表示超時(shí)或者斷開(kāi);E1RX_DELAY0-3 分別表示接受方向 0至3路E1信道的超時(shí)狀態(tài),為 0表示不超時(shí),為1表示超時(shí)或者斷開(kāi);(5 )告警指示寄存器(

42、REG_WARNNING)地址:5HBitTypeFunctiondefaultBit7RLOS31Bit6RLOS21Bit5RLOS11Bit4RLOS01Bit3RLOF31Bit2RLOF21Bit1RLOF11Bit0RLOF01功能說(shuō)明:LOSO-3:分別表示接受方向0至3路E1信道的信號(hào)丟失告警, 為0表示沒(méi)有 信號(hào)丟失,為 1表示有信號(hào)丟失;LOF0-3:分別表示接受方向 0至3路E1信道的幀丟失告警,為0表示沒(méi)有幀 丟失,為1表示有幀丟失。(6)中斷寄存器(REG_INT)地址:6HBitTypeFunctiondefaultBit7RINT0Bit6RSTATE0Bit5R

43、/WunusedXBit4R/WunusedXBit3R/WunusedXBit2R/WunusedXBit1R/WunusedXBit0R/WunusedX功能說(shuō)明:INT:中斷指示,只讀屬性。當(dāng)系統(tǒng)復(fù)位后產(chǎn)生第一次中斷,INT=1,給CPU一個(gè)中斷請(qǐng)求,使 CPU讀取初始狀態(tài)值。 CPJ向應(yīng)中斷時(shí),INT自動(dòng) 清零。當(dāng)系統(tǒng)進(jìn)入傳輸態(tài)時(shí), INT第二次為1,即產(chǎn)生第二次中斷請(qǐng)求,使 CPU賣取傳輸狀 態(tài)值。STATE狀態(tài)指示,為0表示系統(tǒng)處于初始化狀態(tài),為1表示已經(jīng)進(jìn)入傳輸狀態(tài),只讀屬性。4路E1反向復(fù)用FPGA設(shè)計(jì)方案(7 )復(fù)幀告警寄存器(REG_MF_WARNING)地址:7HBitT

44、ypeFunctiondefaultBit7RLOMF31Bit6RLOMF21Bit5RLOMF11Bit4RLOMF01Bit3RLOMEGAF1Bit2R/Wunused1Bit1R/Wunused1Bit0R/Wunused1功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0 時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1時(shí),宏幀丟失,為 0時(shí)宏幀同步。CPU模塊功能框圖4 路 E1 反向復(fù)用 FPGA 設(shè)計(jì)方案7)復(fù)幀告警寄存器 (REG_MF_WARNING)地址 :7HADDR2:0BitTypeFunctionBit7RLOMF3Bit6RLOM

45、F2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOME

46、GAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBi

47、t0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:

48、LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)

49、復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),

50、宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。

51、譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:

52、0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunct

53、ionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOM

54、F1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/W

55、unusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuse

56、ddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別

57、對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)

58、幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFER。譯碼與鎖存控制器DA第 30 頁(yè) 共 53 頁(yè) INTTA7:0RD WR ALECSSHC_SELBitTypeFunctionBit7RLOMF3Bit6RLOMF2Bit5RLOMF1Bit4RLOMF0Bit3RLOMEGAFBit2R/WunusedBit1R/WunusedBit0R/Wunuseddefault11111111功能說(shuō)明:LOMFO3 :分別對(duì)應(yīng)0 3路E1信道復(fù)幀丟失指示,為 1時(shí)復(fù)幀丟失,為0時(shí),復(fù)幀同步;LOMEGAF宏幀丟失,為1 時(shí),宏幀丟失,為0 時(shí)宏幀同步。CPU 模塊功能框圖BUFFE

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論