數(shù)字集成電路設(shè)計hw3作業(yè)講解_第1頁
數(shù)字集成電路設(shè)計hw3作業(yè)講解_第2頁
數(shù)字集成電路設(shè)計hw3作業(yè)講解_第3頁
數(shù)字集成電路設(shè)計hw3作業(yè)講解_第4頁
數(shù)字集成電路設(shè)計hw3作業(yè)講解_第5頁
已閱讀5頁,還剩11頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、第三次作業(yè)講解1.某0.25um工藝的NMOS和PMOS器件的閾值電壓分別為0.45V和-0.4V,電源電壓為2.5V,本征導(dǎo)電因子 請設(shè)計一個噪聲容限最大的反相器,且兩個器件寬度之和不超過2m。Kr=289/2562.如果上題中為了節(jié)約面積,NMOS和PMOS的器件寬度均取為0.25m,則該反相器的噪聲容限為多少,該反相器驅(qū)動0.5fF電容的上升和下降時間分別為多少?(設(shè)階躍輸入)忽略節(jié)點電容3.利用題1中的工藝參數(shù)構(gòu)建一個level1的hspice模型參數(shù)mymos(mynmos和mypmos),其他參數(shù)(柵氧厚度tox10nm,零偏單位面積結(jié)電容Cj2fF/m2,零偏單位周長結(jié)電容Cjs

2、w0.25fF/m,其他未定義參數(shù)hspice會取其默認值)。(1)對題1中的反相器掃描出VTC曲線,測量出邏輯閾值電平Vit;(2)將反相器的輸入輸出短接,進行瞬態(tài)分析,測量其電壓;(3)對于題2中的反相器測量其階躍輸入情況下的上升/下降時間和延遲時間。Inverter1VCC VDD 0 DC 2.5VVIN in 0 DC 0VM1 out in 0 0 mynmos L=0.25u W=0.55uM2 out in VDD VDD mypmos L=0.25u W=1.45u.DC VIN 0 2.5 0.01.PROBE.MODEL mynmos NMOS level=1 VTO=0

3、.45 KP=6E-5 +TOX=1E-8 CJ=2E-3 CJSW=2.5E-10.MODEL mypmos PMOS level=1 VTO=-0.4 KP=2E-5 +TOX=1E-8 CJ=2E-3 CJSW=2.5E-10.ENDVit=1.25VInverter2VCC VDD 0 DC 2.5VM1 out out 0 0 mynmos L=0.25u W=0.55uM2 out out VDD VDD mypmos L=0.25u W=1.45u.tran 0.01n 2n.MODEL mynmos NMOS level=1 VTO=0.45 KP=6E-5 +TOX=1E-8

4、 CJ=2E-3 CJSW=2.5E-10.MODEL mypmos PMOS level=1 VTO=-0.4 KP=2E-5 +TOX=1E-8 CJ=2E-3 CJSW=2.5E-10.END輸出穩(wěn)定在1.25V,不起振Inverter3VCC VDD 0 DC 2.5VVin in 0 pulse 0 2.5V 1n 1p 1p 1n 2nM1 out in 0 0 mynmos L=0.25u W=0.25uM2 out in VDD VDD mypmos L=0.25u W=0.25uCc out 0 0.5f.tran 0.01n 5n.MODEL mynmos NMOS lev

5、el=1 VTO=0.45 KP=6E-5 TOX=1E-8 CJ=2E-3 +CJSW=2.5E-10.MODEL mypmos PMOS level=1 VTO=-0.4 KP=2E-5 TOX=1E-8 CJ=2E-3 +CJSW=2.5E-10.measure tran tr trig V(out) val=0.25V rise=1 targ V(out) val=2.25V rise=1.measure tran tf trig V(out) val=2.25V fall=1 targ V(out) val=0.25V fall=1.measure tran tplh trig V(

6、in) val=1.25V fall=1 targ V(out) val=1.25V rise=1.measure tran tphl trig V(in) val=1.25V rise=1 targ V(out) val=1.25V fall=1.END放大圖像采用游標測量得:tdlh=21.8pstdhl=7.73pstp=(tdlh+tdhl)/215pstr=39.4ps tf=13.6ps下降延遲小于上升延遲,因為NMOS下拉能力比PMOS上拉能力強.measure語句仿真后打開.lis文件,在最后幾行有.measure仿真結(jié)果.measure tran tr trig V(out)

7、 val=0.25V rise=1 targ V(out) val=2.25V rise=1.measure tran tf trig V(out) val=2.25V fall=1 targ V(out) val=0.25V fall=1.measure tran tplh trig V(in) val=1.25V fall=1 targ V(out) val=1.25V rise=1.measure tran tphl trig V(in) val=1.25V rise=1 targ V(out) val=1.25V fall=1 * transient analysis tnom= 25

8、.000 temp= 25.000 * tr= 3.9510E-11 targ= 2.0498E-09 trig= 2.0103E-09 tf= 1.3565E-11 targ= 1.0174E-09 trig= 1.0038E-09 tplh= 2.1685E-11 targ= 2.0232E-09 trig= 2.0015E-09 tphl= 7.7417E-12 targ= 1.0082E-09 trig= 1.0005E-094.利用題1中的對稱反相器構(gòu)建9級環(huán)振,利用mymos模型參數(shù)進行仿真,測量振蕩周期,并求出反相器的延遲時間。(hspice仿真過程如果無法起振利用.ic命令設(shè)個

9、初始電壓值)Inverter4VCC VDD 0 DC 2.5V.global VDD/定義全局變量.subckt inv in out/定義子電路Mn out in 0 0 mynmos L=0.25u W=0.55uMp out in VDD VDD mypmos L=0.25u W=1.45u.endsX1 out1 out inv/定義電路網(wǎng)表X2 out2 out1 invX3 out3 out2 invX4 out4 out3 invX5 out5 out4 invX6 out6 out5 invX7 out7 out6 invX8 out8 out7 invX9 out out8 inv.ic out 2.5V/初始狀態(tài).tran 0.1p 1n.MODEL mynmos NMOS level=1 VTO=0.45 KP=6E-5 TOX=1E-8 CJ=2E-3 CJSW=2.5E-10.MODEL mypmos PMOS level=1 VTO=-0.4 KP=2E-5 TOX=1E-8 CJ=2

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論