FPGA器件管腳說(shuō)明_第1頁(yè)
FPGA器件管腳說(shuō)明_第2頁(yè)
FPGA器件管腳說(shuō)明_第3頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

FPGA器件管腳說(shuō)明用戶I/O不用解釋了。配置管腳:用選擇配置模式,比如、等FPGA串行數(shù)據(jù)輸入,連接到配置器件的串行數(shù)據(jù)輸出管腳。串時(shí)鐘輸,為配置器件提供串行時(shí)鐘。nCSOI/O片信號(hào)輸出,接到配置器件的管。ASDOI/O)FPGA串?dāng)?shù)據(jù)輸出,連接到配置器件的ASDI管。nCEO

下載鏈期間使能輸出。在一條下載鏈中,當(dāng)?shù)谝粋€(gè)器件配置完成后,此信號(hào)將使能下一個(gè)器件開(kāi)始進(jìn)行配置。下載鏈上最后一個(gè)器件的nCEO懸。下載鏈器件使能輸入,連接到上一個(gè)器件的nCEO,下載鏈的最后個(gè)器件nCE接。用戶模式配置起始信號(hào)。配置狀態(tài)信號(hào)。配置結(jié)束信號(hào)。電源管腳:VCCINT內(nèi)電壓。130nm為,為。VCCIO端電壓。一般為3.3V還可以支持多種電壓5V、1.8V、1.5V。VREFGND

參考電壓。信號(hào)地。時(shí)鐘管腳:PLL管電壓,直接連VCCIOVCCA_PLLPLL模擬電壓,截止通過(guò)濾波器接到上GNDA_PLL模擬地。GNDD_PLL數(shù)字地。PLL時(shí)輸入。PLL[n]_OUTPLL時(shí)輸出。特殊管腳:用尋則驅(qū)動(dòng)。VCCSEL用于控制配置管腳和PLL相的輸入沖電壓。PROSEL上復(fù)位選。用控制配置時(shí)所使用的用戶I/O的部上拉電阻是否工作。TEMPDIODEN用于關(guān)聯(lián)溫度敏感二極管。************************************************************************************、I/O,ASDO在模下是專用輸出腳,在PS和JTAG模下可以當(dāng)I/O腳來(lái)用。在AS模下這個(gè)腳是CII向串行配置芯片發(fā)送控制信號(hào)的腳是用來(lái)從配置芯片中讀配置數(shù)據(jù)的腳模下ASDO有個(gè)內(nèi)部的上拉電阻,一直有效,配置完成后,該腳就變成三態(tài)輸入腳腳接接到配置芯片的ASDI(第5腳、I/O,nCSO在模式下是專用輸出腳,在JTAG模下可以當(dāng)I/O腳用.AS模下,這個(gè)腳是CII用給外面的串行配置芯片發(fā)送的使能腳模ASDO一個(gè)內(nèi)部的上拉電阻直效個(gè)是低電平有效的。直接接到配置芯片的/腳第、當(dāng)錯(cuò)誤檢測(cè)CRC電被用時(shí),這個(gè)腳就被作為,如果不用默認(rèn)就用來(lái)做I/O。但要意,這個(gè)腳是不支持漏極開(kāi)路和反向的。當(dāng)它作為CRC_ERROR時(shí),高電平輸出則表示出現(xiàn)了RC校錯(cuò)誤(在配置各比特時(shí)出現(xiàn)了錯(cuò)誤電路的支持可以在中上個(gè)腳一般與腳合起來(lái)用。即如果配置過(guò)程出錯(cuò),重新配置。、I/O,CLKUSR

當(dāng)在軟件中打開(kāi)Enableclock(CLKUSR)選項(xiàng)后,這個(gè)腳就只可以作為用戶提供的初始化時(shí)鐘輸入腳。在所有配置數(shù)據(jù)都已經(jīng)被接收后腳變成高電平CII器還需要299個(gè)鐘周期來(lái)初始化寄存器I/O等狀態(tài)有種方式,一是用內(nèi)部的晶振10MHz一就是從CLKUSR接進(jìn)來(lái)的時(shí)鐘(最大不能超過(guò)這功能,可以延緩開(kāi)工作的時(shí)間,可以在需要和其它器件進(jìn)行同步的特殊應(yīng)用中用到。7/13、用來(lái)給某些差分標(biāo)準(zhǔn)提供一個(gè)參考電平。沒(méi)有用到的話,可以當(dāng)成I/O用。、DATA0專用輸入腳。在AS模式下,配置的過(guò)程是將nCSO置低電平,配置芯片被使能然通過(guò)和ASDO配合操作,發(fā)送操作的命令,以及讀的地址給配置芯。配置芯片然后通過(guò)DATA腳CII發(fā)數(shù)據(jù)。DATA腳接到CII的腳。CII接完所有的配置數(shù)后,就會(huì)釋放CONF_DONE腳(即不強(qiáng)制使腳低電平CONF_DONE腳是漏極開(kāi)路Open-Drain)的。這時(shí)候,因?yàn)樵谕獠繒?huì)接一個(gè)的阻,所以它變成高電平。同時(shí)就止DCLK信。在變高電平以后(這時(shí)它又相當(dāng)于變成一個(gè)輸入腳化的過(guò)程就開(kāi)始了。所以CONF_DONE這腳外面一定要接一個(gè)的阻,以保證初始化過(guò)程可以正確開(kāi)始DATA0,DCLK,NCSO,ASDO腳都有微的上拉電阻,且一直有效。在配置完成后,這些腳都會(huì)變成輸入三態(tài),并被內(nèi)部微弱的上拉電阻將電平置為高電平在A模下,接到配置芯片的DATA(第2腳、DCLK式下是輸入模下是輸出。在PS模下一個(gè)時(shí)鐘輸入腳,是外部器件將配置數(shù)據(jù)傳送給FPGA時(shí)鐘。數(shù)據(jù)是在DCLK的升沿把數(shù)據(jù),在模下腳是一個(gè)時(shí)鐘輸出腳,是提供一個(gè)配置時(shí)鐘。直接接到配置芯片的腳上去(第腳論是哪種配置模式,配完成后,這個(gè)腳都會(huì)變成三態(tài)。如果外接的是配置器件,配置器件會(huì)D腳為低電平。如果使用的是主控芯片,可D置也可以將置。配置完成后,觸發(fā)這個(gè)腳并不會(huì)影響已配置完的PGA。這個(gè)腳帶了輸入Buffer支持施密特觸發(fā)器的磁滯功能。、專用輸入腳個(gè)是一個(gè)低電有效的片選使能信號(hào)nCE腳配置使能腳配置初始化以及用戶模式下,腳須置低。在多個(gè)器件的配置過(guò)程中,第一個(gè)器件的nCE腳要置低,它的要連接到下一個(gè)器件的上,形成了一個(gè)鏈腳用JTAG編程模式下也需要將腳置低。這個(gè)腳帶了輸入B,持施密特觸發(fā)器的磁滯功能。、nCONFIG專用的輸入管腳。這個(gè)管腳是一個(gè)配置控制輸入腳。如果這個(gè)腳在用戶模式下被置低FPGA就會(huì)丟失掉它的配置數(shù)據(jù),并進(jìn)入一個(gè)復(fù)位狀態(tài),并將所有的I/O腳成三態(tài)。從電平跳變到高電平的過(guò)程會(huì)初始化重配置的過(guò)程。如果配置方案采用增強(qiáng)型的配置器件或EPC2,用戶可以nCONFIG腳接接到VCC或配置芯片的nINIT_CONF腳去個(gè)帶了輸入支持施密特觸發(fā)器磁滯功能際上用戶模式下,信號(hào)就是用來(lái)初始化重配置的。當(dāng)腳被置低后,初始化進(jìn)程就開(kāi)始了。當(dāng)nCONFIG腳被置低后,就復(fù)位了,并進(jìn)入了復(fù)位狀態(tài)nSTA和CONF_DONE腳置低,所有的腳進(jìn)入三態(tài)。信必須至少保持。當(dāng)nCONFIG又到高電平狀態(tài)后又釋放。重配置就開(kāi)始了。在實(shí)際應(yīng)用過(guò)程中可以將腳一個(gè)10K上拉電阻到。、DEV_OEI/O腳全局I/O使腳。在QuartusII軟中以能DEV_OE選,果使能了這一個(gè)功能,這個(gè)腳可以當(dāng)全局I/O使腳,這個(gè)腳的功能是,如果它被置低,所有的都入三態(tài)。75/107、INIT_DONEI/O腳漏極開(kāi)路的輸出腳。當(dāng)這個(gè)腳被使能后,該腳上從低到高的跳變指示PGA已進(jìn)入了用戶模式。如果INIT_DONE輸出腳被使能,在配置成以后,這個(gè)腳就不能被用做用戶I/O了。在里可以通過(guò)使能INIT_DONE輸出選項(xiàng)使能這個(gè)腳。76/108、nCEOI/O腳或輸出腳。當(dāng)配置完成后,這個(gè)腳會(huì)輸出低電平。在多個(gè)器件的配置過(guò)程中,這個(gè)腳會(huì)連接到下一個(gè)件

的nCE腳這個(gè)時(shí)候,它還需要在外面接一個(gè)10K的拉電阻到Vccio。多個(gè)器件的配置過(guò)程中,最后一個(gè)器件的可以浮空。如果想把這個(gè)腳當(dāng)成可用的I/O需要在軟件里面做一下設(shè)置。另外,就算是做I/O,也要等配置完成以后。82/121、nSTA這是一個(gè)專用的配置狀態(tài)腳。雙向腳,當(dāng)它是輸出腳時(shí),是漏極開(kāi)路的。在上電之后立將腳置成低電平,并在上電復(fù)位POR)完成之后,釋放它,它置為高電平。作為狀態(tài)輸出腳時(shí),在配置過(guò)程中如果有任何一個(gè)錯(cuò)誤發(fā)生了,nSTATUS腳會(huì)被置低。作為狀態(tài)輸入腳時(shí),在配置或初始化過(guò)程中,外部控制片可以將這個(gè)腳拉低,這時(shí)候就進(jìn)入錯(cuò)誤狀態(tài)。這個(gè)腳不能用作普通腳。nSTATUS腳須上拉一個(gè)10K歐電阻。83/123、CONF_DONE這是一個(gè)專用的配置狀態(tài)腳。雙向腳,當(dāng)它是輸出腳時(shí),是漏極開(kāi)路的。當(dāng)作為狀態(tài)輸出腳時(shí)在配置之前和過(guò)程中,它都被置為低電平。一旦配置數(shù)據(jù)接收完成,并且沒(méi)有任何錯(cuò)誤,初始化周期一開(kāi)始就會(huì)被釋放。當(dāng)作為狀態(tài)輸入腳時(shí),在所有數(shù)據(jù)都被接收后,要將它置為高電平。之后器件就開(kāi)初始化再進(jìn)入用戶模式。它不可以用作普通I/O來(lái)。這個(gè)腳外成也須接一個(gè)10K歐電阻。這些腳要接到零或電源,表示高電平或低電平。表用AS模式;表

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論