LCD-驅(qū)動(dòng)原理剖析課件_第1頁
LCD-驅(qū)動(dòng)原理剖析課件_第2頁
LCD-驅(qū)動(dòng)原理剖析課件_第3頁
LCD-驅(qū)動(dòng)原理剖析課件_第4頁
LCD-驅(qū)動(dòng)原理剖析課件_第5頁
已閱讀5頁,還剩127頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

LCD驅(qū)動(dòng)原理QA-QE李絢5GLCD驅(qū)動(dòng)原理5GTFT-LCD驅(qū)動(dòng)電路信號(hào)TFT-LCD驅(qū)動(dòng)電路模塊TFT-LCD驅(qū)動(dòng)電路信號(hào)第一部分TFT-LCD驅(qū)動(dòng)電路信號(hào)第一部分圖象表示規(guī)格名稱解像度長寬比ColorGraphicsAdapterCGA320×2008:5EnhancedGraphicsAdapterEGA640×35064:35VideoGraphicsArrayVGA640×4804:3SuperVGASVGA800×6004:3eXtendedGraphicsArrayXGA1024×7684:3EngineeringWorkStationSPARC1152×90032:25SuperXGASXGA1280×10245:4UltraXGAUXGA1600×12004:3HighDefinitionTVHDTV1920×108016:9QuadrableXGAQXGA2048×15364:316SVGA3200×24004:3液晶顯示器的圖象表示規(guī)格圖象表示規(guī)格名稱解像度長寬比ColorGraphicsATFT-LCD模塊電路驅(qū)動(dòng)方框圖DC/DCconverter

TimingControllerSourcedriverICGatedriverIC

InterfaceconnectordataTTL/LVDSTTL/RSDS/Mini-LVDSVddGammaLCCsVcomdataVcomstv,cpv

sth,cph,load,mpolTFT-LCD模塊電路驅(qū)動(dòng)方框圖DC/DCconvertVESA了解視頻電子標(biāo)準(zhǔn)協(xié)會(huì)(VideoElectronicsStandardsAssociation,VESA)是由代表來自世界各地的、享有投票權(quán)利的140多家成員公司的董事會(huì)領(lǐng)導(dǎo)的非盈利國際組織,總部設(shè)立于加利福尼亞州的Milpitas,自1989年創(chuàng)立以來,一直致力于制訂并推廣顯示相關(guān)標(biāo)準(zhǔn)。主頁:/

VESA總線(VedioElectronicStandardAssociation)是一個(gè)32位標(biāo)準(zhǔn)的計(jì)算機(jī)局部總線,是針對(duì)多媒體PC要求高速傳送活動(dòng)圖象的大量數(shù)據(jù)應(yīng)運(yùn)而生的。它的數(shù)據(jù)傳輸率最高可達(dá)132Mbytes/s。它的許多引線引自CPU,因而負(fù)載能力相對(duì)較差。隨著Pentium級(jí)計(jì)算機(jī)的不斷普及,PCI總線產(chǎn)品所占的市場份額日漸提高,VESA總線產(chǎn)品將面臨被淘汰的趨勢。

VESA了解VESA標(biāo)準(zhǔn)下TFT-LCD時(shí)序構(gòu)成

ActivepixelsT/LBorderB/RBorder數(shù)據(jù)信號(hào)同步信號(hào)后沿前沿解析度XGA@60HzXGA@75HzSXGA@60HzSXGA@75Hz行信號(hào)有效像素1024pixels1024pixels1280pixels1280pixels無效像素320pixels288pixels408pixels408pixels行右邊緣0pixels0pixels0pixel0pixel行前沿24pixels16pixels48pixels16pixelsSync寬度136pixels96pixels112pixels144pixels行后沿160pixels166pixels248pixels248pixels行左邊緣0pixels0pixels0pixel0pixel場信號(hào)有效行768lines768lines1024lines1024lines無效行38lines32lines42lines42lines場上邊緣0line0line0line0line場前沿3lines1lines1line1line場Sync寬度6lines3lines3lines3lines場后沿29lines28lines38lines38lines場下邊緣0line0line0line0line像素時(shí)鐘頻率65MHz(15.4nS)78.5MHz(12.7nS)108MHz(9.3nS)135MHz(7.4nS)VESA標(biāo)準(zhǔn)下TFT-LCD時(shí)序構(gòu)成ActivepixelTFT-LCDBlockInputSignal

TFT-LCD模塊輸入信號(hào)類型有:1)CMOS/TTL輸入信號(hào)2)低壓差分(LVDS)輸入信號(hào)信號(hào)分類:數(shù)據(jù)信號(hào),控制信號(hào),時(shí)鐘信號(hào)。其中數(shù)據(jù)信號(hào)即數(shù)字視頻信號(hào),轉(zhuǎn)移到顯示單元上即8Bit灰度數(shù)據(jù)。TFT-LCDBlockInputSignalTFCMOS/TTL輸入的數(shù)據(jù)信號(hào)線和T/CONPin是

1:1連接,控制信號(hào)和時(shí)鐘信號(hào)需要另外的通道輸入;信號(hào)線上3.3V代表數(shù)據(jù)“1”,0V代表數(shù)據(jù)“

0”。3.3V0V3.3V0VClockData‘0’‘1’CMOS/TTL信號(hào)CMOS/TTL3.3V0V3.3V0VClockData‘CMOS/TTL信號(hào)通信pin腳連接示意圖(單通道模式)TimingControllerR0R1..R6R7。。B0B1..B6B7。。。。。。G0G1..G6G7R通道G通道B通道CMOS/TTL信號(hào)通信pin腳連接示意圖(單通道模式)TiCMOS/TTL輸入數(shù)據(jù)結(jié)構(gòu)兩種模式對(duì)比CMOS/TTL單通道數(shù)據(jù)結(jié)構(gòu)CMOS/TTL雙通道數(shù)據(jù)結(jié)構(gòu)CMOS/TTL輸入數(shù)據(jù)結(jié)構(gòu)兩種模式對(duì)比CMOS/TTL單通Single-portmode&Dual-portmode在單通道模式時(shí),一個(gè)時(shí)鐘周期內(nèi),R、G、B三個(gè)獨(dú)立通道分別為R&G&B三個(gè)Dot傳遞一個(gè)灰度數(shù)據(jù),即一個(gè)完整的Pixel灰度。在雙通道模式時(shí),R、G、B三個(gè)獨(dú)立通道又被分別分為兩個(gè)奇偶通道,奇數(shù)通道為奇數(shù)像素傳遞數(shù)據(jù),偶數(shù)通道則為偶數(shù)像素傳遞數(shù)據(jù),一個(gè)時(shí)鐘周期內(nèi),同樣也是傳遞一個(gè)完整的Pixel灰度。雙通道增加了T/Con芯片的連接Pin數(shù),但是同樣也提高了數(shù)據(jù)傳輸速度。Single-portmode&Dual-portmTimingControllerPair1+Pair1-Pair2+Pair2-Pair3+Pair3-Pair4+Pair4–Clock0V1.2V0V1.2VData200mV200mV-++-‘0’‘1’對(duì)8bit灰度數(shù)據(jù)來說,在四對(duì)線上傳輸CMOS/TTL信號(hào),包括數(shù)據(jù)信號(hào),控制信號(hào)和時(shí)鐘信號(hào):R0~R7,B0~B7,G0~G7,Hsyc,Vsyc,DE;利用+Pair和-Pair之間的電壓差表示數(shù)據(jù)“1”,相反就是數(shù)據(jù)“0”。LVDS信號(hào)TimingControllerPair1+PairLVDS信號(hào)特征在一個(gè)時(shí)鐘周期內(nèi)每個(gè)通道連續(xù)傳送7Bit(R&G&B)。與TTL相比,信號(hào)線的引線數(shù)變少,TCON的尺寸大小就可以變小。與TTL信號(hào)相比,信號(hào)的振幅變小,減少EMI。LVDSSignal的認(rèn)識(shí)DifferentialSignal=(+Pair)-(-Pair)LVDS信號(hào)特征LVDSSignal的認(rèn)識(shí)LVDS信號(hào)傳輸示意圖傳輸8bit灰度數(shù)據(jù)需要四個(gè)差分通道,與CMOS/TTL信號(hào)傳輸?shù)膮^(qū)別就是RGB沒有獨(dú)立通道,通道0~3均可以傳輸RGB灰度數(shù)據(jù),且在一個(gè)周期內(nèi)傳輸一個(gè)完整的Pixel灰度數(shù)據(jù)。LVDS信號(hào)傳輸示意圖LVDS接口的數(shù)據(jù)格式LVDS接口的數(shù)據(jù)格式

CMOS/TTL信號(hào)傳輸采用并口方式,即8位灰度數(shù)據(jù)同時(shí)通過并行線進(jìn)行傳送,這樣數(shù)據(jù)傳送速度大大提高,但并行傳送的線路長度受到限制,因?yàn)殚L度增加,干擾就會(huì)增加,數(shù)據(jù)也就容易出錯(cuò)。LVDS信號(hào)傳輸采用多通道串口方式。串口是每條通道順序傳輸8位灰度數(shù)據(jù)。但是并口并不比串口傳輸速度快,由于8位通道之間的互相干擾,傳輸時(shí)速度就受到了限制。而且當(dāng)傳輸出錯(cuò)時(shí),要同時(shí)重新傳8個(gè)位的數(shù)據(jù)。串口沒有干擾,傳輸出錯(cuò)后重發(fā)一位就可以了。所以要比并口快。再加上LVDS信號(hào)有四條通道傳輸8位數(shù)據(jù),這樣比CMOS/TTL傳輸通道要快許多。

CMOS/TTL信號(hào)傳輸采用并口方式,即8位灰度數(shù)據(jù)TFT-LCD模塊接口的比較TFT-LCD模塊接口的比較T/CON的定義T/CON:TimingController的簡寫,信號(hào)控制器。將從外部供給的數(shù)據(jù)信號(hào)、控制信號(hào)以及時(shí)鐘信號(hào)分別轉(zhuǎn)換成適合于驅(qū)動(dòng)IC的數(shù)據(jù)信號(hào)、控制信號(hào)、時(shí)鐘信號(hào)。它的功能是色度控制和時(shí)序控制。ControlSignal

的種類ForSourceDriverICSTH(StartHorizontal):行數(shù)據(jù)的開始信號(hào)CPH(ClockPulseHorizontal):源驅(qū)動(dòng)器的時(shí)鐘信號(hào)(數(shù)據(jù)的同步信號(hào))TPorLoad(DataOutputfromDriverICtoPanel):數(shù)據(jù)從源驅(qū)動(dòng)器到顯示器的輸出信號(hào)MPOL(DataPolarityInversion):為了防止液晶老化,在液晶上的電壓要求極性反轉(zhuǎn)ForGateDriverICSTV(StartVertical):Gate開始CPV(ClockPulseVertical):Gate的同期信號(hào)OE1(OutputEnable):GateOutputControlOE2(MultiLevelGate):多灰度等級(jí)用的信號(hào)T/CON的定義ControlSignal的種類驅(qū)動(dòng)原理——驅(qū)動(dòng)原理1.輸入到T/CON的信號(hào):(1)TTL(TransistorTransistorLogic)輸入

Data與

T/CONPin以

1:1Connecting并行方式傳輸,在一個(gè)Clock內(nèi)同時(shí)傳輸6Bit數(shù)據(jù)3.3V0V3.3V0VClockData‘0’‘1’驅(qū)動(dòng)原理——驅(qū)動(dòng)原理1.輸入到T/CON的信號(hào):(2)LVDS(LowVoltageDifferentialSignal)Clock0V1.2V0V1.2VData200mV200mV-++-‘0’‘1’在Clock1Period內(nèi),有7個(gè)Bit成Serial傳送。+Pair在–Pair之上時(shí)取

1的值,相反取0的值。與TTL相比,信號(hào)的線數(shù)減少,因此T/CON的Size小。與TTL相比,Signal的振幅要小,因此對(duì)

EMI有利.驅(qū)動(dòng)原理——驅(qū)動(dòng)原理(2)LVDS(LowVoltageDifferenti驅(qū)動(dòng)原理——驅(qū)動(dòng)原理TTLMini-LVDSRSDSClkROGOBOREGEBE6666661Dot線數(shù):6lineClock=67.5MhzRGBR0G0B0R1G1B1R2G2B2R3G3B3R4G4B4R5G5B51Dot線數(shù):1pair(2line)Clock=67.5*3=202.5MhzR

R1G,B1Dot線數(shù):3pair(6line)Clock=67.5MhzR0

R3R2

R5R4同樣3Pair1Dot1PixelRisingFalling2.從T/Con輸出的信號(hào)驅(qū)動(dòng)原理——驅(qū)動(dòng)原理TTLMini-LVDSRSParameterTTLMini-LVDSRSDSSignalTTLdifferentialsignaldifferentialsignalPowerhighlowlowTransferlines6lines1pair(2lines)3pair(6lines)Clock67.5MHz202.5MHz67.5MHzNoiseweakstrongstrongEMIbadgoodGoodTransfermethodparallelserialParallel&serialRemarke.g.SXGA,6bit,75Hz驅(qū)動(dòng)原理——驅(qū)動(dòng)原理ParameterTTLMini-LVDSRSDSSignaResolution分辨率有效像素區(qū)域TotalScreen全屏H-sync@60Hz一行掃描時(shí)間SystemClockFrequency系統(tǒng)時(shí)鐘頻率DotClock@DualPortNo.ofSourceNo.ofGate@480@645@256SVGA800*6001056*62826.54μs40MHz20MHz543XGA1024*7681344*80620.68μs65MHz32.5MHz753SXGA1280*10241696*106615.64μs108MHz54MHz864SXGA+1400*10501890*109615.21μs124MHz62MHz975QVGA1280*9601728*100016.67μs104MHz52MHz864UXGA1600*12002112*125013.34μs158MHz79MHz1085QXGA2048*1536----13106每一幀的時(shí)間為

1/60=16.67ms一行掃描時(shí)間=[1/60]/1066=15.64us系統(tǒng)時(shí)鐘頻率=(15.64us/1696)-1=108MHzResolutionTotalScreenH-sync@6驅(qū)動(dòng)原理——同期信號(hào)6個(gè)同期控制信號(hào)解釋1.STV(Startvertical):一列的開始信號(hào),同樣也是一幀的開始信號(hào)。2.CPV(Clockpulsevertical):

列的時(shí)鐘脈沖信號(hào)。每個(gè)CPV脈沖過來時(shí),打開一行TFT開關(guān)。3.STH(StartHorizontal):

水平數(shù)據(jù)的開始信號(hào),代表了一行的開始。所以兩個(gè)脈沖間隔時(shí)間即為掃描一行的時(shí)間,頻率與CPV相同。4.CPH(Clockpulsehorizontal):

水平的時(shí)鐘脈沖信號(hào)。每個(gè)CPH脈沖過來時(shí)為一個(gè)Dot像素電極充電,實(shí)現(xiàn)該像素的顯示。5.Load(DataoutputfromDriverICtopanel):

Data輸出控制信號(hào)。下降沿到來時(shí),行數(shù)據(jù)從DriverIC傳送到Panel上。所以兩個(gè)脈沖間隔時(shí)間為掃描一行的時(shí)間,與CPV,SPH頻率相同6.MPOL(DataPolarityInversion):

極性反轉(zhuǎn)控制信號(hào)。當(dāng)Load下降沿到達(dá)時(shí),Data的極性根據(jù)MPOL極性進(jìn)行反轉(zhuǎn)。驅(qū)動(dòng)原理——同期信號(hào)6個(gè)同期控制信號(hào)解釋1.STDE(DataEnable)STHCPHTPorLoadMPOLActiveAreaHorizontalBlankingAreaDataOutput各控制和數(shù)據(jù)信號(hào)時(shí)序圖

ForSourceDriverIC

DESTHCPHTPorMPOLActiveAreaHoSTVCPVOE1OE2Gate1Gate2

ForGate

DriverICSTVCPVOE1OE2Gate1Gate2CPVGate1Gate2TPDataData

DataOutput&GateOutput

CPVGate1Gate2TPDataDataCPVCPVSTVSTHTPPanel1st2ndPanel3rd

ControlSignal控制像素顯示示意圖

CPVCPVSTVSTHTPPanel1st2ndPanelSTVSTVistheVerticalStartingSignal,everySTVpulsewillstartoneframe.SoitsfrequencyisthesameasFramefreq.60HZ驅(qū)動(dòng)原理——驅(qū)動(dòng)原理STVSTVistheVerticalStCPVCPVistheVerticalPulseSignal,everyCpvpulsewillopenonelineofallTFTchannels.64KHZ驅(qū)動(dòng)原理——同期信號(hào)CPVCPVistheVerticalPuCPHCPHistheHorizontalPulseSignal,everyCPHpulsewillstartonepixeldatastorage.驅(qū)動(dòng)原理——同期信號(hào)CPHCPHistheHorizontalLOADLOADistheDataOutputSignal.Whenthefallingedgeiscomingout,thedatawillbesentfromDriver-ICtopanel.64KHZ驅(qū)動(dòng)原理——同期信號(hào)LOADLOADistheDataOuMPOLMpolisthepolaritycontrolSignalwhichjudgedtheoutputvoltagepolaritytothepanel.16KHZ驅(qū)動(dòng)原理——同期信號(hào)MPOLMpolisthepolarity信號(hào)比較1.STVVSCPV:SXGA60HZSTV60HZCPV64KHZ信號(hào)比較1.STVVSCPV:SXGA60HZSTV驅(qū)動(dòng)原理——同期信號(hào)2.LOADVSMPOL:SXGA60HZLOAD64KHZ16KHZMPOL結(jié)論:采用1+2dot或2dot翻轉(zhuǎn)方式。驅(qū)動(dòng)原理——同期信號(hào)2.LOADVSMPO同期信號(hào)頻率計(jì)算我們采用SXGA,6BIT,60HZ,以TTL信號(hào)點(diǎn)翻轉(zhuǎn)方式為例,來介紹幾個(gè)同期信號(hào)頻率的計(jì)算。1.CPH:1688*1066*60=108MHZ2.STH:1066*60=64KHZ3.STV:60HZ4.CPV:1066*60=64KHZ5.LOAD:1066*60=64KHZ6.MPOL:1066*60/2=32KHZSXGA:1280*1024VESA:1688*1066…………………………OneFrameCph16881066STHCPVLOADSTV同期信號(hào)頻率計(jì)算我們采用SXGA,6BIT,60HZ,以T第二部分TFT-LCD驅(qū)動(dòng)電路模塊第二部分LVDSconnector給PCBA提供視頻信號(hào)和工作電壓VDD,VDDtypicalvalue為5V。如果VDD不正常,會(huì)直接導(dǎo)致電路驅(qū)動(dòng)不良。LCDPanel功耗計(jì)算:VDD*IDD在不影響畫面質(zhì)量的前提下,當(dāng)然是功耗越低越好。一、DC/DCBlockLVDSconnectorLCDPanel功耗計(jì)算:一、

電源(VDD)輸入電路部分電源的輸入部分是指從模塊連接器輸入,用來產(chǎn)生模擬電源(AVDD)和數(shù)字電源(DVDD)1)Poly

Switch

作用:防止電源負(fù)載過電流2)3端濾波器

作用:分離噪聲

3)旁路電容

作用:減少噪聲,減小ACRipple電源(VDD)輸入電路部分VDD/DVDD

LDO電路

DVDD:DC/DC模塊輸入電壓,由VDD生成的數(shù)字電源。用于各IC和Driver-IC工作電壓。標(biāo)稱值為3.3V。該電路主要模塊為IC4(RT9164)

VDD/DVDDLDO電路LDO是一個(gè)降壓型的DC/DC轉(zhuǎn)換器。LDO的工作原理是通過負(fù)反饋調(diào)整輸出電流使輸出電壓保持不變。

BasicAdjustableRegulator&CircuitBasicAdjustableRegulator&CDC/DC

BlockVON:DC/DC模塊輸出電壓,提供給Gate-Driver-IC用于打開TFT開關(guān)標(biāo)稱值為25v。VOFF:DC/DC模塊輸出電壓,提供給Gate-Driver-IC用于關(guān)閉TFT開關(guān).標(biāo)稱值為-8V.VON1:DC/DC模塊輸出電壓,為MLG模塊提供電源.AVDD:DC/DC模塊輸出電壓,用作模擬電源.標(biāo)稱值為12v.AVDD主要用在源驅(qū)動(dòng)器,Gamma校正電源,Vcom數(shù)字調(diào)節(jié)電路電源(IC7)。DC/DCBlockPCBpictureDC/DCBlockDC/DCBlock電路中主要芯片有IC2(EL7516),IC3(Sl431B)。VOFFVONAVDDVDDDVDDIC2電路中主要芯片有IC2(EL7516),IC3(Sl431BIC2:PWM(脈沖寬度調(diào)制)ICPin描述:其中VIN(Inputport)為VDD,VOUT(Outputport)為AVDD。1)VC:Compensationpin.內(nèi)部誤差放大器補(bǔ)償引腳輸出.COMP和地之間連接一個(gè)串聯(lián)的RC。2)FB:電壓反饋引腳,F(xiàn)B調(diào)整電壓(參考電壓)的標(biāo)稱值為1.294V。在升壓調(diào)節(jié)器輸出(VOUT)和AGND之間連接外部電阻分壓器,中心抽頭連接至FB。分壓器須靠近IC放置,并減小引線面積,以降低噪聲耦合。3)SHDN*:關(guān)斷控制輸入引腳。驅(qū)動(dòng)SHDN*至低電平可關(guān)閉IC。4)GND:AGND&PGNDpin.模擬地和功率地。5)SW:Powerswitchpin.連接至IC內(nèi)部MOSFET的漏極。將電感/整流二極管連接點(diǎn)接至SW,并盡可能減小引線面積,以降低EMI。6)VIN:模擬電源輸入引腳。通過一個(gè)電阻接入VDD,并采用最小1uF的陶瓷電容直接旁路至GND。7)LB1:FSEL(Frequencyselect)pin.該引腳為低電平時(shí),振蕩器頻率設(shè)置為640KHz;為高電平時(shí),頻率為1.2MHz。該輸入具有6uA的下拉電流。IC2:PWM(脈沖寬度調(diào)制)IC8)LB0:Soft-startcontrolpin.軟啟動(dòng)控制引腳。在該引腳連接一個(gè)軟啟動(dòng)電容(CSS),如果不需要軟啟動(dòng)可將該引腳開路。軟啟動(dòng)電容以4uA固定電流充電,經(jīng)過限流時(shí)間t=2.4*105CSS后,SS引腳電壓充至1.5V,達(dá)到滿電流限。當(dāng)SHDN*為低電平時(shí),軟啟動(dòng)電容被放電到地電位。當(dāng)SHDN*變?yōu)楦唠娖綍r(shí),軟啟動(dòng)電容首先充至0.4V,然后開始軟啟動(dòng)過程。PCB原理圖中VDD/AVDDBlock電路整理如下圖,比較直觀便于分析。8)LB0:Soft-startcontrolpin.軟+-PWMVINLDCoutRload<CurrentModeBoostRegulator>+-VINLCoutRloadXLDVIN+-Cout

<FirstCycle>

<SecondCycle>+Vout-+Vout-D:DutyCycleofTheSwitch脈沖調(diào)制集成電路PWMIC輸出電壓+PWMVINLDCoutRload<CurrentMoVbVc≒Va+Vb

VaVc正電壓的電荷泵電路正電荷泵:跨接電容A端通過二極管接Va,另一端B端接振幅Vb的PWM方波。當(dāng)B點(diǎn)電位為0時(shí),A點(diǎn)電位為Va,即VAB=Va;當(dāng)B點(diǎn)電位上升至Vb時(shí),因?yàn)殡娙輧啥穗妷翰荒芡蛔?,兩端的電壓差維持在VAB=Va,此時(shí)A點(diǎn)電位上升為Vb+Va。所以,A點(diǎn)的電壓就是一個(gè)PWM方波,最大值是Vb+Va,最小值是Va。(假設(shè)二極管為理想二極管)VbVc≒Va+VbVaVc正電壓的電荷泵電路正電負(fù)電壓的電荷泵電路負(fù)電荷泵:跨接電容A端通過二極管接Va,另一端B端接振幅Vb的PWM方波。當(dāng)B點(diǎn)電位為Vb時(shí),A點(diǎn)電位為Va,即VAB=Va-Vb;當(dāng)B點(diǎn)電位下降至0時(shí),因?yàn)殡娙輧啥穗妷翰荒芡蛔?,兩端的電壓差維持在VAB=Va-Vb,此時(shí)A點(diǎn)電位為Va-Vb。所以,A點(diǎn)的電壓就是一個(gè)PWM方波,最大值是Va,最小值是Va-Vb。(假設(shè)二極管為理想二極管)VbVaVc≒Va-Vb

Vc負(fù)電壓的電荷泵電路負(fù)電荷泵:VbVaVc≒Va-Vb先了解MLG電路的作用,應(yīng)先知道Flicker現(xiàn)象的原理。極性變換:液晶分子不能夠一直固定在某一個(gè)電壓不變,不然時(shí)間久了,即使將電壓取消掉,液晶分子會(huì)因?yàn)樘匦缘钠茐?,而無法再因應(yīng)電場的變化來轉(zhuǎn)動(dòng),以形成不同的階。液晶顯示器內(nèi)的顯示電壓就分成了兩種極性,一個(gè)是正極性,而另一個(gè)是負(fù)極性。當(dāng)顯示電極的電壓高于公用電極電壓時(shí),就稱之為正極性。而當(dāng)顯示電極的電壓低于公用電極的電壓時(shí),就稱之為負(fù)極性。不管是正極性或是負(fù)極性,都會(huì)有一組相同亮度的灰階。

FirstFrame(+)SecondFrame(-)+++-+--+-++-+--+-++-+--+-++-+--+-++-+--+-++-+--+-+-++-++-++-+-+-+-+-----Name++++++++++++------------FrameInversionLineInversionColumnInversionDotInversion二、MLGBlock先了解MLG電路的作用,應(yīng)先知道FlickerFirstF所謂Flicker的現(xiàn)象,就是當(dāng)你看液晶顯示器的畫面上時(shí),畫面會(huì)有閃爍的感覺。正負(fù)極性的同一灰階電壓有差別(差別原因開態(tài)電流,正負(fù)極性變換時(shí),充電效率并不同),當(dāng)然灰階的感覺也就不一樣。在不停切換畫面的情況下,由于正負(fù)極性畫面交替出現(xiàn),就會(huì)感覺到Flicker的存在。

Flicker現(xiàn)象最容易發(fā)生在使用幀反轉(zhuǎn)的極性變換方式,因?yàn)閹崔D(zhuǎn)整個(gè)畫面都是同一極性,當(dāng)這次畫面是正極性時(shí),下次整個(gè)畫面就都變成了是負(fù)極性。假若你是使用common電壓固定的方式來驅(qū)動(dòng),而common電壓又有了一點(diǎn)誤差,這時(shí)候正負(fù)極性的同一灰階電壓便會(huì)有差別,整個(gè)一幀畫面的像素顯示也都有差別。

所謂Flicker的現(xiàn)象,就是當(dāng)你看液晶顯示器的畫面上時(shí),畫而其它面板的極性變換方式,雖然也會(huì)有此flicker的現(xiàn)象,但由于它不像幀反轉(zhuǎn)是同時(shí)整個(gè)畫面一齊變換極性,只有一行或是一列,甚至于是一個(gè)點(diǎn)變化極性而已。因?yàn)榉崔D(zhuǎn)頻率很高(微秒計(jì)),以人眼的感覺來說,就會(huì)比較不明顯。至于crosstalk的現(xiàn)象,它指的就是相鄰的點(diǎn)之間,要顯示的資料會(huì)影響到對(duì)方,以致于顯示的畫面會(huì)有不正確的狀況。雖然crosstalk的現(xiàn)象成因有很多種,只要相鄰點(diǎn)的極性不一樣,便可以減低此一現(xiàn)象的發(fā)生。綜合這些特性,點(diǎn)反轉(zhuǎn)的優(yōu)勢就很明顯了。OT目前采用的反轉(zhuǎn)方式是以前知道調(diào)節(jié)Vcom是為了減弱Flicker現(xiàn)象,其實(shí)這樣理解是誤區(qū),F(xiàn)licker現(xiàn)象是Panel工藝上的問題,調(diào)節(jié)Vcom只是為了讓屏幕中心位置Flicker現(xiàn)象變?nèi)?,改變中心部位的畫質(zhì)就可以適應(yīng)人們的視覺效果了。++----++++----++++----++而其它面板的極性變換方式,雖然也會(huì)有此flicker的現(xiàn)象,驅(qū)動(dòng)電壓波形示意圖Vkb=Vd-Vp。由于寄生電容的存在,Pixel上的電壓與Vd充電電壓存在一定的偏差,因?yàn)樵诔潆娊Y(jié)束后,寄生電容會(huì)分流一部分電荷,這便使得Vp小于Vd。差值變?yōu)椤鱒p。

驅(qū)動(dòng)電壓波形示意圖Vkb=Vd-Vp。由于寄生電容的存在,OE2-+-通過op-amp的反轉(zhuǎn)增大,可將OE2signal變化成與Out相同的波型。-將Out波型和DC電壓相結(jié)合,提高Out波型的電壓Level。-將Levelup的波型輸入到GateDriverIC。OutMLG構(gòu)成電路OE2--通過op-amp的反轉(zhuǎn)增大,可將OE2signOE2MLGMLGGateoutput波形OE2MLGMLGGateoutput波形MLG電路MLG是

Multilevelgate的簡寫,Gate開啟電壓由2個(gè)level的VGH構(gòu)成。由于在H_L時(shí),TFT還沒有關(guān)斷.這時(shí)在t3區(qū)間發(fā)生Recharging,可得到ΔVp減小的效果Vgh21Ht2t3VcomVdataVgh1VglMLG電路Vgh21Ht2t3VcomVdataVgh1VgOE2=4v,VON1=12.75v,MLG=26v。合成后的VON開啟電壓如圖所示。LCD_驅(qū)動(dòng)原理剖析課件Gamma電路主要為灰度級(jí)提供14個(gè)基準(zhǔn)電壓。SourceDriverIC依據(jù)這14個(gè)基準(zhǔn)電壓并通過內(nèi)部的電阻網(wǎng)絡(luò)產(chǎn)生各個(gè)灰度等級(jí)的電壓并準(zhǔn)確輸出。下面列表為HT190WG1-100的Typical值。V1 GMA111.72vV8GMA85.91vV2 GMA211.38vV9GMA95.29vV3 GMA39.15vV10GMA104.15vV4 GMA48.67vV11GMA113.71vV5 GMA58.31vV12GMA123.15vV6 GMA67.29vV13GMA130.94vV7 GMA76.7vV14GMA140.32v三、Gamma,Vcom三、Gamma,VcomGamma電壓產(chǎn)生電路Gamma電壓產(chǎn)生電路V3V4V5V6V10V11V12V13AVDDGMAAVDDGMAIC6V9V14V2V1V7V8Vcom電路圖整理簡化后如下圖V3V4V5V6V10V11V12V13AVDDGMACostDown后的Gamma電路。去掉了IC6。CostDown后的GammaGamma1~與GrayLevel的對(duì)應(yīng)關(guān)系:

V1、V14:L0;V2、V13:L1;V3、V12:L16;V4、V14:L32;

V5、V10:L48;V6、V9:L62;V7、V8:L63;

其余灰階由IC內(nèi)部電路(固定電阻串)內(nèi)插產(chǎn)生。即只要V1~V14確定了,

LCDPanel各個(gè)灰度電壓也就確定了。GammaTuning就是要根據(jù)V-Tcurve和Gamma曲線確定V1~V14的優(yōu)化值。

CostDown后的電路就是由16個(gè)下拉電阻分壓得到,省去了IC的費(fèi)用,但同時(shí)也降低了Gamma電壓輸出的穩(wěn)定性,且由于V4、V7、V8、V11也都是電阻分壓得到,而不是IC穩(wěn)定輸出,所以電阻較多會(huì)使得GammaTuning不穩(wěn)定性增加。Gamma1~與GrayLevel的對(duì)應(yīng)關(guān)系:

V1、VGamma曲線

人的視角特性是雖然對(duì)暗畫面的亮度差比較容易區(qū)分,但對(duì)亮畫面的亮度差的不容易區(qū)分8Bit灰度數(shù)據(jù)透過率公式6Bit灰度數(shù)據(jù)透過率公式左圖為6Bit灰度數(shù)據(jù)Gamma曲線。Gamma曲線8Bit灰度數(shù)據(jù)透過率公Panel的

V-T特性為了設(shè)定適當(dāng)?shù)腉rayScale,應(yīng)以Panel的V-T特性為基礎(chǔ),進(jìn)行GammaCorrection。Panel的V-T特性為了設(shè)定適當(dāng)?shù)腉rayScaleVcom電路

由于ΔVp,引起理論性的Vcom電壓與實(shí)際適用的Vcom電壓的電壓差-有必要將Flicker最小化來調(diào)節(jié)Vcom.

-+VcomVDDVcom電路

由于ΔVp,引起理論性的VcoThankyou!LCD_驅(qū)動(dòng)原理剖析課件LCD驅(qū)動(dòng)原理QA-QE李絢5GLCD驅(qū)動(dòng)原理5GTFT-LCD驅(qū)動(dòng)電路信號(hào)TFT-LCD驅(qū)動(dòng)電路模塊TFT-LCD驅(qū)動(dòng)電路信號(hào)第一部分TFT-LCD驅(qū)動(dòng)電路信號(hào)第一部分圖象表示規(guī)格名稱解像度長寬比ColorGraphicsAdapterCGA320×2008:5EnhancedGraphicsAdapterEGA640×35064:35VideoGraphicsArrayVGA640×4804:3SuperVGASVGA800×6004:3eXtendedGraphicsArrayXGA1024×7684:3EngineeringWorkStationSPARC1152×90032:25SuperXGASXGA1280×10245:4UltraXGAUXGA1600×12004:3HighDefinitionTVHDTV1920×108016:9QuadrableXGAQXGA2048×15364:316SVGA3200×24004:3液晶顯示器的圖象表示規(guī)格圖象表示規(guī)格名稱解像度長寬比ColorGraphicsATFT-LCD模塊電路驅(qū)動(dòng)方框圖DC/DCconverter

TimingControllerSourcedriverICGatedriverIC

InterfaceconnectordataTTL/LVDSTTL/RSDS/Mini-LVDSVddGammaLCCsVcomdataVcomstv,cpv

sth,cph,load,mpolTFT-LCD模塊電路驅(qū)動(dòng)方框圖DC/DCconvertVESA了解視頻電子標(biāo)準(zhǔn)協(xié)會(huì)(VideoElectronicsStandardsAssociation,VESA)是由代表來自世界各地的、享有投票權(quán)利的140多家成員公司的董事會(huì)領(lǐng)導(dǎo)的非盈利國際組織,總部設(shè)立于加利福尼亞州的Milpitas,自1989年創(chuàng)立以來,一直致力于制訂并推廣顯示相關(guān)標(biāo)準(zhǔn)。主頁:/

VESA總線(VedioElectronicStandardAssociation)是一個(gè)32位標(biāo)準(zhǔn)的計(jì)算機(jī)局部總線,是針對(duì)多媒體PC要求高速傳送活動(dòng)圖象的大量數(shù)據(jù)應(yīng)運(yùn)而生的。它的數(shù)據(jù)傳輸率最高可達(dá)132Mbytes/s。它的許多引線引自CPU,因而負(fù)載能力相對(duì)較差。隨著Pentium級(jí)計(jì)算機(jī)的不斷普及,PCI總線產(chǎn)品所占的市場份額日漸提高,VESA總線產(chǎn)品將面臨被淘汰的趨勢。

VESA了解VESA標(biāo)準(zhǔn)下TFT-LCD時(shí)序構(gòu)成

ActivepixelsT/LBorderB/RBorder數(shù)據(jù)信號(hào)同步信號(hào)后沿前沿解析度XGA@60HzXGA@75HzSXGA@60HzSXGA@75Hz行信號(hào)有效像素1024pixels1024pixels1280pixels1280pixels無效像素320pixels288pixels408pixels408pixels行右邊緣0pixels0pixels0pixel0pixel行前沿24pixels16pixels48pixels16pixelsSync寬度136pixels96pixels112pixels144pixels行后沿160pixels166pixels248pixels248pixels行左邊緣0pixels0pixels0pixel0pixel場信號(hào)有效行768lines768lines1024lines1024lines無效行38lines32lines42lines42lines場上邊緣0line0line0line0line場前沿3lines1lines1line1line場Sync寬度6lines3lines3lines3lines場后沿29lines28lines38lines38lines場下邊緣0line0line0line0line像素時(shí)鐘頻率65MHz(15.4nS)78.5MHz(12.7nS)108MHz(9.3nS)135MHz(7.4nS)VESA標(biāo)準(zhǔn)下TFT-LCD時(shí)序構(gòu)成ActivepixelTFT-LCDBlockInputSignal

TFT-LCD模塊輸入信號(hào)類型有:1)CMOS/TTL輸入信號(hào)2)低壓差分(LVDS)輸入信號(hào)信號(hào)分類:數(shù)據(jù)信號(hào),控制信號(hào),時(shí)鐘信號(hào)。其中數(shù)據(jù)信號(hào)即數(shù)字視頻信號(hào),轉(zhuǎn)移到顯示單元上即8Bit灰度數(shù)據(jù)。TFT-LCDBlockInputSignalTFCMOS/TTL輸入的數(shù)據(jù)信號(hào)線和T/CONPin是

1:1連接,控制信號(hào)和時(shí)鐘信號(hào)需要另外的通道輸入;信號(hào)線上3.3V代表數(shù)據(jù)“1”,0V代表數(shù)據(jù)“

0”。3.3V0V3.3V0VClockData‘0’‘1’CMOS/TTL信號(hào)CMOS/TTL3.3V0V3.3V0VClockData‘CMOS/TTL信號(hào)通信pin腳連接示意圖(單通道模式)TimingControllerR0R1..R6R7。。B0B1..B6B7。。。。。。G0G1..G6G7R通道G通道B通道CMOS/TTL信號(hào)通信pin腳連接示意圖(單通道模式)TiCMOS/TTL輸入數(shù)據(jù)結(jié)構(gòu)兩種模式對(duì)比CMOS/TTL單通道數(shù)據(jù)結(jié)構(gòu)CMOS/TTL雙通道數(shù)據(jù)結(jié)構(gòu)CMOS/TTL輸入數(shù)據(jù)結(jié)構(gòu)兩種模式對(duì)比CMOS/TTL單通Single-portmode&Dual-portmode在單通道模式時(shí),一個(gè)時(shí)鐘周期內(nèi),R、G、B三個(gè)獨(dú)立通道分別為R&G&B三個(gè)Dot傳遞一個(gè)灰度數(shù)據(jù),即一個(gè)完整的Pixel灰度。在雙通道模式時(shí),R、G、B三個(gè)獨(dú)立通道又被分別分為兩個(gè)奇偶通道,奇數(shù)通道為奇數(shù)像素傳遞數(shù)據(jù),偶數(shù)通道則為偶數(shù)像素傳遞數(shù)據(jù),一個(gè)時(shí)鐘周期內(nèi),同樣也是傳遞一個(gè)完整的Pixel灰度。雙通道增加了T/Con芯片的連接Pin數(shù),但是同樣也提高了數(shù)據(jù)傳輸速度。Single-portmode&Dual-portmTimingControllerPair1+Pair1-Pair2+Pair2-Pair3+Pair3-Pair4+Pair4–Clock0V1.2V0V1.2VData200mV200mV-++-‘0’‘1’對(duì)8bit灰度數(shù)據(jù)來說,在四對(duì)線上傳輸CMOS/TTL信號(hào),包括數(shù)據(jù)信號(hào),控制信號(hào)和時(shí)鐘信號(hào):R0~R7,B0~B7,G0~G7,Hsyc,Vsyc,DE;利用+Pair和-Pair之間的電壓差表示數(shù)據(jù)“1”,相反就是數(shù)據(jù)“0”。LVDS信號(hào)TimingControllerPair1+PairLVDS信號(hào)特征在一個(gè)時(shí)鐘周期內(nèi)每個(gè)通道連續(xù)傳送7Bit(R&G&B)。與TTL相比,信號(hào)線的引線數(shù)變少,TCON的尺寸大小就可以變小。與TTL信號(hào)相比,信號(hào)的振幅變小,減少EMI。LVDSSignal的認(rèn)識(shí)DifferentialSignal=(+Pair)-(-Pair)LVDS信號(hào)特征LVDSSignal的認(rèn)識(shí)LVDS信號(hào)傳輸示意圖傳輸8bit灰度數(shù)據(jù)需要四個(gè)差分通道,與CMOS/TTL信號(hào)傳輸?shù)膮^(qū)別就是RGB沒有獨(dú)立通道,通道0~3均可以傳輸RGB灰度數(shù)據(jù),且在一個(gè)周期內(nèi)傳輸一個(gè)完整的Pixel灰度數(shù)據(jù)。LVDS信號(hào)傳輸示意圖LVDS接口的數(shù)據(jù)格式LVDS接口的數(shù)據(jù)格式

CMOS/TTL信號(hào)傳輸采用并口方式,即8位灰度數(shù)據(jù)同時(shí)通過并行線進(jìn)行傳送,這樣數(shù)據(jù)傳送速度大大提高,但并行傳送的線路長度受到限制,因?yàn)殚L度增加,干擾就會(huì)增加,數(shù)據(jù)也就容易出錯(cuò)。LVDS信號(hào)傳輸采用多通道串口方式。串口是每條通道順序傳輸8位灰度數(shù)據(jù)。但是并口并不比串口傳輸速度快,由于8位通道之間的互相干擾,傳輸時(shí)速度就受到了限制。而且當(dāng)傳輸出錯(cuò)時(shí),要同時(shí)重新傳8個(gè)位的數(shù)據(jù)。串口沒有干擾,傳輸出錯(cuò)后重發(fā)一位就可以了。所以要比并口快。再加上LVDS信號(hào)有四條通道傳輸8位數(shù)據(jù),這樣比CMOS/TTL傳輸通道要快許多。

CMOS/TTL信號(hào)傳輸采用并口方式,即8位灰度數(shù)據(jù)TFT-LCD模塊接口的比較TFT-LCD模塊接口的比較T/CON的定義T/CON:TimingController的簡寫,信號(hào)控制器。將從外部供給的數(shù)據(jù)信號(hào)、控制信號(hào)以及時(shí)鐘信號(hào)分別轉(zhuǎn)換成適合于驅(qū)動(dòng)IC的數(shù)據(jù)信號(hào)、控制信號(hào)、時(shí)鐘信號(hào)。它的功能是色度控制和時(shí)序控制。ControlSignal

的種類ForSourceDriverICSTH(StartHorizontal):行數(shù)據(jù)的開始信號(hào)CPH(ClockPulseHorizontal):源驅(qū)動(dòng)器的時(shí)鐘信號(hào)(數(shù)據(jù)的同步信號(hào))TPorLoad(DataOutputfromDriverICtoPanel):數(shù)據(jù)從源驅(qū)動(dòng)器到顯示器的輸出信號(hào)MPOL(DataPolarityInversion):為了防止液晶老化,在液晶上的電壓要求極性反轉(zhuǎn)ForGateDriverICSTV(StartVertical):Gate開始CPV(ClockPulseVertical):Gate的同期信號(hào)OE1(OutputEnable):GateOutputControlOE2(MultiLevelGate):多灰度等級(jí)用的信號(hào)T/CON的定義ControlSignal的種類驅(qū)動(dòng)原理——驅(qū)動(dòng)原理1.輸入到T/CON的信號(hào):(1)TTL(TransistorTransistorLogic)輸入

Data與

T/CONPin以

1:1Connecting并行方式傳輸,在一個(gè)Clock內(nèi)同時(shí)傳輸6Bit數(shù)據(jù)3.3V0V3.3V0VClockData‘0’‘1’驅(qū)動(dòng)原理——驅(qū)動(dòng)原理1.輸入到T/CON的信號(hào):(2)LVDS(LowVoltageDifferentialSignal)Clock0V1.2V0V1.2VData200mV200mV-++-‘0’‘1’在Clock1Period內(nèi),有7個(gè)Bit成Serial傳送。+Pair在–Pair之上時(shí)取

1的值,相反取0的值。與TTL相比,信號(hào)的線數(shù)減少,因此T/CON的Size小。與TTL相比,Signal的振幅要小,因此對(duì)

EMI有利.驅(qū)動(dòng)原理——驅(qū)動(dòng)原理(2)LVDS(LowVoltageDifferenti驅(qū)動(dòng)原理——驅(qū)動(dòng)原理TTLMini-LVDSRSDSClkROGOBOREGEBE6666661Dot線數(shù):6lineClock=67.5MhzRGBR0G0B0R1G1B1R2G2B2R3G3B3R4G4B4R5G5B51Dot線數(shù):1pair(2line)Clock=67.5*3=202.5MhzR

R1G,B1Dot線數(shù):3pair(6line)Clock=67.5MhzR0

R3R2

R5R4同樣3Pair1Dot1PixelRisingFalling2.從T/Con輸出的信號(hào)驅(qū)動(dòng)原理——驅(qū)動(dòng)原理TTLMini-LVDSRSParameterTTLMini-LVDSRSDSSignalTTLdifferentialsignaldifferentialsignalPowerhighlowlowTransferlines6lines1pair(2lines)3pair(6lines)Clock67.5MHz202.5MHz67.5MHzNoiseweakstrongstrongEMIbadgoodGoodTransfermethodparallelserialParallel&serialRemarke.g.SXGA,6bit,75Hz驅(qū)動(dòng)原理——驅(qū)動(dòng)原理ParameterTTLMini-LVDSRSDSSignaResolution分辨率有效像素區(qū)域TotalScreen全屏H-sync@60Hz一行掃描時(shí)間SystemClockFrequency系統(tǒng)時(shí)鐘頻率DotClock@DualPortNo.ofSourceNo.ofGate@480@645@256SVGA800*6001056*62826.54μs40MHz20MHz543XGA1024*7681344*80620.68μs65MHz32.5MHz753SXGA1280*10241696*106615.64μs108MHz54MHz864SXGA+1400*10501890*109615.21μs124MHz62MHz975QVGA1280*9601728*100016.67μs104MHz52MHz864UXGA1600*12002112*125013.34μs158MHz79MHz1085QXGA2048*1536----13106每一幀的時(shí)間為

1/60=16.67ms一行掃描時(shí)間=[1/60]/1066=15.64us系統(tǒng)時(shí)鐘頻率=(15.64us/1696)-1=108MHzResolutionTotalScreenH-sync@6驅(qū)動(dòng)原理——同期信號(hào)6個(gè)同期控制信號(hào)解釋1.STV(Startvertical):一列的開始信號(hào),同樣也是一幀的開始信號(hào)。2.CPV(Clockpulsevertical):

列的時(shí)鐘脈沖信號(hào)。每個(gè)CPV脈沖過來時(shí),打開一行TFT開關(guān)。3.STH(StartHorizontal):

水平數(shù)據(jù)的開始信號(hào),代表了一行的開始。所以兩個(gè)脈沖間隔時(shí)間即為掃描一行的時(shí)間,頻率與CPV相同。4.CPH(Clockpulsehorizontal):

水平的時(shí)鐘脈沖信號(hào)。每個(gè)CPH脈沖過來時(shí)為一個(gè)Dot像素電極充電,實(shí)現(xiàn)該像素的顯示。5.Load(DataoutputfromDriverICtopanel):

Data輸出控制信號(hào)。下降沿到來時(shí),行數(shù)據(jù)從DriverIC傳送到Panel上。所以兩個(gè)脈沖間隔時(shí)間為掃描一行的時(shí)間,與CPV,SPH頻率相同6.MPOL(DataPolarityInversion):

極性反轉(zhuǎn)控制信號(hào)。當(dāng)Load下降沿到達(dá)時(shí),Data的極性根據(jù)MPOL極性進(jìn)行反轉(zhuǎn)。驅(qū)動(dòng)原理——同期信號(hào)6個(gè)同期控制信號(hào)解釋1.STDE(DataEnable)STHCPHTPorLoadMPOLActiveAreaHorizontalBlankingAreaDataOutput各控制和數(shù)據(jù)信號(hào)時(shí)序圖

ForSourceDriverIC

DESTHCPHTPorMPOLActiveAreaHoSTVCPVOE1OE2Gate1Gate2

ForGate

DriverICSTVCPVOE1OE2Gate1Gate2CPVGate1Gate2TPDataData

DataOutput&GateOutput

CPVGate1Gate2TPDataDataCPVCPVSTVSTHTPPanel1st2ndPanel3rd

ControlSignal控制像素顯示示意圖

CPVCPVSTVSTHTPPanel1st2ndPanelSTVSTVistheVerticalStartingSignal,everySTVpulsewillstartoneframe.SoitsfrequencyisthesameasFramefreq.60HZ驅(qū)動(dòng)原理——驅(qū)動(dòng)原理STVSTVistheVerticalStCPVCPVistheVerticalPulseSignal,everyCpvpulsewillopenonelineofallTFTchannels.64KHZ驅(qū)動(dòng)原理——同期信號(hào)CPVCPVistheVerticalPuCPHCPHistheHorizontalPulseSignal,everyCPHpulsewillstartonepixeldatastorage.驅(qū)動(dòng)原理——同期信號(hào)CPHCPHistheHorizontalLOADLOADistheDataOutputSignal.Whenthefallingedgeiscomingout,thedatawillbesentfromDriver-ICtopanel.64KHZ驅(qū)動(dòng)原理——同期信號(hào)LOADLOADistheDataOuMPOLMpolisthepolaritycontrolSignalwhichjudgedtheoutputvoltagepolaritytothepanel.16KHZ驅(qū)動(dòng)原理——同期信號(hào)MPOLMpolisthepolarity信號(hào)比較1.STVVSCPV:SXGA60HZSTV60HZCPV64KHZ信號(hào)比較1.STVVSCPV:SXGA60HZSTV驅(qū)動(dòng)原理——同期信號(hào)2.LOADVSMPOL:SXGA60HZLOAD64KHZ16KHZMPOL結(jié)論:采用1+2dot或2dot翻轉(zhuǎn)方式。驅(qū)動(dòng)原理——同期信號(hào)2.LOADVSMPO同期信號(hào)頻率計(jì)算我們采用SXGA,6BIT,60HZ,以TTL信號(hào)點(diǎn)翻轉(zhuǎn)方式為例,來介紹幾個(gè)同期信號(hào)頻率的計(jì)算。1.CPH:1688*1066*60=108MHZ2.STH:1066*60=64KHZ3.STV:60HZ4.CPV:1066*60=64KHZ5.LOAD:1066*60=64KHZ6.MPOL:1066*60/2=32KHZSXGA:1280*1024VESA:1688*1066…………………………OneFrameCph16881066STHCPVLOADSTV同期信號(hào)頻率計(jì)算我們采用SXGA,6BIT,60HZ,以T第二部分TFT-LCD驅(qū)動(dòng)電路模塊第二部分LVDSconnector給PCBA提供視頻信號(hào)和工作電壓VDD,VDDtypicalvalue為5V。如果VDD不正常,會(huì)直接導(dǎo)致電路驅(qū)動(dòng)不良。LCDPanel功耗計(jì)算:VDD*IDD在不影響畫面質(zhì)量的前提下,當(dāng)然是功耗越低越好。一、DC/DCBlockLVDSconnectorLCDPanel功耗計(jì)算:一、

電源(VDD)輸入電路部分電源的輸入部分是指從模塊連接器輸入,用來產(chǎn)生模擬電源(AVDD)和數(shù)字電源(DVDD)1)Poly

Switch

作用:防止電源負(fù)載過電流2)3端濾波器

作用:分離噪聲

3)旁路電容

作用:減少噪聲,減小ACRipple電源(VDD)輸入電路部分VDD/DVDD

LDO電路

DVDD:DC/DC模塊輸入電壓,由VDD生成的數(shù)字電源。用于各IC和Driver-IC工作電壓。標(biāo)稱值為3.3V。該電路主要模塊為IC4(RT9164)

VDD/DVDDLDO電路LDO是一個(gè)降壓型的DC/DC轉(zhuǎn)換器。LDO的工作原理是通過負(fù)反饋調(diào)整輸出電流使輸出電壓保持不變。

BasicAdjustableRegulator&CircuitBasicAdjustableRegulator&CDC/DC

BlockVON:DC/DC模塊輸出電壓,提供給Gate-Driver-IC用于打開TFT開關(guān)標(biāo)稱值為25v。VOFF:DC/DC模塊輸出電壓,提供給Gate-Driver-IC用于關(guān)閉TFT開關(guān).標(biāo)稱值為-8V.VON1:DC/DC模塊輸出電壓,為MLG模塊提供電源.AVDD:DC/DC模塊輸出電壓,用作模擬電源.標(biāo)稱值為12v.AVDD主要用在源驅(qū)動(dòng)器,Gamma校正電源,Vcom數(shù)字調(diào)節(jié)電路電源(IC7)。DC/DCBlockPCBpictureDC/DCBlockDC/DCBlock電路中主要芯片有IC2(EL7516),IC3(Sl431B)。VOFFVONAVDDVDDDVDDIC2電路中主要芯片有IC2(EL7516),IC3(Sl431BIC2:PWM(脈沖寬度調(diào)制)ICPin描述:其中VIN(Inputport)為VDD,VOUT(Outputport)為AVDD。1)VC:Compensationpin.內(nèi)部誤差放大器補(bǔ)償引腳輸出.COMP和地之間連接一個(gè)串聯(lián)的RC。2)FB:電壓反饋引腳,F(xiàn)B調(diào)整電壓(參考電壓)的標(biāo)稱值為1.294V。在升壓調(diào)節(jié)器輸出(VOUT)和AGND之間連接外部電阻分壓器,中心抽頭連接至FB。分壓器須靠近IC放置,并減小引線面積,以降低噪聲耦合。3)SHDN*:關(guān)斷控制輸入引腳。驅(qū)動(dòng)SHDN*至低電平可關(guān)閉IC。4)GND:AGND&PGNDpin.模擬地和功率地。5)SW:Powerswitchpin.連接至IC內(nèi)部MOSFET的漏極。將電感/整流二極管連接點(diǎn)接至SW,并盡可能減小引線面積,以降低EMI。6)VIN:模擬電源輸入引腳。通過一個(gè)電阻接入VDD,并采用最小1uF的陶瓷電容直接旁路至GND。7)LB1:FSEL(Frequencyselect)pin.該引腳為低電平時(shí),振蕩器頻率設(shè)置為640KHz;為高電平時(shí),頻率為1.2MHz。該輸入具有6uA的下拉電流。IC2:PWM(脈沖寬度調(diào)制)IC8)LB0:Soft-startcontrolpin.軟啟動(dòng)控制引腳。在該引腳連接一個(gè)軟啟動(dòng)電容(CSS),如果不需要軟啟動(dòng)可將該引腳開路。軟啟動(dòng)電容以4uA固定電流充電,經(jīng)過限流時(shí)間t=2.4*105CSS后,SS引腳電壓充至1.5V,達(dá)到滿電流限。當(dāng)SHDN*為低電平時(shí),軟啟動(dòng)電容被放電到地電位。當(dāng)SHDN*變?yōu)楦唠娖綍r(shí),軟啟動(dòng)電容首先充至0.4V,然后開始軟啟動(dòng)過程。PCB原理圖中VDD/AVDDBlock電路整理如下圖,比較直觀便于分析。8)LB0:Soft-startcontrolpin.軟+-PWMVINLDCoutRload<CurrentModeBoostRegulator>+-VINLCoutRloadXLDVIN+-Cout

<FirstCycle>

<SecondCycle>+Vout-+Vout-D:DutyCycleofTheSwitch脈沖調(diào)制集成電路PWMIC輸出電壓+PWMVINLDCoutRload<CurrentMoVbVc≒Va+Vb

VaVc正電壓的電荷泵電路正電荷泵:跨接電容A端通過二極管接Va,另一端B端接振幅Vb的PWM方波。當(dāng)B點(diǎn)電位為0時(shí),A點(diǎn)電位為Va,即VAB=Va;當(dāng)B點(diǎn)電位上升至Vb時(shí),因?yàn)殡娙輧啥穗妷翰荒芡蛔?,兩端的電壓差維持在VAB=Va,此時(shí)A點(diǎn)電位上升為Vb+Va。所以,A點(diǎn)的電壓就是一個(gè)PWM方波,最大值是Vb+Va,最小值是Va。(假設(shè)二極管為理想二極管)VbVc≒Va+VbVaVc正電壓的電荷泵電路正電負(fù)電壓的電荷泵電路負(fù)電荷泵:跨接電容A端通過二極管接Va,另一端B端接振幅Vb的PWM方波。當(dāng)B點(diǎn)電位為Vb時(shí),A點(diǎn)電位為Va,即VAB=Va-Vb;當(dāng)B點(diǎn)電位下降至0時(shí),因?yàn)殡娙輧啥穗妷翰荒芡蛔?,兩端的電壓差維持在VAB=Va-Vb,此時(shí)A點(diǎn)電位為Va-Vb。所以,A點(diǎn)的電壓就是一個(gè)PWM方波,最大值是Va,最小值是Va-Vb。(假設(shè)二極管為理想二極管)VbVaVc≒Va-Vb

Vc負(fù)電壓的電荷泵電路負(fù)電荷泵:VbVaVc≒Va-Vb先了解MLG電路的作用,應(yīng)先知道Flicker現(xiàn)象的原理。極性變換:液晶分子不能夠一直固定在某一個(gè)電壓不變,不然時(shí)間久了,即使將電壓取消掉,液晶分子會(huì)因?yàn)樘匦缘钠茐模鵁o法再因應(yīng)電場的變化來轉(zhuǎn)動(dòng),以形成不同的階。液晶顯示器內(nèi)的顯示電壓就分成了兩種極性,一個(gè)是正極性,而另一個(gè)是負(fù)極性。當(dāng)顯示電極的電壓高于公用電極電壓時(shí),

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論