數(shù)字電路課程考試大綱 (電信專(zhuān)業(yè)使用)_第1頁(yè)
數(shù)字電路課程考試大綱 (電信專(zhuān)業(yè)使用)_第2頁(yè)
數(shù)字電路課程考試大綱 (電信專(zhuān)業(yè)使用)_第3頁(yè)
數(shù)字電路課程考試大綱 (電信專(zhuān)業(yè)使用)_第4頁(yè)
數(shù)字電路課程考試大綱 (電信專(zhuān)業(yè)使用)_第5頁(yè)
已閱讀5頁(yè),還剩6頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電路課程考試大綱(電信專(zhuān)業(yè)使用)在數(shù)字電路教學(xué)大綱的基礎(chǔ)上,根據(jù)數(shù)字電路及實(shí)驗(yàn)的課程體系,課程的重

點(diǎn)、難點(diǎn)制定了《數(shù)字電路》課程考試大綱。通過(guò)考試大綱,規(guī)范課程的考核,

盡可能地避免不同教師的試題組成在覆蓋面、可信度和難易度等方面帶來(lái)問(wèn)題。

《數(shù)字電路》課程考試大綱是課程考核的指導(dǎo)性文件。第一章數(shù)字邏輯基礎(chǔ)一、考核知識(shí)點(diǎn)

1、二、十六進(jìn)制及其與十進(jìn)制的相互轉(zhuǎn)換

2、8421

碼等其它常用編碼3、基本邏輯運(yùn)算二、考核要求(一)基本概念、公式和定理掌握:不同進(jìn)制之間的相互轉(zhuǎn)換的算法,并能熟練應(yīng)用。(二)8421

碼等其它常用編碼。了解:不同編碼方案的特點(diǎn)和意義。(三)基本邏輯運(yùn)算掌握:三種基本邏輯運(yùn)算及其意義。第二章邏輯門(mén)電路

一、考核知識(shí)點(diǎn)1、半導(dǎo)體二極管、三極管和

MOS

的開(kāi)關(guān)特性

2、分離元件門(mén)電路

3、TTL

門(mén)電路4、CMOS

集成門(mén)電路二、考核要求(一)半導(dǎo)體二極管、三極管和

MOS

的開(kāi)關(guān)特性1、掌握:門(mén)電路的定義及分類(lèi)方法。2、理解:半導(dǎo)體二極管、三極管、MOS

管的開(kāi)關(guān)特性。(二)分離元件門(mén)電路1、

掌握:理解分離元件門(mén)電路的工作原理和邏輯功能。(三)TTL

門(mén)電路1、掌握:不同類(lèi)型

TTL

集成電路、三態(tài)門(mén)及

OC

門(mén)的工作原理。2、簡(jiǎn)單應(yīng)用:TTL

反相器靜態(tài)輸入特性、輸出特性、電壓傳輸特性及輸入

端負(fù)載特性。(四)CMOS

集成門(mén)電路1、掌握:不同類(lèi)型

CMOS

集成電路、三態(tài)門(mén)及

OD

門(mén)的工作原理。

2、簡(jiǎn)單應(yīng)用:

CMOS

反相器的靜態(tài)輸入、輸出特性及電壓傳輸特性。

第三章組合邏輯電路的分析與設(shè)計(jì)一、考核知識(shí)點(diǎn)1、基本概念、公式和定理2、邏輯函數(shù)的表示方法及相互轉(zhuǎn)換3、邏輯函數(shù)的化簡(jiǎn)方法4、具有約束的邏輯函數(shù)的化簡(jiǎn)5、組合邏輯電路的分析6、邏輯電路的設(shè)計(jì)二、考核要求(一)基本概念、公式和定理1、

掌握:常用邏輯運(yùn)算和邏輯函數(shù)的概念。2、

綜合應(yīng)用:邏輯代數(shù)的基本公式、常用公式和德·摩根定理。(二)邏輯函數(shù)的表示方法及相互轉(zhuǎn)換簡(jiǎn)單應(yīng)用:邏輯函數(shù)的四種表示方法及彼此間的轉(zhuǎn)換。(三)邏輯函數(shù)的化簡(jiǎn)方法1、

掌握:邏輯函數(shù)的標(biāo)準(zhǔn)與或式,五種最簡(jiǎn)形式,最小項(xiàng)和約束項(xiàng)的性質(zhì),

輯函數(shù)卡諾圖的畫(huà)法及邏輯相鄰的含義。

2.

綜合應(yīng)用:公式化簡(jiǎn)法和圖形化簡(jiǎn)法(包括含有約束條件的邏輯函數(shù)的化

簡(jiǎn))。(四)具有約束的邏輯函數(shù)的化簡(jiǎn)1、理解:約束、約束條件和約束項(xiàng)的概念。

2、綜合應(yīng)用:具有約束的邏輯函數(shù)的化簡(jiǎn)。(五)組合邏輯電路的分析1、掌握:組合邏輯電路的分析方法、步驟及注意事項(xiàng)。2、綜合應(yīng)用:組合邏輯電路的分析方法實(shí)現(xiàn)組合邏輯電路的分析。(六)邏輯電路的設(shè)計(jì)1、掌握:組合邏輯電路的設(shè)計(jì)方法、步驟及注意事項(xiàng)。2、綜合應(yīng)用:組合邏輯電路的設(shè)計(jì)方法實(shí)現(xiàn)組合邏輯電路的設(shè)計(jì)。

第四章

邏輯功能器件一、考核知識(shí)點(diǎn)1、常用組合邏輯電路:加法器、數(shù)值比較器、編碼器、譯碼器、比較器、數(shù)

據(jù)選擇器、分配器、只讀存儲(chǔ)器。

2、用中規(guī)模集成電路實(shí)現(xiàn)組合邏輯電路。二、考核要求(一)加法器和數(shù)值比較器1、掌握:半加器、全加器及簡(jiǎn)單數(shù)值比較器的設(shè)計(jì)方法及工作原理。(三)編碼器和譯碼器1、理解:編碼和譯碼的概念及幾種常用編碼和譯碼。2、掌握:二進(jìn)制編碼器、二

十進(jìn)制編碼器、二進(jìn)制譯碼器、二

十進(jìn)

制譯碼器以及顯示譯碼器的設(shè)計(jì)方法及工作原理。3、簡(jiǎn)單應(yīng)用:譯碼器的擴(kuò)展。(四)數(shù)據(jù)選擇器和分配器1、理解:數(shù)據(jù)選擇器和分配器的設(shè)計(jì)過(guò)程及工作原理2、簡(jiǎn)單應(yīng)用:數(shù)據(jù)選擇器和分配器的擴(kuò)展。(五)用中規(guī)模集成電路實(shí)現(xiàn)組合邏輯電路。

1、掌握:用中規(guī)模集成電路(主要指譯碼器和數(shù)據(jù)選擇器)實(shí)現(xiàn)組合邏輯

電路的基本原理及步驟。2、綜合應(yīng)用:用中規(guī)模集成電路實(shí)現(xiàn)組合邏輯電路。第五章觸發(fā)器一、考核知識(shí)點(diǎn)1、幾種常見(jiàn)觸發(fā)器(基本觸發(fā)器、同步觸發(fā)器、主從觸發(fā)器及邊沿觸發(fā)器)

的電路結(jié)構(gòu)形式及工作特點(diǎn)2、時(shí)鐘觸發(fā)器的功能分類(lèi)和相互轉(zhuǎn)換二、考核要求(一)幾種常見(jiàn)觸發(fā)器的電路結(jié)構(gòu)形式及工作特點(diǎn)1、理解:幾種常見(jiàn)觸發(fā)器的電路結(jié)構(gòu)形式及工作原理。

2、綜合應(yīng)用:不同類(lèi)型時(shí)鐘觸發(fā)器的動(dòng)作特點(diǎn)和邏輯功能。

(二)時(shí)鐘觸發(fā)器的功能分類(lèi)和相互轉(zhuǎn)換

1、理解:時(shí)鐘觸發(fā)器的功能分類(lèi)。

2、簡(jiǎn)單應(yīng)用:不同觸發(fā)器之間的相互轉(zhuǎn)換。

第六章時(shí)序邏輯電路的分析與設(shè)計(jì)

一、考核知識(shí)點(diǎn)1、時(shí)序電路的基本分析2、時(shí)序電路的設(shè)計(jì)方法(一)時(shí)序電路的基本分析方法1、理解:時(shí)序邏輯電路的基本結(jié)構(gòu)及特點(diǎn),時(shí)序邏輯電路的分類(lèi),時(shí)序邏

輯電路的功能描述方法。2、綜合應(yīng)用:時(shí)序邏輯電路邏輯功能的分析方法。(二)時(shí)序電路的設(shè)計(jì)方法1、掌握:時(shí)序邏輯電路設(shè)計(jì)的特點(diǎn)。2、綜合應(yīng)用:時(shí)序邏輯電路的分析方法。第七章常用時(shí)序邏輯功能器件一、考核知識(shí)點(diǎn)1、計(jì)數(shù)器2、寄存器和移位寄存器二、考核要求(一)計(jì)數(shù)器1、理解:計(jì)數(shù)器的特點(diǎn)、有關(guān)概念和分類(lèi)。2、掌握:計(jì)數(shù)器的工作原理。3、簡(jiǎn)單應(yīng)用:同步二進(jìn)制、同步N進(jìn)制計(jì)數(shù)器的設(shè)計(jì)方法。

4、掌握:集成計(jì)數(shù)器的應(yīng)用。(三)寄存器1、理解:寄存器的特點(diǎn)、有關(guān)概念和分類(lèi)。2、掌握:寄存器的工作原理。

3、簡(jiǎn)單應(yīng)用:

集成寄存器和移位寄存器的邏輯功能及應(yīng)用。第八章半導(dǎo)體儲(chǔ)存器和可編程邏輯器件一、考核知識(shí)點(diǎn)1、只讀存儲(chǔ)器(ROM)

2、隨機(jī)存儲(chǔ)器(RAM)3、可編程邏輯器件二、考核要求(一)只讀存儲(chǔ)器(ROM)1、了解:只讀存儲(chǔ)器(ROM)的工作原理。

2、掌握:只讀存儲(chǔ)器(ROM)容量的擴(kuò)展。(二)隨機(jī)存儲(chǔ)器(RAM)1、了解:隨機(jī)存儲(chǔ)器(RAM)的工作原理。2、掌握:只讀存儲(chǔ)器(ROM)容量的擴(kuò)展。(三)可編程邏輯器件1、了解:可編程邏輯器件

CPLD\FPGA

的基本結(jié)構(gòu)和使用方法第九章脈沖波形的產(chǎn)生和整形一、考核知識(shí)點(diǎn)1、單穩(wěn)態(tài)觸發(fā)器2、多諧振蕩器3、施密特觸發(fā)器4、單穩(wěn)態(tài)觸發(fā)器5、555

定時(shí)器二、考核要求(一)555

定時(shí)器1、理解:555

定時(shí)器的電路結(jié)構(gòu)。2、簡(jiǎn)單應(yīng)用:555

定時(shí)器的基本功能。(二)多諧振蕩器1、掌握:多諧振蕩器的工作原理。2、掌握:555

定時(shí)器組成多諧振蕩器的電路形式和振蕩周期的計(jì)算公式。(三)施密特觸發(fā)器1、掌握:用

555

定時(shí)器組成施密特觸發(fā)器的電路形式、工作原理以及回差電

壓的概念。(四)單穩(wěn)態(tài)觸發(fā)器1、掌握:用

555

定時(shí)器組成單穩(wěn)態(tài)觸發(fā)器的電路形式、輸出脈沖寬度

TW

的估算公式。

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論