eda技術實用教程vhdl第3章組合電路設計_第1頁
eda技術實用教程vhdl第3章組合電路設計_第2頁
eda技術實用教程vhdl第3章組合電路設計_第3頁
eda技術實用教程vhdl第3章組合電路設計_第4頁
eda技術實用教程vhdl第3章組合電路設計_第5頁
已閱讀5頁,還剩49頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

第3章

組合電路的VHDL設計

3.1多路選擇器及其VHDL描述

條件語句

數(shù)據(jù)類型

進程語句和順序語句

端口語句和端口信號名

端口模式

關鍵字

標識符

3.2半加器及其VHDL描述

實體表達與實體名

結構體表達

標準邏輯位數(shù)據(jù)類型STD_LOGIC

賦值符號和邏輯操作符

設計庫和標準程序包

文件取名和存盤

規(guī)范的程序書寫格式

VHDL描述

四選一多路選擇器及CASE語句表述方式

VHDL描述

VHDL描述

CASE語句

3.3.2CASE語句

CASE語句

IEEE庫預定義標準邏輯位與矢量

其他預定義標準數(shù)據(jù)類型

信號定義和數(shù)據(jù)對象

并置操作符

四選一多路選擇器的VHDL不同描述方式

WHEN_ELSE條件信號賦值語句

選擇信號賦值語句

全加器及其VHDL表述

全加器設計及例化語句應用

3.4全加器及其VHDL表述

全加器設計及例化語句應用

VHDL例化語句

8位加法器設計及算術操作符應用

3.4.38位加法器設計及算術操作符應用

統(tǒng)計位矢中含1個數(shù)的電路模塊設計

FOR_LOOP循環(huán)語句用法

FOR_LOOP循環(huán)語句用法

移位相加型乘法器的VHDL表述方法

GENERIC參數(shù)定義語句

整數(shù)數(shù)據(jù)類型

省略賦值操作符

移位操作符

各類運算操作對數(shù)據(jù)類型的要求

3.5.8各類運算操作對數(shù)據(jù)類型的要求

3.5.8各類運算操作對數(shù)據(jù)類型的要求

各類運算操作對數(shù)據(jù)類型的要求

各類運算操作對數(shù)據(jù)類型的要求

各類運算操作對數(shù)據(jù)類型的要求

各類運算操作對數(shù)據(jù)類型的要求

各類運算操作對數(shù)據(jù)類型的要求

數(shù)據(jù)類型轉換函數(shù)

數(shù)據(jù)類型轉換函數(shù)

數(shù)據(jù)類型轉換函數(shù)

數(shù)據(jù)類

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論