基于FPGA的DES、3DES硬件加密技術-1_第1頁
基于FPGA的DES、3DES硬件加密技術-1_第2頁
基于FPGA的DES、3DES硬件加密技術-1_第3頁
全文預覽已結束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

基于FPGA的DES、3DES硬件加密技術基于FPGA的DES、3DES硬件加密技術傳統(tǒng)的加密工作是通過在主機上運行加密軟件實現(xiàn)的。這種方法除占用主機資源外,運算速度較慢,安全性也較差。而硬件加密是通過專用加密芯片、FPGA芯片或獨立的處理芯片等實現(xiàn)密碼運算。相對于軟件加密,硬件加密具有加密速度快、占用計算機資源少、安全性高等優(yōu)點。設計思路

本設計首先用硬件描述語言(VHDL)進行DES(數(shù)據(jù)加密標準)、3DES(三重DES)算法編碼和系統(tǒng)設計,然后采用FPGA來具體實現(xiàn)。采用FPGA設計靈活,可對芯片內(nèi)部單元進行配置,可以縮短設計周期和開發(fā)時間,同時經(jīng)過優(yōu)化可以達到較高的性能。另外有多種EDA開發(fā)軟件支持FPGA的設計,在本設計中采用了EDA綜合工具Synplify和Altera公司的QuartusII7.2開發(fā)軟件。

系統(tǒng)的硬件結構

整個系統(tǒng)由FPGA、DSP、時鐘電路、電源電路等部分組成,如圖1所示。FPGA是系統(tǒng)的核心器件。DSP作為控制單元,控制數(shù)據(jù)的傳輸。系統(tǒng)的工作過程是這樣的:在DSP的控制下,主機中待加密的明文數(shù)據(jù)通過PCI總線傳送到FPGA的RAM區(qū),然后啟動控制模塊的狀態(tài)機,把明文送入DES模塊或3DES模塊進行相應的加密運算。運算的結果(密文)再返回到主機中。FPGA自帶的JTAG接口用來連接下載電纜到主機的并口,便于用邏輯分析議對系統(tǒng)調(diào)試。EPCS4是FPGA的配置芯片,用來存儲程序。由于系統(tǒng)掉電后FPGA內(nèi)的程序?qū)G失,所以每次上電后FPGA首先從EPCS4里讀取相應的配置信息。圖1系統(tǒng)結構框圖

考慮到本設計中FPGA的RAM容量不能太小,以便存儲較多的數(shù)據(jù);另外用戶I/O引腳數(shù)量應有一定的富裕。最終選擇了Altera公司CycloneIII系列的EP3C25F256C8。其I/O引腳數(shù)是156個,RAM總量為608Kb。3DES模塊的設計

采用VHDL編程實現(xiàn)DES算法后,通過Synplify生成一個基本的模塊——DES核(如圖2所示)。圖2DES核

DES核的引腳功能如下。

clk:時鐘輸入端,本設計時鐘源為50MHz晶振;

reset:復位端,低電平有效;

encrypt:加密、解密選擇端,高電平進行加密操作,低電平進行解密操作;

din[63..0]:數(shù)據(jù)輸入端;

din_valid:數(shù)據(jù)輸入有效端;

key_in[55..0]:密鑰輸入端;

dout[63..0]:數(shù)據(jù)輸出端:

dout_valid:數(shù)據(jù)輸出有效端;

busy:忙信號標志端,當busy為高時說明正在進行算法轉換,為低時可以輸入數(shù)據(jù)。

用DES核構成的3DES模塊,將其移植到QuartusII7.2里,通過編程實現(xiàn)對此模塊的控制,設計中用到了狀態(tài)機。狀態(tài)機是組合邏輯和寄存器邏輯的特殊組合,尤其適合于數(shù)字系統(tǒng)的控制設計,系統(tǒng)的狀態(tài)在一定的條件下相互轉移。狀態(tài)機的轉移圖如圖3所示,下面以加密過程為例,說明具體的實現(xiàn)過程。圖3控制模塊的狀態(tài)機

系統(tǒng)復位后FPGA進入空閑狀態(tài)(3DES_IDLE),當算法選擇信號chooes=’1’時選擇3DES算法;開始信號start=’1’時,狀態(tài)機進入寫密鑰狀態(tài)(3DES_KEY);在寫密鑰狀態(tài)FPGA將內(nèi)部RAM區(qū)存儲的112位密鑰寫入3DES模塊,寫完后判斷busy信號,當busy=’0’時進入寫數(shù)據(jù)狀態(tài)(3DES_DATA);在此狀態(tài),RAM中的一個待加密的明文分組64bit傳入到3DES模塊里,之后3DES模塊將此數(shù)據(jù)進行加密,完成后dout_valid信號變?yōu)楦唠娖?。狀態(tài)機檢測到此信號變高后進入下一狀態(tài)(3DES_RDDATA),將加密后的密文寫回到RAM區(qū),之后判斷是否處理完了所有的明文分組,如果未處理完,當busy=’0’時重復3DES_DATA狀態(tài),加密下一個明文分組,直到處理完所有的明文數(shù)據(jù),狀態(tài)機才進入3DES_DONE狀態(tài),從而完成了整個加密過程。解密的過程同加密過程一樣,通過邏輯加以區(qū)分。

DES模塊的設計

DES模塊采用4個DES核并行處理數(shù)據(jù)的流水線設計方法。其狀態(tài)機同3DES類似,所不同的是在寫密鑰狀態(tài)向DES模塊寫入56位密鑰,在寫數(shù)據(jù)狀態(tài)向DES模塊寫入256位數(shù)據(jù),每個DES核處理64位數(shù)據(jù),其中第一個DES核處理數(shù)據(jù)的0~63bit,第二個DES核處理64~127bit,依次類推。操作完成后DES模塊將256位的密文或明文再傳入到RAM里。采用流水線設計可以使4個DES核并行工作,大大提高了加解密速度。方案的驗證及性能

調(diào)試的過程中用到SignalTap,SignalTap宏功能是一種嵌入式邏輯分析器,能夠在器件的特定觸發(fā)點捕獲數(shù)據(jù)并保存到FPGA的嵌入式系統(tǒng)塊中。這些數(shù)據(jù)被送到JTAG接口,通過ByteBlasterII下載電纜上傳到quartusII波形編輯器中進行顯示。圖4為在調(diào)試過程中用SignalTap捕捉到的3DES運算的時序,平均18個時鐘周期處理完一個數(shù)據(jù)分組(64bit)。圖5為DES運算的時序,平均36個時鐘周期處理完一個數(shù)據(jù)分組(256bit)。

最終調(diào)試DES、3DES算法加解密成功后,將QuartusII7.2編譯生成的編程文件通過下載電纜ByteBlasterII下載到我們的試驗板卡上。在WindowsXP的系統(tǒng)下,用VC的環(huán)境編寫出了測試程序和驅(qū)動程序,最終測得DES加解密的速度是:230Mb/s;3DES加解密的速度是:120Mb/s。圖43DES時序波形圖圖5DES時序波形圖注意事項

用SignalTap進行調(diào)試的過程中,要使采樣頻率大于被測信號的最高頻率,否則無法正確反映被測信號的波形變化。由于系統(tǒng)的輸入最高頻率為50MHz,為了調(diào)試正確,利用了FPGA的鎖相環(huán)對輸入時鐘進行倍頻,從而用100MHz的信號作為采樣頻率。另外需要設置合適的觸發(fā)點及采樣深度。

系統(tǒng)優(yōu)缺點分析及改進方法

優(yōu)點:設計過程中采用了狀態(tài)機和流水線技術,提高了數(shù)據(jù)的加解密速度;另外采用FPGA使得設計比較靈活,各模塊均用了硬件描述語言編碼實現(xiàn)。

不足之處:DES曾被人利用網(wǎng)絡計算采用窮舉

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論