




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
LatticeECP3設(shè)計的FPGA視頻協(xié)議開發(fā)技術(shù)本文介紹了LatticeECP3FPGA系列主要特性,LatticeECP3-35簡化方框圖以及LatticeECP3視頻協(xié)議板主要特性,方框圖和詳細的電路圖。Lattice公司的LatticeECP3FPGA系列能提供高性能的特性如增強的DSP架構(gòu),高速SERDES和高速源同步接口。LatticeECP3系列采用65nm技術(shù),有149K邏輯單元和支持多達486個用戶I/O,可提供多達320個18x18乘法器以及各種并行I/O標準。廣泛用于批量生產(chǎn)的對成本和功耗敏感的有線和無線基礎(chǔ)設(shè)備以及各種多媒體設(shè)備。LatticeECP3主要特性:
HigherLogicDensityforIncreasedSystemIntegration
?17Kto149KLUTs
?133to586I/Os
EmbeddedSERDES
?150Mbpsto3.2GbpsforGeneric8b10b,10-bitSERDES,and8-bitSERDESmodes
?DataRates230Mbpsto3.2Gbpsperchannelforallotherprotocols
?Upto16channelsperdevice:PCIExpress,SONET/SDH,Ethernet(1GbE,SGMII,XAUI),CPRI,SMPTE3GandSerialRapidIO
sysDSP?
?Fullycascadableslicearchitecture
?12to160slicesforhighperformancemultiplyandaccumulate
?Powerful54-bitALUoperations
?TimeDivisionMultiplexingMACSharing
?Roundingandtruncation
?Eachslicesupports
–Half36x36,two18x18orfour9x9multipliers
–Advanced18x36MACand18x18Multiply-Multiply-Accumulate(MMAC)operations
FlexibleMemoryResources
?Upto6.85MbitssysMEM?EmbeddedBlockRAM(EBR)
?36Kto303KbitsdistributedRAM
sysCLOCKAnalogPLLsandDLLs
?TwoDLLsanduptotenPLLsperdevice
Pre-EngineeredSourceSynchronousI/O
?DDRregistersinI/Ocells
?Dedicatedread/writelevellingfunctionality
?Dedicatedgearinglogic
?Sourcesynchronousstandardssupport
–ADC/DAC,7:1LVDS,XGMII
–HighSpeedADC/DACdevices
?DedicatedDDR/DDR2/DDR3memorywithDQSsupport
?OptionalInter-SymbolInterference(ISI)correctiononoutputs
ProgrammablesysI/O?BufferSupportsWideRangeofInterfaces
?On-chiptermination
?Optionalequalizationfilteroninputs
?LVTTLandLVCMOS33/25/18/15/12
?SSTL33/25/18/15I,II
?HSTL15IandHSTL18I,II
?PCIandDifferentialHSTL,SSTL
?LVDS,Bus-LVDS,LVPECL,RSDS,MLVDS
FlexibleDeviceConfiguration
?DedicatedbankforconfigurationI/Os
?SPIbootflashinterface
?Dual-bootimagessupported
?SlaveSPI
?TransFR?I/Oforsimplefieldupdates
?SoftErrorDetectembeddedmacro
SystemLevelSupport
?IEEE1149.1andIEEE1532compliant
?RevealLogicAnalyzer
?ORCAstraFPGAconfigurationutility
?On-chiposcillatorforinitialization&generaluse
?1.2Vcorepowersupply
LatticeECP3?系列選擇指引表:
圖1。LatticeECP3-35簡化方框圖(頂層)
LatticeECP3視頻協(xié)議板
LatticeECP3VideoProtocolBoard
TheLatticeECP3?FPGAfamilyincludesmanyfeaturesforvideoapplications.Forexample,DisplayPort,SMPTEstandards(SD-SDI,HD-SDIand3G-SDI),DVB-ASI,DVIandHDMIcanbeimplementedwith16channelsofembeddedSERDES/PCS.7:1LVDSvideointerfaceslikeChannelLinkandCameraLinkcanbesupportedbythegenericDDRX2modeontheI/Opins.WhenconfiguringtoTRLVDSmode,theI/Opinsonbanks0and1canalsobeusedtoreceivetheTMDSsignalsofDVIorHDMIvideostandard.
Thisuser’sguidedescribesrevisionCoftheLatticeECP3VideoProtocolBoardfeaturingtheLatticeECP3LFE3-95E-7FN1156CFPGAdevice.Thestand-aloneevaluationPCBprovidesafunctionalplatformfordevelopmentandrapidprototypingofmanydifferentvideoapplications.
圖2。LatticeECP3視頻協(xié)議板外形圖-Rev.C
主要特性:
?Videointerfacesforinterconnectiontovideostandardequipment
?AllowthedemonstrationofSD/HD/3G-SDI,DisplayPortandPCIExpress(x4)interfacesusingSERDESchannels
?HighspeedMezzanineconnectorconnectedtoSERDESchannelsforfutureexpansion
?AllowsthedemonstrationofLVDSvideostandards–ChannelLinkandCameraLink
?AllowscontrolofSERDESPCSregistersusingtheSerialClientInterface(ORCAstra)
?AllowsthedemonstrationofreceivingTMDSsignalsusingtheDVIinterface
?On-boardBootFlashwithSerialSPIFlashmemorydevice
?ShowsinteroperationwithhighperformanceDDR2memorycomponents
?Driver-based“run-time”deviceconfigurationcapabilityviaanORCAstraorRS232interface
?SMAsforexternalhigh-speedclock/PLLinputs
?Switches,LEDsandLCDdisplayheaderfordemopurposes
?MictorconnectorforusingLogicAnalyzerinthedebuggingphase
?Inputconnectionforlab-powersupply
?Powerconnectionsandpowersources
?ispVM?programmingsupport
?On-boardandexternalreferenceclocksources
?Varioushigh-speedlayoutstructures
?User-definedinputandoutputpoints
?Performancemonitoringviatestheaders,LEDsandswitches
圖3。LatticeECP3視頻協(xié)議板-Rev.C功能框圖
圖4。DisplayPort視頻接口方框圖
圖5。LatticeECP3視頻協(xié)議板方框圖
圖6。LatticeECP3視頻協(xié)議板電路圖-電源
圖7。LatticeECP3視頻協(xié)議板電路圖-電源管理
圖8。LatticeECP3視頻協(xié)議板電路圖-FPGA電源
圖9。LatticeECP3視頻協(xié)議板電路圖-FPGA配置
圖10。LatticeECP3視頻協(xié)議板電路圖-SERDES
圖11。LatticeECP3視頻協(xié)議板電路圖-DDR2存儲器
圖12。LatticeECP3視頻協(xié)議板電路圖-DVVL
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 虛擬教室應(yīng)用
- 江蘇鳳凰教育出版社二年級科學(xué)與社會全冊教案加教學(xué)單元計劃
- 2025-2030中國巴西咖啡豆行業(yè)市場現(xiàn)狀供需分析及投資評估規(guī)劃分析研究報告
- 2025-2030中國工程設(shè)計行業(yè)市場發(fā)展現(xiàn)狀及發(fā)展趨勢與投資前景研究報告
- 交通運輸項目勘察質(zhì)量及安全措施
- 高一年級多元文化交流計劃
- 2025-2030中國小微貸款行業(yè)市場深度調(diào)研及前景趨勢與投資研究報告
- X環(huán)保企業(yè)青年員工職業(yè)生涯管理研究
- 基于數(shù)據(jù)治理的油氣儲量業(yè)務(wù)知識庫建設(shè)
- 遙感大數(shù)據(jù)支持下東北地區(qū)“鐮刀灣”玉米帶種植結(jié)構(gòu)變化研究
- 2024年江西省中考生物·地理合卷試卷真題(含答案)
- DZ/T 0462.5-2023 礦產(chǎn)資源“三率”指標要求 第5部分:金、銀、鈮、鉭、鋰、鋯、鍶、稀土、鍺(正式版)
- 訴訟與非訴訟銜接機制探討
- 中國藝術(shù)史智慧樹知到期末考試答案2024年
- 工廠生產(chǎn)計件方案
- 國際學(xué)生評估項目PISA 2006學(xué)生問卷
- (高清版)DZT 0130.9-2006 地質(zhì)礦產(chǎn)實驗室測試質(zhì)量管理規(guī)范 第9部分:巖石礦物樣品鑒定
- (高清版)TDT 1038-2013 土地整治項目設(shè)計報告編制規(guī)程
- 護理質(zhì)控課件
- 空調(diào)維保服務(wù)方案(技術(shù)方案)
- TSM0501G 豐田試驗測試標準
評論
0/150
提交評論