下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
FPGA內(nèi)部基本結(jié)構(gòu)包括哪些FPGA的基本組成有:可編程I\O單元、基本可編程邏輯單元、內(nèi)嵌RAM塊、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專用硬核等。1、可編程I\O單元:可編程I\O單元通過軟件可適配不同的電氣標(biāo)準(zhǔn)與物理特性。2、基本可編程邏輯單元:基本可編程邏輯單元是FPGA可編程邏輯的主體。FPGA一般是基于SRAM工藝。其基本可編程邏輯單元幾乎都是由查找表(LUT,LookUpTable)和寄存器(Register)組成。FPGA內(nèi)部的LUT一般為4輸入,主要完成純組合邏輯功能。而內(nèi)部寄存器結(jié)構(gòu)相當(dāng)靈活,可配置為帶同步、異步復(fù)位或置位、時(shí)鐘使能的觸發(fā)器(FF,F(xiàn)lipFlop),也可配置為鎖存器(Latch)。FPGA一般依賴寄存器完成同步時(shí)序邏輯設(shè)計(jì)。比較經(jīng)典的基本可編程邏輯單元的配置是一個(gè)寄存器和一個(gè)查找表。但不同廠商的寄存器和查找表的內(nèi)部結(jié)構(gòu)有一定差異,而且寄存器和查找表的組合模式也不同。(1)Alerta的可編程邏輯單元通常被稱為LE(LogicElement,邏輯單元),由一個(gè)Register和一個(gè)LUT組成。而Altera的大多數(shù)FPGA又將10個(gè)LE有機(jī)組合起來,構(gòu)成更大的邏輯功能單元——邏輯陣列模塊(LAB,LogicArrayBlock),LAB中除了LE還包含LE間的進(jìn)位鏈、LAB控制信號(hào)、局部互連線資源、LUT級(jí)聯(lián)鏈、寄存器級(jí)聯(lián)鏈等連線和控制資源。(2)Xilinx的可編程邏輯單元被稱為Slice,由上下兩部分組成。每部分都由一個(gè)Register和一個(gè)LUT組成,被稱為LC(LogicCell,邏輯單元),兩個(gè)LC間有一些共用邏輯??梢酝瓿蒐C之間的配合與級(jí)聯(lián)。(3)Lattice的可編程邏輯單元叫PFU(ProgrammableFunctionUnit,可編程功能單元),由8個(gè)LUT和8—9個(gè)Register組成。一般使用器件的Register和LUT的數(shù)量衡量器件的規(guī)模比較準(zhǔn)確。3、內(nèi)嵌RAM塊:FPGA的內(nèi)嵌RAM塊可以靈活配置為單端口RAM(SPRAM,SinglePortRAM),雙端口RAM(DPRAM,DoublePortRAM),偽雙端口RAM(PseudoDPRAM),CAM(ContentAddressableMemory),F(xiàn)IFO(FirstInputFirstOutput)等常用存儲(chǔ)器結(jié)構(gòu)。FPGA中沒有專用的ROM硬件資源,實(shí)現(xiàn)ROM的思路是對(duì)RAM賦予初值,并保持該初值。CAM,即內(nèi)容地址存儲(chǔ)器。CAM這種存儲(chǔ)器在其每個(gè)存儲(chǔ)單元都包含了一個(gè)內(nèi)嵌的比較邏輯,寫入CAM的數(shù)據(jù)會(huì)和其內(nèi)部存儲(chǔ)的每一個(gè)數(shù)據(jù)進(jìn)行比較,并返回與端口相同的所有內(nèi)部數(shù)據(jù)的地址??傊琑AM是一種根據(jù)地址讀、寫數(shù)據(jù)的存儲(chǔ)單元,而CAM返回的是與端口數(shù)據(jù)相匹配的內(nèi)部地址。FPGA內(nèi)部實(shí)現(xiàn)RAM、ROM、CAM、FIFO等存儲(chǔ)結(jié)構(gòu)是基于內(nèi)嵌RAM塊的,并根據(jù)需求自動(dòng)生成相應(yīng)的粘合邏輯(GlueLogic)以完成地址和片選等控制邏輯。Xilinx常見的RAM塊大小是4Kbit和18Kbit兩種結(jié)構(gòu),Lattice常用的RAM塊大小是9Kbit,Altera的RAM塊最為靈活,一些高端器件內(nèi)部同時(shí)含有兩種RAM塊結(jié)構(gòu),分別是M9KRAM(9Kbit),M-144K(144Kbit)。除了RAM外,Altera、Xilinx和Lattice的FPGA還可以靈活的將LUT配置成RAM、ROM、FIFO等存儲(chǔ)結(jié)構(gòu),這種技術(shù)被稱為分布式RAM(DistributedRAM)。4、豐富的布線資源布線資源連通FPGA內(nèi)部所有單元,連線的長度和工藝決定了信號(hào)在連線上的驅(qū)動(dòng)能力和傳輸速度。有以下三種布線資源可供利用。(1)全局性的專用布線資源:用來完成器件內(nèi)部的全局時(shí)鐘和全局復(fù)位\置位的布線。(2)長線資源:完成器件Bank間的一些高速信號(hào)和一些第二全局時(shí)鐘信號(hào)的布線。(3)短線資源:完成基本邏輯單元之間的邏輯互聯(lián)和布線。(4)在基本邏輯單元內(nèi)部還存在各式各樣的布線資源和專用時(shí)鐘、復(fù)位等控制信號(hào)線。5、底層嵌入功能單元通用程度較高的嵌入功能模塊,如PLL(PhaseLockedLoop),DLL(DelayLockedLoop),DSP和CPU等。Altera芯片集成的是PLL,Xilinx芯片主要集成的是DLL,Lattice的新型FPGA同時(shí)集成了PLL與DLL以適應(yīng)不同的需求。Altera芯片的PLL模塊分為增強(qiáng)型PLL(EnhancedPLL)和快速PLL(FastPLL)。Xilinx芯片DLL的模塊名稱為CLKDLL,在高端FPGA中CLKDLL的增強(qiáng)型模塊為DCM(DigitalClockManager,數(shù)字時(shí)鐘管理模塊)。6、
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024年版技術(shù)咨詢服務(wù)合同:專家團(tuán)隊(duì)為甲方提供技術(shù)難題解答的協(xié)議
- 采購合同追加規(guī)定3篇
- 2024年施工升降機(jī)租賃與施工安全防護(hù)措施監(jiān)理合同3篇
- 采購合同的在線培訓(xùn)與發(fā)展3篇
- 采購合同的市場分析3篇
- 采購合同條款深度解讀3篇
- 采購合同水泥3篇
- 2024年醫(yī)院保潔員休息時(shí)間及加班補(bǔ)貼合同3篇
- 采購合同風(fēng)險(xiǎn)問題診斷與應(yīng)對(duì)3篇
- 采購合同中的供應(yīng)鏈在線庫存管理3篇
- GB/T 45089-20240~3歲嬰幼兒居家照護(hù)服務(wù)規(guī)范
- 政府還款協(xié)議書(2篇)
- 院內(nèi)獲得性肺炎護(hù)理
- 領(lǐng)導(dǎo)干部個(gè)人違紀(jì)檢討書范文
- 居家養(yǎng)老服務(wù)報(bào)價(jià)明細(xì)表
- MOOC 研究生學(xué)術(shù)規(guī)范與學(xué)術(shù)誠信-南京大學(xué) 中國大學(xué)慕課答案
- 24春國家開放大學(xué)《離散數(shù)學(xué)》大作業(yè)參考答案
- 浙江大學(xué)實(shí)驗(yàn)報(bào)告(流體力學(xué))
- 2023年大學(xué)生《思想道德與法治》考試題庫附答案(712題)
- 2023年華南理工大學(xué)自然辯證法期末考試真題回憶版帶參考答案
- 學(xué)前教育-幼兒園環(huán)境創(chuàng)設(shè)對(duì)幼兒創(chuàng)造力和審美性影響研究
評(píng)論
0/150
提交評(píng)論