FPGASDI子系統(tǒng)中的高速板布局設(shè)計_第1頁
FPGASDI子系統(tǒng)中的高速板布局設(shè)計_第2頁
FPGASDI子系統(tǒng)中的高速板布局設(shè)計_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

FPGA/SDI子系統(tǒng)中的高速板布局設(shè)計導(dǎo)讀:電視和影院已經(jīng)進入數(shù)字時代。視頻圖像曾以標(biāo)準(zhǔn)傳輸率〔270Mb/s〕傳輸,后來升級到高傳輸率〔1.485Gb/s〕,現(xiàn)在已上升到3Gb/s。更高傳輸率實現(xiàn)了更高分辨率的娛樂圖像傳輸,但同時也使硬件工程師和物理布局設(shè)計師面臨著更大的挑戰(zhàn)。簡介電視和影院已經(jīng)進入數(shù)字時代。視頻圖像曾以標(biāo)準(zhǔn)傳輸率〔270Mb/s〕傳輸,后來升級到高傳輸率〔1.485Gb/s〕,現(xiàn)在已上升到3Gb/s。更高傳輸率實現(xiàn)了更高分辨率的娛樂圖像傳輸,但同時也使硬件工程師和物理布局設(shè)計師面臨著更大的挑戰(zhàn)。很多視頻系統(tǒng)都采用多功能FPGA和多傳輸率SDI集成電路,以支持高性能專業(yè)視頻在長距離的傳輸。FPGA需要高密度、細跡線寬度的傳輸,而高速模擬SDI傳輸需要阻抗匹配和信號保真。本論文概述了硬件工程師面臨的挑戰(zhàn),并為處理這些挑戰(zhàn)提供了建議。FPGA/SDI子系統(tǒng)在典型的FPGA/SDI板中,數(shù)字視頻信號在BNC〔卡拴式同軸接頭〕與高性能SDI75?跡線模擬集成電路之間傳輸。FPGA和SDI集成電路之間的互連包含通過FPGA細間距球柵發(fā)送的多對100?差分信號。其中一個布局難點是75?單端跡線和100?差分跡線的共存。通常,這兩種跡線在元件所在頂層上傳輸。適合75?的跡線寬度對于100?跡線可能過寬。圖1是FPGA/SDI的示意框圖,顯示75?和100?的兩個區(qū)。圖1典型FPGA/SDI框圖SDI布局難點電影與電視工程師學(xué)會〔SMPTE〕發(fā)布了同軸電纜上數(shù)字視頻的傳輸標(biāo)準(zhǔn)。規(guī)定信號幅值為800mV±10%。必須通過芯片外的75?±1%精確終端電阻器滿足此幅值要求。SMPTE標(biāo)準(zhǔn)還包含輸入和輸出的回波損耗要求,根本規(guī)定了輸入或輸出端口如何近似于75?網(wǎng)絡(luò)。圖2顯示SMPTE對回波損耗的要求。芯片外阻抗平衡網(wǎng)絡(luò)由電感器和并聯(lián)電阻器構(gòu)成,通常用于抵消SDI集成電路的輸入或輸出電容。大交流耦合電容器〔4.7?F〕通常用于傳輸SDI串行位流,以防止低頻直流漂移。如圖3所示,75?跡線的SDI集成電路及其BNC連接器之間附有多個芯片外無源元件。每個元件都具有串聯(lián)寄生電感,每個元件焊盤又具有并聯(lián)寄生電容,從而影響與75?匹配的總阻抗。SDI布局的難點在于最大限度減少外部無源元件在75?SDI端口造成的阻抗失配。選擇FPGA/SDI子系統(tǒng)的板堆疊應(yīng)該使用什么跡線寬度在小于3Gb/s的SDI速度中,銅損耗很小,并不構(gòu)成選擇跡線寬度的重要考慮因素。選擇略小于元件接合焊盤的跡線寬度更為重要,以最大限度減少阻抗失配。0402尺寸的無源元件需要20密爾x25密爾的接合焊盤,以使15密爾到20密爾的跡線寬度最適合于75?SDI跡線。為了便于傳輸和偏斜匹配,F(xiàn)PGA的100?差分信號使用細跡線寬度傳輸。寬松的耦合跡線通常用于防止較大的阻抗變化,而分支出的緊密耦合跡線那么連接到終端電阻器或交流耦合電容器。圖4顯示了適用于FPGA和SDI信號傳輸?shù)陌宥询B。在此堆疊中,SDI信號跡線采用在第4層以GND2為基準(zhǔn)的75?單端微帶線。GND2是在第4信號層形成的金屬島。第2和第3層的金屬〔GND1和VCC面〕在75?跡線區(qū)被移除,以使其不會降低跡線的特征阻抗。FPGA的100?差分跡線是在第2層以GND1為基準(zhǔn)的寬松耦合微帶線。兩個接地基準(zhǔn)〔GND1和GND2〕通過接地補綴鍍通孔相連。此板堆疊排列允許通過調(diào)節(jié)絕緣長度h2自由選擇75?跡線的寬度,以及通過調(diào)節(jié)h1自由選擇100?跡線的寬度。圖2SDI端口和SMPTE限制值的輸入回波損耗圖圖3典型SDI電路〔僅顯示高速信號路徑〕圖4具有75?和100?跡線單獨接地參考的板堆疊BNC連接器的布局很多SDI板的常見問題是使用非優(yōu)化BNC連接器布局,因此產(chǎn)生嚴(yán)重的阻抗失配、無法滿足回波損耗要求,并削弱了設(shè)備的信號保真度。圖5顯示板的橫截面,其中12密爾寬的微帶線連接到50密爾寬的邊沿安裝BNC焊盤上。接地面被置于頂部跡線下的絕緣距離點上,以實現(xiàn)目標(biāo)跡線阻抗。連接器的接合焊盤是寬微帶線,因此焊盤的特征阻抗略低于跡線阻抗。焊盤具有較大的阻抗降,從而影響回波損耗和限制跡線的傳輸帶寬。圖5還顯示了通孔BNC布局的橫截面。內(nèi)接地和供電面與鍍通孔絕緣,以防止短路。圓柱孔帶有一定的電感。每個接地或供電面的鍍通孔都具有寄生電容。小間隔的大鍍通孔將抑制容易造成大組抗降的多余電容。圖6顯示具有60密爾孔和20密爾間隔的設(shè)計不佳通孔BNC的阻抗形態(tài),圖中顯示了鍍通孔的阻抗從75μ跡線下降到40μ。圖5BNC布局的橫截面圖圖6設(shè)計不佳的通孔BNC的阻抗形態(tài)設(shè)計良好的BNC布局設(shè)計良好的BNC布局的目標(biāo)是防止BNC布局與連接到布局的跡線間產(chǎn)生過多的阻抗失配,可以遵循信號路徑查找板結(jié)構(gòu)變化可能導(dǎo)致的阻抗失配。時域反射計是能夠確定阻抗失配發(fā)生位置的儀器。可以使用電磁仿真器檢查板布局設(shè)計中的阻抗變化。如果阻抗過低,應(yīng)設(shè)計能夠抵消過多電容的板結(jié)構(gòu);如果阻抗過高,應(yīng)增加額外寄生電容使阻抗值接近目標(biāo)值。通過正確的電感和電容值,可以建立具有所需特征阻抗的通孔BNC布局。圖7顯示良好的通孔BNC布局例如,圖8顯示非常接近75μ目標(biāo)值布局的阻抗。圖7良好通孔BNC布局的頂視圖圖8良好通孔BNC布局的阻抗形態(tài)FPGA/SDI板的布局指導(dǎo)原那么FPGA/SDI板的數(shù)據(jù)傳輸率低于3Gb/s,信號轉(zhuǎn)換時間約為100微微秒。SDI板布局的難點不在于速度,而在于方案一種布局策略以最大限度減少與75?SDI端口很多外部元件的阻抗失配,設(shè)計大BNC控制器的受控阻抗布局和實施支持75μ和100μ跡線的板堆疊??梢酝ㄟ^遵循以下這些簡單的布局指導(dǎo)原那么解決這些難點:將跡線阻抗設(shè)為75μ±10%、100μ±10%使用最小的外表貼裝元件和最小的無源元件接合焊盤選擇能最大限度減少信號路徑上阻抗失配的跡線寬度選擇支持單獨接地基準(zhǔn)75?單端跡線和100?寬松耦合差分跡線的板堆疊使用外表貼裝陶瓷電容器和射頻信號電感器使對回波損耗有影響的元件〔終端電阻器、阻抗平衡網(wǎng)絡(luò)〕盡可能接近集成電路針腳使用75?受控阻抗,設(shè)計良好的BNC布局保持互補信號發(fā)送的對稱性均勻地傳送100?差分跡線〔使跡線上的跡線寬度和跡線間隔保持均勻〕防止陡彎,使用45度彎曲遵循信號路徑識別幾何變化,并預(yù)估相應(yīng)的阻抗變化使用整平面。如果需要采用凹凸地面抵消過多的寄生電容,應(yīng)謹慎使用;借助三維仿真工具決定布局使用最短的VCC和接地路徑,將針腳連接到通孔面布局例如圖9是美國國家半導(dǎo)體LMH03843Gbps/HD/SDSDI自適應(yīng)電纜均衡器、LMH0341SDI解串行器、LMH0340SDI串行器和FPGA〔未顯示〕的簡要布局圖。本例使用圖4中顯示的堆疊。第2層〔綠色顯示〕是8密爾寬100?差分跡線的接地基準(zhǔn),它連接到LMH0384的輸出針腳SDO+和SDO-以及LMH0340和LMH0341的LVDS信號傳送線。第4層上的金屬島〔藍色顯示〕用作75?跡線的接地面。這兩個接地基準(zhǔn)使用設(shè)備DAP連接通過地面縫合到一起。圖9LMH0384、LMH0340和LMH0341的布局例如交流耦合電容器C2緊鄰SDI+的輸入針腳。阻抗匹配網(wǎng)絡(luò)L1和R1通過C2盡可能地靠近輸入針腳SDI+。75?終端電阻器R2置于C2前方,以最大限度減小接線柱的影響。這種設(shè)計使用0402尺寸元件,盡可能減少75?跡線的阻抗變化,75?跡線通過20密爾微帶線連接到第4層基準(zhǔn)。BNC使用的布局應(yīng)具有良好的信號發(fā)送,以實現(xiàn)低回波損耗。圖9注釋如下:注1-使用100?差分阻抗連接到第2層基準(zhǔn)的耦合跡線。注2-第2和第4層的接地縫合。注3-C4鄰近集成電路針腳。注4-C2盡量靠近集成電路輸入針腳;R275?接收端子置于C2前方。注5-L1、R1阻抗匹配網(wǎng)絡(luò)通過C2鄰近SDI+針腳。注6-使用75?受控阻抗跡線連接到第4層基準(zhǔn)。使用0402元件。使用15-25密爾的跡線寬度,以最大限度減少較大元件焊盤導(dǎo)致的阻抗降。注7-BNC使用75?受控阻抗布局??偨Y(jié)SDI板布局的難點在于設(shè)計一種方案,可以最大限度減少75?端口上很多外部元件引起的阻抗失配。使用75?微帶線以及與無源元件的接合焊盤尺寸相當(dāng)?shù)嫩E線寬度可以實

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論