單結(jié)晶體管觸發(fā)電路_第1頁
單結(jié)晶體管觸發(fā)電路_第2頁
單結(jié)晶體管觸發(fā)電路_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

單結(jié)晶體管觸發(fā)電路用單結(jié)晶體管組成的觸發(fā)電路具有結(jié)構(gòu)簡單、VT1211調(diào)節(jié)方便、輸出功率小和輸出脈沖窄等特點(diǎn),適用于50A以下晶閘管的觸發(fā)電路。

圖6-14是單結(jié)晶體管組成的觸發(fā)電路。電源U和R、C構(gòu)成充電回路;C,RB1和單結(jié)晶體管結(jié)構(gòu)成放電回路。為了使電路處于自激振蕩工作狀態(tài),射極電壓UE=U-iER所表示的射極負(fù)載線應(yīng)與發(fā)射結(jié)特性交于負(fù)阻區(qū)。

設(shè)電容C上的初始電壓uc=0。接通電源U后,一方面它通過RB1、RB2在E與B.結(jié)間建立峰點(diǎn)電壓UP;另一方面其經(jīng)R向電容C進(jìn)行充電,則UE=UO按指數(shù)規(guī)律上升,如圖6-15所示。在UE<UP期間,管子截止,輸出電壓uc=0。

當(dāng)UE≥UP時(shí),管子導(dǎo)通,電阻RB1急劇減小,電容C向R1放電,由于R1取值較小,一般為50~100Ω,放電很快,放電電流在R1上形成一脈沖電壓UG,如圖6-15所示。而電阻R的阻值取得較大,當(dāng)電容電壓uc下降到單結(jié)晶體管的谷底電壓Uv時(shí),電源經(jīng)過電阻R供給的電流小于單結(jié)晶體管的谷點(diǎn)電流Iv,于是管子截止。電源再次經(jīng)過R向C充電,重復(fù)上述過程,于是在電阻R1上又得到一個(gè)脈沖電壓UG。

以上電路有一個(gè)缺點(diǎn),即不滿足“同步”。而在前述的可控整流電路中,晶閘管是串在主回路中來調(diào)節(jié)輸出電壓的大小,晶閘管在每次承受正向偏壓期間,要求第一個(gè)觸發(fā)脈沖出現(xiàn)的時(shí)間均相同,這樣可獲得穩(wěn)定的直流電壓輸出,即保持同步。

為了克服以上缺點(diǎn),常用的是如圖6-16所示的完全可控的同步觸發(fā)電路。

圖6-16中,Ts為同步變壓器,其作用是使副邊供給觸發(fā)電路電源原邊主回路電源為同一頻率。副邊經(jīng)橋式整流和穩(wěn)壓管削波限幅后,得到梯形波電壓uB作為觸發(fā)電源電壓。當(dāng)交流電源u1過零時(shí),U2和UB同時(shí)過零,因此單結(jié)晶體管RB1、RB2的之間電壓UBB也過零,使管子內(nèi)部電位UA=O,可使電容C上電荷很快釋放。在下一個(gè)半周開始時(shí),基本從

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論