電子技術(shù)課件:數(shù)模與模數(shù)轉(zhuǎn)換_第1頁
電子技術(shù)課件:數(shù)模與模數(shù)轉(zhuǎn)換_第2頁
電子技術(shù)課件:數(shù)模與模數(shù)轉(zhuǎn)換_第3頁
電子技術(shù)課件:數(shù)模與模數(shù)轉(zhuǎn)換_第4頁
電子技術(shù)課件:數(shù)模與模數(shù)轉(zhuǎn)換_第5頁
已閱讀5頁,還剩69頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

數(shù)/模與模/數(shù)轉(zhuǎn)換12.1D/A轉(zhuǎn)換器12.2A/D轉(zhuǎn)換器12.3能力訓(xùn)練習(xí)題

本章主要介紹數(shù)/模、模/數(shù)轉(zhuǎn)換的基本工作原理、主要電路形式及主要技術(shù)指標,常見的權(quán)電阻網(wǎng)絡(luò)、倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器,以及反饋比較型、雙積分型A/D轉(zhuǎn)換器。

在電子電路中,經(jīng)常需要使用數(shù)字技術(shù)來處理模擬信號,或是將處理后的數(shù)字信號轉(zhuǎn)換成模擬信號,以便進行輸出,這就要求必須能實現(xiàn)由模擬信號到數(shù)字信號的轉(zhuǎn)換(稱為模/數(shù)轉(zhuǎn)換A/D),以及由數(shù)字信號到模擬信號的轉(zhuǎn)換(稱為數(shù)/模轉(zhuǎn)換D/A)。把實現(xiàn)A/D轉(zhuǎn)換的電路稱為A/D轉(zhuǎn)換器(AnalogDigitalConverter,

ADC);把實現(xiàn)D/A轉(zhuǎn)換的電路稱為D/A轉(zhuǎn)換器(DigitalAnalogConverter,

DAC)。圖12-1所示為A/D、D/A轉(zhuǎn)換器在數(shù)字系統(tǒng)中的應(yīng)用。圖12-1A/D、D/A轉(zhuǎn)換器在數(shù)字系統(tǒng)中的應(yīng)用

常見的D/A轉(zhuǎn)換器中,有權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器、倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器等。A/D轉(zhuǎn)換器可以分為直接A/D轉(zhuǎn)換器和間接A/D轉(zhuǎn)換器兩大類。在直接A/D轉(zhuǎn)換器中,輸入的模擬信號直接被轉(zhuǎn)換成相應(yīng)的數(shù)字信號;而在間接A/D轉(zhuǎn)換器中,輸入的模擬信號先被轉(zhuǎn)換成某種中間變量(如時間、頻率等),然后再將中間變量轉(zhuǎn)換為數(shù)字量。

12.1D/A轉(zhuǎn)換器

12.1.1D/A轉(zhuǎn)換器的基本工作原理

D/A轉(zhuǎn)換器是將輸入的二進制數(shù)字信號轉(zhuǎn)換成模擬信號,以電壓或電流的形式輸出。因此,

D/A轉(zhuǎn)換器可以看做是一個譯碼器。一般常用的線性D/A轉(zhuǎn)換器,其輸出模擬電壓U和輸入數(shù)字量D之間成正比關(guān)系,即U=KD,其中K為常數(shù)。

D/A轉(zhuǎn)換器的一般結(jié)構(gòu)如圖12-2所示,圖中數(shù)據(jù)鎖存器用來暫時存放輸入的數(shù)字信號。n位寄存器的并行輸出分別控制n個模擬開關(guān)的工作狀態(tài)。通過模擬開關(guān),將參考電壓按權(quán)關(guān)系加到電阻解碼網(wǎng)絡(luò)。圖12-2D/A轉(zhuǎn)換器的一般結(jié)構(gòu)

12.1.2D/A轉(zhuǎn)換器的主要電路形式

1.權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器

圖12-3為權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器的電路圖。圖12-3權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器電路圖

圖12-3中開關(guān)Si的位置受數(shù)據(jù)鎖存器輸出的數(shù)碼Di控制,當(dāng)Di=1時,

Si將電阻網(wǎng)絡(luò)中相應(yīng)的電阻Ri和基準電壓UR

接通;當(dāng)Di

=0時,

Si將電阻Ri

接地。

權(quán)電阻網(wǎng)絡(luò)由N個電阻組成,電阻值的選擇應(yīng)使流過各電阻支路的電流Ii和對應(yīng)Di位的權(quán)值成正比。例如,數(shù)碼最高位Dn-1,其權(quán)值為2n-1,驅(qū)動開關(guān)Sn-1,連接的電阻Rn-1=2(n-1)-(n-1)R=20R;最低位為D0

,驅(qū)動開關(guān)S0

,連接的權(quán)電阻為R0=2(n-1)-(0)R=2n-1R。因此,對于任意位Di

,其權(quán)值為2i

,驅(qū)動開關(guān)Si,連接的權(quán)電阻值為Ri

=2n-1-iR,即位權(quán)越大,對應(yīng)的權(quán)電阻值就越小。

集成運算放大器作為求和權(quán)電阻網(wǎng)絡(luò)的緩沖,主要是減少輸出模擬信號隨負載變化的影響,并將電流轉(zhuǎn)換為電壓輸出。

當(dāng)Di=1時,

Si

將相應(yīng)的權(quán)電阻Ri=2n-1-iR與基準電壓UR接通,此時,由于運算放大器負輸入端為虛地,該支路產(chǎn)生的電流為

當(dāng)Di=0時,由于Si接地,

Ii=0。因此,對于Di位所產(chǎn)生的電流應(yīng)表示為

運算放大器總的輸入電流為

當(dāng)D=Dn-1Dn-2…D0=0時,

U=0;當(dāng)D=Dn-1Dn-2…D0=11…1

時,最大輸出電壓為

因而U的變化范圍是

權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器最大的優(yōu)點是電路結(jié)構(gòu)簡單。但其缺點也十分明顯:組成網(wǎng)絡(luò)的電阻值相差大,難于保證精度,且大電阻無論從體積還是發(fā)熱,都不宜于集成在器件內(nèi)部。

2.倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器

圖12-4為倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器電路圖。從圖中可以看出,相比較權(quán)電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器,倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器所用電阻阻值比較集中,類型也較少。圖12-4倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器電路圖

12.1.3D/A轉(zhuǎn)換器的主要技術(shù)指標

1.分辨率

分辨率是指輸入數(shù)字量最低有效位為1時,對應(yīng)輸出可分辨的電壓變化量ΔU與最大輸出電壓Um

之比,即

分辨率越高,轉(zhuǎn)換時對輸入量的微小變化的反應(yīng)越靈敏。而分辨率與輸入數(shù)字量的位數(shù)有關(guān),

n越大,分辨率越高。

分辨率可以用于表示D/A轉(zhuǎn)換器在理論上可以達到的精度。

2.轉(zhuǎn)換精度(轉(zhuǎn)換誤差)

轉(zhuǎn)換精度是實際輸出值與理論計算值之差,這種差值,由轉(zhuǎn)換過程各種誤差引起,主要指靜態(tài)誤差,它包括以下三種:

(1)非線性誤差。它是電子開關(guān)導(dǎo)通的電壓降和電阻網(wǎng)絡(luò)電阻值偏差產(chǎn)生的,常用滿刻度的百分數(shù)來表示。

(2)比例系數(shù)誤差。它是參考電壓UR的偏離而引起的誤差,因UR是比例系數(shù),故稱之為比例系數(shù)誤差。當(dāng)ΔUR一定時,比例系數(shù)誤差如圖12-5中的虛線所示。圖12-5比率系數(shù)誤差

(3)漂移誤差。它是由運算放大器零點漂移產(chǎn)生的誤差。當(dāng)輸入數(shù)字量為0時,由于運算放大器的零點漂移,輸出模擬電壓并不為0。這使輸出電壓特性與理想電壓特性產(chǎn)生一

個相對位移,如圖12-6中的虛線所示。

轉(zhuǎn)換精度表示的是電路的實際精度,它一般用最低有效位的倍數(shù)來表示,有時也用絕對誤差與輸出電壓滿刻度的百分數(shù)來表示。圖12-6漂移誤差

3.建立時間(轉(zhuǎn)換速度)

從數(shù)字信號輸入DAC起,到輸出電流(或電壓)達到穩(wěn)態(tài)值所需的時間為建立時間。建立時間的大小決定了轉(zhuǎn)換速度。目前10~12位單片集成D/A轉(zhuǎn)換器(不包括運算放大器)的建立時間可以在1μs以內(nèi)。

12.2A/D轉(zhuǎn)換器

12.2.1A/D轉(zhuǎn)換器的基本工作原理

A/D轉(zhuǎn)換是指將連續(xù)變化的模擬電壓信號轉(zhuǎn)換為不連續(xù)的數(shù)字信號。其轉(zhuǎn)換過程可分為采樣、保持、量化和編碼四個步驟。

1.采樣和保持

采樣(也稱取樣)是將時間上連續(xù)變化的信號轉(zhuǎn)換為時間上離散的信號,即將時間上連續(xù)變化的模擬量轉(zhuǎn)換為一系列等間隔的脈沖,脈沖的幅度取決于輸入模擬量。采樣的過程

如圖12-7所示。圖中Ui

(t

)為輸入的模擬信號,

S(t)為采樣脈沖,

U'o

(t)為采樣后的輸出信號。

在取樣脈沖作用期τ

內(nèi),取樣開關(guān)接通,使U'o

(t)=Ui(t),在其他時間(Ts-τ)內(nèi),輸出U'o

(t)=0。因此,每經(jīng)過一個取樣周期,對輸入信號取樣一次,在輸出端便得到輸入信號的一個取樣值。為了不失真地恢復(fù)原來的輸入信號,根據(jù)取樣定理,一個頻率有限的模擬信號,其取樣頻率fs必須大于等于輸入模擬信號包含的最高頻率fmax的兩倍,即取樣頻率必須滿足fs≥2fmax

,一般情況下將取樣頻率取為fs=(3~5)fi(max

)

。圖12-7采樣過程

模擬信號經(jīng)采樣后,得到一系列采樣脈沖。采樣脈沖寬度τ一般是很短暫的,在下一個采樣脈沖到來之前,應(yīng)暫時保持所取得的樣值脈沖幅度,以便進行轉(zhuǎn)換。因此,在取樣電路之后須加保持電路。如圖12-8(a)所示是一種常見的取樣保持電路原理圖,場效應(yīng)管V為采樣門,電容C為保持電容,運算放大器為跟隨器,起緩沖隔離作用。在取樣脈沖S(t)到來的時間τ

內(nèi),場效應(yīng)管V導(dǎo)通,輸入模擬量Ui(t)向電容充電;假定充電時間常數(shù)遠小于τ

,那么C上的充電電壓能及時跟上Ui(t)的采樣值。

采樣結(jié)束,

V迅速截止,電容C上的充電電壓就保持了前一取樣時間τ

的輸入Ui(t)的值,一直保持到下一個取樣脈沖到來為止。當(dāng)下一個取樣脈沖到來,電容C上的電壓U‘

o(t)再按輸入Ui(t)變化。在輸入一連串取樣脈沖序列后,取樣保持電路的緩沖放大器輸出電壓Uo

(t)便得到如圖12-8(b)所示的輸出波形。圖12-8取樣保持電路及輸出波形

2.量化和編碼

輸入的模擬電壓經(jīng)過采樣保持后,得到的是階梯波。由于階梯的幅度是任意的,將會有無限個數(shù)值,因此該階梯波仍是一個可以連續(xù)取值的模擬量。另一方面,由于數(shù)字量的

位數(shù)有限,只能表示有限個數(shù)值(n位數(shù)字量只能表示2n個數(shù)值),因此,用數(shù)字量來表示連續(xù)變化的模擬量時就有一個類似于四舍五入的近似問題。必須將采樣后的樣值電平歸化到與之接近的離散電平上,這個過程稱為量化。指定的離散電平稱為量化電平。

用二進制數(shù)碼來表示各個量化電平的過程稱為編碼。兩個量化電平之間的差值稱為量化間隔S(即為量化單位),位數(shù)越多,量化等級越細,

S就越小。取樣保持后未量化的Uo值與量化電平Uq值通常是不相等的,其差值稱為量化誤差δ

,即δ=Uo-Uq

。量化的方法一般有兩種:只舍不入法和有舍有入法。

1)只舍不入法

只舍不入法是將取樣保持信號Uo不足一個S的尾數(shù)舍去,取其原整數(shù)。如圖12-9(a)是采用了只舍不入法。區(qū)域(3)中Uo=3.6V時將它歸并到Uq=3V的量化電平,因此,編碼后的輸出為(011)。這種方法δ總為正值,

δmax≈S。圖12-9兩種量化方法的比較

2)有舍有入法

當(dāng)Uo的尾數(shù)小于S/2時,用舍尾取整法得其量化值;當(dāng)Uo的尾數(shù)≥S/2時,用舍尾入整法得其量化值。圖12-9(b)采用了有舍有入法。區(qū)域(3)中Uo=3.6V,尾數(shù)0.6V≥S/2=0.5V,因此歸并到Uq=4V,編碼后為(100)。區(qū)域(5)中Uo=4.1V,尾數(shù)小于0.5V,歸化到4V,編碼后為(100)。這種方法δ

可為正,也可為負,但是δ

max=S/2。可見,它比只舍不入法誤差要小。

12.2.2A/D轉(zhuǎn)換器的主要電路形式

ADC電路分成直接法和間接法兩大類。

直接法是通過基準電壓與取樣保持電壓進行比較,從而直接轉(zhuǎn)換成數(shù)字量。直接法的特點是工作速度高,轉(zhuǎn)換精度容易保證,調(diào)準也比較方便。間接法是將取樣后的模擬信號

先轉(zhuǎn)換成時間t或頻率f

,然后再將t或

f轉(zhuǎn)換成數(shù)字量。其特點是工作速度較低,但轉(zhuǎn)換精度可以做得較高,且抗干擾性強,一般在測試儀表中用得較多。

1.反饋比較型A/D轉(zhuǎn)換器

反饋比較型A/D轉(zhuǎn)換器是一種直接A/D轉(zhuǎn)換器,其工作原理是:取一個數(shù)字量加到DAC上,得到對應(yīng)的模擬輸出電壓,將該值與輸入電壓比較,如兩者不等,則調(diào)整所取的數(shù)字量大小,到相等為止,最后所取的數(shù)字量就是所求的轉(zhuǎn)換結(jié)果。

反饋比較型A/D轉(zhuǎn)換器主要有計數(shù)斜波式A/D轉(zhuǎn)換器和逐次逼近式A/D轉(zhuǎn)換器兩大類。圖12-10為計數(shù)斜波式A/D轉(zhuǎn)換器,圖12-11為逐次逼近式A/D轉(zhuǎn)換器。圖12-10計數(shù)斜波式ADC圖12-11逐次逼近式A/D轉(zhuǎn)換器

由圖12-10可知,對于計數(shù)斜波式A/D轉(zhuǎn)換器而言,模擬輸出電壓是從0開始,隨著計數(shù)脈沖做加法計數(shù),逐次提高,直到得到需要的輸出電壓值,因此盡管電路結(jié)構(gòu)簡單,但轉(zhuǎn)換時間太長,最長的轉(zhuǎn)換周期可達到2n

-1倍的時鐘信號周期,適用于對轉(zhuǎn)換速度要求不高的場合。

圖12-11所示逐次逼近式A/D轉(zhuǎn)換器是從高位到低位逐位進行比較,依次確定各位數(shù)碼是1還是0。轉(zhuǎn)換開始前,先將逐位逼近寄存器(SAR)清0,開始轉(zhuǎn)換后,控制邏輯將逐位逼近寄存器(SAR)的最高位置1,使其輸出為100…000,這個數(shù)碼被D/A轉(zhuǎn)換器轉(zhuǎn)換成相應(yīng)的模擬電壓Uo

,送至比較器與輸入Ui比較。

若Uo

>Ui,說明寄存器輸出的數(shù)碼大了,應(yīng)將最高位改為0(去碼),同時設(shè)次高位為1;若Uo

≤Ui,說明寄存器輸出的數(shù)碼還不夠大,因此,需將最高位設(shè)置的1保留(加碼),同時也設(shè)次高位為1。然后,再按同樣的方法進行比較,確定次高位的1是去掉還是保留(即去碼還是加碼)。這樣逐位比較下去,一直到最低位為止,比較完畢后,寄存器中的狀態(tài)就是轉(zhuǎn)化后的數(shù)字輸出??梢钥闯鲋鸫伪平紸/D轉(zhuǎn)換器比較次數(shù)只需要n次就可以了。

2.雙積分型A/D轉(zhuǎn)換器

雙積分型A/D轉(zhuǎn)換器是一種間接A/D轉(zhuǎn)換器,其轉(zhuǎn)換原理是先將模擬電壓Ui轉(zhuǎn)換成與其大小成正比的時間間隔T,再利用基準時鐘脈沖通過計數(shù)器將T變換成數(shù)字量。圖12-12是雙積分型ADC的原理框圖,它由積分器、零值比較器、時鐘控制門G和計數(shù)器(計數(shù)定時電路)等部分構(gòu)成。圖12-12雙積分ADC原理框圖

轉(zhuǎn)換開始前,轉(zhuǎn)換控制信號uL=0,計數(shù)器清0,接通開關(guān)S0

,積分電容C完全放電。

當(dāng)uL=1時,轉(zhuǎn)換開始,

S0

斷開。轉(zhuǎn)換過程可分為兩步。

第一步:S1

接通Ui,此時積分器作固定時間T1的積分。在T1

期間Ui

保持不變,積分結(jié)束后積分器的輸出電壓為

由此可知:在T1固定條件下積分器的輸出電壓U0

∝Ui。

第二步:S1接通參考電壓(基準電壓)-UREF

,積分器反向積分,直到

Uo=0,如果積分器輸出電壓上升到0時所經(jīng)過時間為T2

,則

可見反向積分至Uo

=0這段時間,

T2

∝Ui。

如果計數(shù)器在T2

這段時間里對固定頻率為

的時鐘脈沖計數(shù),則表示計數(shù)結(jié)果的數(shù)字量D滿足:

當(dāng)T1

為TC的整數(shù)倍時

圖12-13顯示了雙積分ADC電壓波形,由圖可以直觀看到上面結(jié)論的正確性。

雙積分A/D轉(zhuǎn)換器具有很多優(yōu)點。首先,其轉(zhuǎn)換結(jié)果與時間常數(shù)τ無關(guān),從而消除了由于斜波電壓非線性帶來的誤差,允許積分電容在一個較寬范圍內(nèi)變化,而不影響轉(zhuǎn)換結(jié)果。其次,由于輸入信號積分的時間較長,且是一個固定值T1

,而T2正比于輸入信號在T1內(nèi)的平均值,這對于疊加在輸入信號上的干擾信號有很強的抑制能力。最后,這種A/D轉(zhuǎn)換器不必采用高穩(wěn)定度的時鐘源,它只要求時鐘源在一個轉(zhuǎn)換周期(T1

+T2

)內(nèi)保持穩(wěn)定即可。這種轉(zhuǎn)換器被廣泛應(yīng)用于要求精度較高而轉(zhuǎn)換速度要求不高的儀器中。圖12-13雙積分ADC電壓波形

12.2.3A/D轉(zhuǎn)換器的主要技術(shù)指標

1.分辨率

分辨率指A/D轉(zhuǎn)換器對輸入模擬信號的分辨能力。從理論上講,一個n位二進制數(shù)輸出的A/D轉(zhuǎn)換器應(yīng)能區(qū)分輸入模擬電壓的2n個不同量級,能區(qū)分輸入模擬電壓的最小差異為如,

A/D轉(zhuǎn)換器的輸出為12位二進制數(shù),最大輸入模擬信號為10V,則其分辨率為

2.轉(zhuǎn)換速度

轉(zhuǎn)換速度是指完成一次轉(zhuǎn)換所需的時間,轉(zhuǎn)換時間是從接到轉(zhuǎn)換啟動信號開始,到輸出端獲得穩(wěn)定的數(shù)字信號所經(jīng)過的時間。A/D轉(zhuǎn)換器的轉(zhuǎn)換速度主要取決于轉(zhuǎn)換電路的類型,不同類型A/D轉(zhuǎn)換器的轉(zhuǎn)換速度相差很大。雙積分型A/D轉(zhuǎn)換器的轉(zhuǎn)換速度最慢,需幾百毫秒左右;逐次逼近式A/D轉(zhuǎn)換器的轉(zhuǎn)換速度較快,轉(zhuǎn)換速度在幾十微秒;并聯(lián)型A/D轉(zhuǎn)換器的轉(zhuǎn)換速度最快,僅需幾十納秒時間。

3.相對精度

在理想情況下,輸入模擬信號所有轉(zhuǎn)換點應(yīng)當(dāng)在一條直線上,但實際的特性不能做到輸入模擬信號所有轉(zhuǎn)換點在一條直線上。相對精度是指實際的轉(zhuǎn)換點偏離理想特性的誤差,一般用最低有效位來表示。當(dāng)使用環(huán)境發(fā)生變化時,轉(zhuǎn)換誤差也將發(fā)生變化,實際使用中應(yīng)注意。

12.3能力訓(xùn)練

2.3.18位集成D/A轉(zhuǎn)換芯片DAC0832及應(yīng)用電路

DAC0832是8分辨率的D/A轉(zhuǎn)換集成芯片,與微處理器完全兼容。這個DA芯片以其價格低廉、接口簡單、轉(zhuǎn)換控制容易等優(yōu)點,在單片機應(yīng)用系統(tǒng)中得到了廣泛的應(yīng)用。D/A轉(zhuǎn)換器由8位輸入鎖存器、8位DAC寄存器、8位D/A轉(zhuǎn)換電路及轉(zhuǎn)換控制電路構(gòu)成。圖12-14、圖12-15、圖12-16分別為DAC0832的電路結(jié)構(gòu)、引腳分配和外形情況。圖12-14DAC0832電路框圖圖12-15DAC0832引腳分配圖12-16DAC0832外形圖

8位集成DAC0832由一個8位輸入寄存器、一個8位DAC寄存器和一個8位D/A轉(zhuǎn)換器三大部分組成,

D/A轉(zhuǎn)換器采用了倒T形電阻網(wǎng)絡(luò)。由于DAC0832有兩個可以分別控制的數(shù)據(jù)寄存器,所以在使用時有較大的靈活性,可根據(jù)需要接成不同的工作方式。DAC0832中無運算放大器,是電流輸出,使用時須外接運算放大器。芯片中已設(shè)置了Rfb

,只要將9腳接到運算放大器的輸出端即可。若運算放大器增益不夠,還須外加反饋電阻。

IOUT1

:DAC

輸出電流1。此輸出信號一般作為運算放大器的一個差分輸入信號。當(dāng)DAC寄存器中的各位為1時,電流最大;為全0時,電流為0。

IOUT2

:DAC輸出電流2。它作為運算放大器的另一個差分輸入信號(一般接地)。IOUT1和IOUT2

滿足:IOUT1+IOUT2

=常數(shù)。

UCC

:電源輸入端(一般取+5V)。

DGND:數(shù)字地端。

AGND:模擬地端。

DAC0832的常用電路如圖12-17~圖12-20所示。圖12-17、圖12-18為單極性輸出,即輸出端電壓極性是單一的;圖12-19為雙極性輸出,即輸出的電壓極性有正有負,當(dāng)u1

=0~5V時,輸出uOUT

可達到-5~5V。圖12-20為DAC0832與CPU的連接電路。圖12-17反相輸出電路圖12-18同相輸出電路圖12-19雙極性輸出電路圖12-20DAC0832與CPU的連接電路

12.3.28位集成A/D轉(zhuǎn)換芯片ADC0804及應(yīng)用電路

ADC0804是一款8位、單通道、逐次比較型A/D轉(zhuǎn)換器,主要特點是:模/數(shù)轉(zhuǎn)換時間大約100μs;方便TTL或CMOS標準接口接入;可以滿足差分電壓輸入;具有參考電壓輸入端;內(nèi)含時鐘發(fā)生器;單電源工作時,輸入電壓范圍是0~5V;不需要調(diào)零;等等。ADC0804價格低廉,普遍被應(yīng)用于微電腦的接口設(shè)計上。

圖12-21、圖12-22分別為ADC0804的引腳分配和外形情況。圖12-21ADC0804引腳分配圖12-22ADC0804外形圖

器件上各引腳的名稱和功能如下:

UIN(+)、UIN(-):兩個模擬信號輸入端,可以接收單極性、雙極性和差模輸入信號。

D0~D7:具有三態(tài)特性數(shù)字信號輸出端,輸出結(jié)果為8位二進制結(jié)果。

CPIN:時鐘信號輸入端。

CPR:內(nèi)部時鐘發(fā)生器的外接電阻端,與CPIN端配合可由芯片自身產(chǎn)生時鐘脈沖,其頻率計算方式是:圖12-23ADC0804內(nèi)部結(jié)構(gòu)及功能圖

ADC0804常與單片機相連,其接線電路如圖12-24所示。圖

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論