電工電子技術基礎 王慧麗 第2版 課件 第7、8章 數(shù)字電路基礎、基本數(shù)字器件_第1頁
電工電子技術基礎 王慧麗 第2版 課件 第7、8章 數(shù)字電路基礎、基本數(shù)字器件_第2頁
電工電子技術基礎 王慧麗 第2版 課件 第7、8章 數(shù)字電路基礎、基本數(shù)字器件_第3頁
電工電子技術基礎 王慧麗 第2版 課件 第7、8章 數(shù)字電路基礎、基本數(shù)字器件_第4頁
電工電子技術基礎 王慧麗 第2版 課件 第7、8章 數(shù)字電路基礎、基本數(shù)字器件_第5頁
已閱讀5頁,還剩95頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

第7章數(shù)字電路基礎7.1脈沖數(shù)字電路的基本概念及二進制數(shù)7.1.1數(shù)字信號與數(shù)字電路7.1.2數(shù)制與碼制7.2門電路7.2.1基本邏輯門電路7.2.2復合邏輯門電路7.2.3組合邏輯電路的分析與設計7.2.4TTL集成門電路7.3集成觸發(fā)器7.3.1RS觸發(fā)器7.3.2邊沿JK觸發(fā)器認識與功能測試7.3.3邊沿D觸發(fā)器認識與功能測試7.1脈沖數(shù)字電路的基本概念及二進制數(shù)7.1.1數(shù)字信號與數(shù)字電路電子電路中的信號

模擬信號

隨時間連續(xù)變化的信號

數(shù)字信號

時間和幅度都是離散的

模擬信號:在時間上或數(shù)值上是連續(xù)的模擬電路:分析信號的幅值、相位、頻率的變化和關系等

數(shù)字信號:

在時間上和數(shù)值上都是離散的

應用于:產品數(shù)量統(tǒng)計

數(shù)字表盤的讀數(shù)

數(shù)字電路:

只關心輸入和輸出的邏輯關系數(shù)字電路的特點

電路抗干擾能力強,傳輸可靠;

信息便于長期存儲,易于控制精度

集成度高、容易小型化。

通訊技術

數(shù)字化測量;

數(shù)控化生產;數(shù)字電路的應用7.1脈沖數(shù)字電路的基本概念及二進制數(shù)7.1.1數(shù)制與碼制1.十進制(1)

表示數(shù)的數(shù)碼有十個:0

~9;

特點:以10為基數(shù),“逢十進一”;

表示方法:10的冪相加一、數(shù)制十進制(2)2.二進制

表示數(shù)的數(shù)碼有2個:0和1;

特點:以2為基數(shù),“逢二進一”;

表示方法:10的冪相加3.十-二進制轉換

二進制數(shù)轉換為十進制數(shù):按權展開,逐個相加

十進制數(shù)轉換為二進制數(shù)

整數(shù)部分:除2取余,由下而上;小數(shù)部分:乘2取整,由上而下二、碼制BCD碼是用四位二進制碼來表示相應的十進制數(shù)的一種碼制,稱二—十進制碼。其中常用的8421BCD碼是一種有權碼,各位的位權分別是:8、4、2、1;8421BCD碼與相應十進制數(shù)的關系如下表所示:7.2門電路7.2.1基本邏輯門電路“與”門實驗電路與邏輯符號圖1.與邏輯:“與”邏輯可用下圖所示的電路來說明。1.只有開關SA1和SA2都閉和時,燈才會亮。這種燈亮與開關的關系就是“與”邏輯關系。2.可表述為:只有當決定一件事情的所有條件都具備時,事件才能發(fā)生。這種因果關系稱與邏輯關系,3.可以表示為Y=A·B。

ABY000010100111“與”門真值表基本門電路“或”門實驗電路與邏輯符號圖2.或邏輯:開關SA1和SA2只要有一個閉和時,燈就會亮。這種燈亮與開關的關系就是“或”邏輯關系??杀硎鰹椋寒敍Q定一件事情的所有條件中,只要具備一個條件時,這件事就會發(fā)生。這種因果關系稱或邏輯關系,可以表示為Y=A+B。ABY000011101111“或”門真值表“非”門實驗電路與邏輯符號圖3.非邏輯:當決定事件的條件具備了,事件沒有發(fā)生;反而當決定事件的條件不具備時,事件發(fā)生了。這種因果關系稱非邏輯關系,可以表示為Y=AY0110“非”門真值表7.2門電路7.2.2復合邏輯門電路1.與非門邏輯關系可總結為“見0輸出1,全1輸出0”,邏輯表達式為

常用的集成芯片74LS00(2輸入四與非門)。ABY000011101110“與非”門邏輯符號圖“與非”門真值表2.或非門邏輯表達式為

常用的集成芯片74LS02(2輸入四或非門)。ABY001010100110“或非”門邏輯符號圖“或非”門真值表3.異或門異或門的邏輯表達式為

邏輯關系可描述為:“相異出1,相同為0"集成芯片74LS86(2輸入四異或門);ABY000011101110“異或”門邏輯符號圖“異或”門真值表4.同或門同或門的邏輯表達式為

邏輯關系可描述為“相同出1,相異為0”

ABY001010100111“同或”門邏輯符號圖“同或”門真值表7.2門電路7.2.3組合電路分析與設計

一、邏輯函數(shù)的表示方法

1.真值表

2.函數(shù)表達式

3.邏輯圖

4.卡諾圖【例7.1】畫出實現(xiàn)函數(shù)F=AB+BC+CA的邏輯圖?!纠?.2】根據(jù)真值表寫出函數(shù)表達式。ABCY000

0001

1010

1011

0100

0101

1110

1111

0

二、邏輯函數(shù)的化簡方法:公式法和卡諾圖1.公式法基本公式

基本定律

最小項的概念與性質

※最小項的定義和編號

2.卡諾圖法

n個變量有2n種組合,可對應寫出2n個乘積項,這些乘積項均具有下列特點:包含全部變量每個變量在該乘積項中(以原變量或反變量)只出現(xiàn)一次這樣的乘積項稱為這n個變量的最小項,也稱為n變量邏輯函數(shù)的最小項。

卡諾圖法的性質事例說明如何根據(jù)輸入變量組合寫出相應最小項?

將輸入變量取值為1的代以原變量,取值為0的代以反變量,則得相應最小項。

最小項的基本性質

※對任意一最小項,只有一組變量取值使它的值為1,而其余各種變量取值均使其值為0。※不同的最小項,使其值為1的那組變量取值也不同?!鶎τ谧兞康娜我唤M取值,任意兩個最小項的乘積為0。※對于變量的任一組取值,全體最小項的和為1。

④卡諾圖法化簡方法(1)將n變量的2n個最小項用2n個小方格表示,并且使相鄰最小項在幾何位置上也相鄰且循環(huán)相鄰,這樣排列得到的方格圖稱為n變量最小項卡諾圖,簡稱為變量卡諾圖。④卡諾圖法化簡方法(2)④卡諾圖法化簡方法(3)已知最小項如何找相應小方格?例如:

原變量取1,反變量取0。如何寫出卡諾圖方格對應的最小項?⑤利用卡諾圖法化簡三人表決邏輯表達式7.2門電路7.2.4TTL集成門電路1.TTL集成門電路認識(1)TTL集成門的類型很多,那么如何識別它們?各類型之間有何異同?如何選用合適的門?(1)各系列

TTL集成門的比較與選用用于民品用于軍品

具有完全相同的電路結構和電氣性能參數(shù),CT74系列溫度范圍:0~70OC,CT54系列溫度范圍:-55~+125OC,因此CT54系列更適合在溫度條件惡劣、供電電源變化大的環(huán)境中工作。

※按工作溫度和電源允許變化范圍不同分為CT74系列

CT54系列1.TTL集成門電路認識(2)(2)按平均傳輸延遲時間和平均功耗不同分

CT74系列CT74L系列(即低功耗TTL簡稱LTTL)

CT74H系列(即高速TTL簡稱HTTL)CT74S系列(即肖特基TTL簡稱STTL)

CT74AS系列(即先進肖特基TTL簡稱ASTTL)

CT74LS系列(即低功耗肖特基TTL簡稱LSTTL)CT74ALS系列(即先進低功耗肖特基TTL簡稱LSTTL)

2.TTL集成門電路的使用要點(1)電源電壓用+5V,74系列應滿足5V

5%。

(2)輸出端的連接:

普通TTL門輸出端不允許直接并聯(lián)使用。

三態(tài)輸出門的輸出端可并聯(lián)使用,但同一時刻只能有一個門工作,其他門輸出處于高阻狀態(tài)。

集電極開路門輸出端可并聯(lián)使用,但公共輸出端和電源VCC之間應接負載電阻RL。

輸出端不允許直接接電源VCC或直接接地。輸出電流應小于產品手冊上規(guī)定的最大值。

3.多余輸入端的處理4.TTL集成OC門電路OC門應用—實現(xiàn)線與兩個或多個OC門的輸出端直接相連,相當于將這些輸出信號相與,稱為線與。

5.TTL集成三態(tài)門電路※應用(1)構成單向總線(2)構成雙向總線6.CMOS集成門電路認識7.3集成觸發(fā)器7.3.1RS觸發(fā)器雙穩(wěn)態(tài)觸發(fā)器一種具有記憶功能的邏輯單元電路,能儲存一位二進制碼。特點:1.有兩個穩(wěn)定狀態(tài):

“0”態(tài)和“1”態(tài);2.能根據(jù)輸入信號將觸發(fā)器的輸出狀態(tài)置成“1”或“0”態(tài)。3.具有記憶功能,即:撤銷輸入信號后,輸出的“0”或“1”態(tài)能保存下來。該觸發(fā)器由兩個與非門A和B構成。1.基本R-S觸發(fā)器通常情況下,兩個輸出端的狀態(tài)保持相反。

Q=1,Q=0時,稱為“1”態(tài)。

Q=0,Q=1時,稱為“0”態(tài)。基本R-S觸發(fā)器原理圖邏輯符號2.工作原理及邏輯功能(觸發(fā)器被置0)2.工作原理及邏輯功能(觸發(fā)器被置1)3.觸發(fā)器基礎知識7.3集成觸發(fā)器7.3.2邊沿JK觸發(fā)器1.邊沿觸發(fā)器的優(yōu)點

邊沿觸發(fā)器僅在上升沿觸發(fā)或下降沿觸發(fā)

激勵端的信號在觸發(fā)信號的前后幾個延遲時間內保持不變,便可以穩(wěn)定地根據(jù)特征表工作。

邊沿觸發(fā)器具有較強的抗干擾能力,可靠性高。2.邊沿JK觸發(fā)器邊沿JK觸發(fā)器邏輯電路特征方程(CP下降沿時刻有效)(1)邏輯電路和符號(1)CP=0時,觸發(fā)器的狀態(tài)不變。(2)CP由0跳變到1時,觸發(fā)器狀態(tài)不變。(3)CP由1跳變到0時,觸發(fā)器的狀態(tài)根據(jù)J、K端的輸入信號確定:

①J=0、K=0時,觸發(fā)器保持原狀態(tài)不變。

②J=0、K=1時,觸發(fā)器置0狀態(tài)。

③J=1、K=0時,觸發(fā)器置1狀態(tài)。

④J=1、K=1時,觸發(fā)器狀態(tài)翻轉。若原為0狀態(tài),則翻轉為1狀態(tài);若原為1狀態(tài),則翻轉為0狀態(tài)。(2)工作原理(3)邊沿JK觸發(fā)器的特點邊沿JK觸發(fā)器的邏輯符號邊沿JK觸發(fā)器的特點①邊沿觸發(fā),即CP邊沿到來時,狀態(tài)發(fā)生翻轉。無同步觸發(fā)器的空翻現(xiàn)象。②功能與同步JK觸發(fā)器相同。使用方便靈活。③抗干擾能力極強,工作速度很高。曾用符號國際符號(4)邊沿JK觸發(fā)器集成芯片引腳圖74LS112芯片引腳圖74LS112屬于雙JK觸發(fā)器,以CP下降沿觸發(fā)。⑴能夠根據(jù)圖示學會測試JK觸發(fā)器功能;⑵根據(jù)測試結果,寫出特征表(真值表)。7.3集成觸發(fā)器7.3.3邊沿D觸發(fā)器1邊沿D觸發(fā)器功能測試(1)電路結構、邏輯符號和邏輯功能

D觸發(fā)器功能表

(2)邊沿D觸發(fā)器波形圖試對應輸入波形畫出下圖中

Q端波形(設觸發(fā)器初始狀態(tài)為

0)。同步觸發(fā)器在CP=1期間能發(fā)生多次翻轉,這種現(xiàn)象稱為空翻。CP

=

1,同步

D

觸發(fā)器次態(tài)跟隨

D

信號(3)D觸發(fā)器的特性表、特性方程、驅動表和狀態(tài)轉換圖

特性方程同步D觸發(fā)器狀態(tài)轉換圖

Qn+1=D001101010011Qn+1QnDD觸發(fā)器特性表

00001111D觸發(fā)器驅動表

010100011011DQn

Qn+1無約束(4)邊沿D觸發(fā)器集成芯片引腳圖74LS74芯片引腳圖74LS74屬于雙D觸發(fā)器,以CP上升沿觸發(fā)。⑴能夠根據(jù)圖示學會測試D觸發(fā)器功能;⑵根據(jù)測試結果,寫出特征表(真值表)。第8章基本數(shù)字器件8.1計數(shù)器8.1.1計數(shù)器的分類8.1.2二進制計數(shù)器8.1.3十進制計數(shù)器8.2寄存器8.2.1寄存器概述8.2.2數(shù)碼寄存器8.2.3移位寄存器8.3譯碼器8.3.1二進制譯碼器8.3.2二—十進制譯碼器CT74LS42芯片認識與功能測試8.3.3數(shù)碼顯示譯碼器及七段顯示器8.1計數(shù)器8.1.1計數(shù)器的分類計數(shù)器的分類計數(shù)器的作用與分類

計數(shù)器(Counter)用于計算輸入脈沖個數(shù),還常用于分頻、定時等。計數(shù)器分類如下:

1.按時鐘控制方式不同分:異步計數(shù)器

同步計數(shù)器

同步計數(shù)器比異步計數(shù)器的速度快得多。2.按計數(shù)增減分:加法計數(shù)器

減法計數(shù)器

加/減計數(shù)器(又稱可逆計數(shù)器)

對計數(shù)脈沖作遞增計數(shù)的電路。

對計數(shù)脈沖作遞減計數(shù)的電路。

在加

/

減控制信號作用下,可遞增也可遞減計數(shù)的電路。

3.按計數(shù)進制分:二進制計數(shù)器

十進制計數(shù)器

任意進制計數(shù)器(又稱N進制計數(shù)器)按二進制數(shù)運算規(guī)律進行計數(shù)的電路

按十進制數(shù)運算規(guī)律進行計數(shù)的電路。

二進制和十進制以外的計數(shù)器8.1計數(shù)器8.1.2二進制計數(shù)器

二進制計數(shù)器

1.異步二進制計數(shù)器

電路構成

JK觸發(fā)器構成的異步二進制加法計數(shù)器☆2.異步二進制計數(shù)器的構成方法

將觸發(fā)器接成計數(shù)觸發(fā)器,然后級聯(lián),將計數(shù)脈沖CP從最低位時鐘端輸入,其他各位時鐘端接法如下表:CPi

=Qi-1CPi=Qi-1減法計數(shù)

CPi=Qi-1CPi

=Qi-1加法計數(shù)

下降沿觸發(fā)式

上升沿觸發(fā)式

計數(shù)觸發(fā)器的觸發(fā)信號接法計數(shù)規(guī)律

8.1計數(shù)器8.1.3十進制計數(shù)器

1.8421BCD碼十進制計數(shù)器的設計思想:

在4位二進制計數(shù)器基礎上引入反饋;

強迫電路在計至狀態(tài)1001后就能返回初始狀態(tài)0000;

利用狀態(tài)0000~1001實現(xiàn)十進制計數(shù)。

十進制計數(shù)器由主從型JK觸發(fā)器組成的四位異步十進制加法計數(shù)器2.十進制計數(shù)器原理圖3.十進制計數(shù)器的狀態(tài)表4.集成異步計數(shù)器CT74LS290(1)構成異步五進制計數(shù)器構成1位二進制計數(shù)器4.集成異步計數(shù)器CT74LS290(2)構成8421BCD碼異步十進制計數(shù)器8.2寄存器8.2.1寄存器概述寄存器概述

組合邏輯電路中當前的輸出由當前的輸入決定,一但輸入改變,輸出就隨之改變

希望能夠把輸入信號暫時存儲起來

寄存器是用來存放數(shù)碼或指令等的邏輯部件。按功能分數(shù)碼寄存器移位寄存器8.2寄存器8.2.2數(shù)碼寄存器數(shù)碼寄存器功能:寄存數(shù)碼和清除原有數(shù)碼1.并行輸入方式數(shù)碼寄存器2.并行輸出方式8.2寄存器8.2.3移位寄存器移位寄存器功能:能寄存數(shù)碼

還有移位功能移位寄存器電路原理圖1.移位寄存器工作原理數(shù)據(jù)依次向左移動,稱左移寄存器,

輸入方式為串行輸入移位寄存器2.左移寄存器3.四位左移寄存器狀態(tài)表移位寄存器8.3譯碼器8.3.1二進制譯碼器二進制譯碼器☆1.知識引入從計算機鍵盤上輸入0-9十進制數(shù),在屏幕上顯示0-9,在其中經(jīng)歷了幾個過程?鍵盤輸入信號編碼器:將鍵盤信號編制成計算機能識別的二進制代碼0000-1001譯碼器:將代碼含義譯成特定的輸出信號譯碼帶驅動驅動器0123456789顯示器2.譯碼的概念與類型

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論