PCB的的導(dǎo)入與布局_第1頁
PCB的的導(dǎo)入與布局_第2頁
PCB的的導(dǎo)入與布局_第3頁
PCB的的導(dǎo)入與布局_第4頁
PCB的的導(dǎo)入與布局_第5頁
已閱讀5頁,還剩24頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

*

考I、1、

同步器原理在protel中主要通過同步器來添加網(wǎng)絡(luò)報(bào)表中的

電氣連接信息。

其基本工作原理為:檢查當(dāng)前的原

和PCB

網(wǎng)

絡(luò)

報(bào)

進(jìn)

,

據(jù)

設(shè)

計(jì)

和PCB

設(shè)

計(jì)

。同步器可以實(shí)現(xiàn)原理圖和PCB

圖信息間雙向同

,

動改變原理圖文件所對應(yīng)PCB圖文件的信息,反

。(

)

導(dǎo)

網(wǎng)

絡(luò)

PROTEL

DXP

PROTEL

DXP

2、

設(shè)置同步器比較規(guī)則單

擊project

project

options菜

項(xiàng)

,

進(jìn)

入comparator

選項(xiàng)卡,在此選項(xiàng)卡中能夠進(jìn)

規(guī)

設(shè)

。在此設(shè)置中需要將區(qū)域定義的改變(changeddifferences。room

definitions)一項(xiàng)設(shè)置為ignoreComparisonTypeDescription△ModeDifferencesAssociatedwithComponentsChanged

Channel

Class

NameChanged

Component

Class

NameChangedNetClassN

ameChanged

Room

DefinitionsChanged

RuleChannelClassesWith

ExtraMembersComponent

Classes

With

Extra

MembersDifferentCommentsDifferentDesignatorsDifferentFootprintsDifferentLibraryReferencesDifferentTypesExtraChannel

ClassesExtraComponent

ClassesExtra

ComponentsExtra

Room

DefiritionsFindDFind

D

Find

Dlgnore

Find

DFindD

FindD

Find

DFind

DFind

DFind

DFindDFindDFind

D

Find

DFind

DifferencesifferencesifferencesDifferencesifferencesifferencesifferencesifferencesifferencesifferencesifferencesifferencesifferencesifferencesifferencesifferencesNiferewcecAcccci=led

ilkAekObjectMatchingCriteriaObjectTypeMin

Match名Min

M

atched

MembersUseNameMatchingShowManualMatchingDialogNet753A.fter

member

matchingForunmatchedobjectsNetClass753AftermembermatchingForunmatchedobjectsComponentClass753AftermembermatchingForunmatchedobjects?

lgnore

Rules

Defined

in

PCB

OnlyOptionsforFCBFrojectFCB_Froject1.FrjPCEError

Reporting

Connection

Matrix

Class

Generation

Comparator

ECO

Generation□ptioMs

Muli-Chanmel

Default

Prints

Search

Paths

ParametersSetTo

DefaultsCancelOK.

.

PROTELDXP

3、

導(dǎo)入網(wǎng)絡(luò)報(bào)表1

)

擊Design→updatePCB……菜

項(xiàng)

后,系

統(tǒng)

將比

較當(dāng)

前PCB以及相應(yīng)

理圖

網(wǎng)絡(luò)報(bào)表信息,得出需要更新的報(bào)表。2)完成比較后得出更新信息提示對話框。若有

更新信息,則單擊yes按鈕,彈出更新項(xiàng)目的詳

細(xì)列表,此處可以逐一檢查(可單擊exploredifferences

詳細(xì)查看)每一個(gè)元件和網(wǎng)絡(luò)。檢

關(guān)

。列

,

擊changes按鈕系統(tǒng)掃描所有改變,看

執(zhí)

,

標(biāo)

單擊

changes執(zhí)行所有改變,然后單擊

PROTELDXP3

)單擊Design

→import

changes

from……close關(guān)

,

時(shí)

現(xiàn)

。菜

,

出validate能

在PCBexecute元件布局:將網(wǎng)絡(luò)報(bào)表中的所有元件放置在PCB板上。元

個(gè)

:1、

的自

統(tǒng)

據(jù)

規(guī)

進(jìn)

,

結(jié)

連接

。2、

的手

統(tǒng)

進(jìn)

調(diào)

。

PROTEL

DXP

(

)

局1.

元器件布局規(guī)則介紹執(zhí)行菜單命令“Design”→“Rules”,系統(tǒng)彈出“PCBRules

and

Constraints

Editor”對話框。2023/9/251.

元器件布局規(guī)則介紹執(zhí)行菜單命令“Design”→“Rules”,

系統(tǒng)彈出“PCB

Rules

and

Constraints

Editor”對話框。PCHRules

and

Cunstrnints

Editur曰

DsinRuss否

Elechica=-

RcuirgWidthWih團(tuán)

RouingTopdoav中

Roimg

Bicnlp中-RoutngLeyeis團(tuán)Rouing

Coiners團(tuán)-Faroul

Cortral1SMT中

H

Mas

older

Mask

Expansicn由

■Pade

Mack

Eioareicn=

Flare白PowerPlene

Cornsct

StyiePlneCorreet中

Powe

Plkne

Cearance1.

PlaveCkxsncePowPg

p

c

b,=中立TestpoirtMaruacluingHiy

SpeedFacemene4

Room

Defintion曰ComoonertdearanceComporskClesanceF

pit

r

ay

ertshcnFNeatolgnee-

-Sig

grtytehIrglinHJjp由sneiOLttedanePeimComt5onCnneConmectobanWherethe

Ftatctiect

meaches◎AllO

Net〇NetClasd

Laje

Ouery

HapaiOAdvarced

iOueyl

Quay

Buidal

..WheeiheSecord

ahjecl

mslches◎AIlONet○Net

Cae〇Net

andLajeAdvarcad

(Cueyl

Ousy

BuildaiCorstiairtsFu

GueryA11Fd

QueiyA11aneleaONOLGap10mlCheckMode

Quick

CheckQuickCheck-uasethe

bounding

iecrangg

ami

r

)

tectargie

that

ercicose

althe

cpmertssslplsNeme

ComponniCEaisnce

Comment

UriqueIDTFORHBED〇Lael

Overy

Hepel

…國

RoingWaStye2023/9/2區(qū)EusWizaid

.Eicnlie:

.CancelApplyOK1

)Component

Clearance

(安

全間距)規(guī)則該規(guī)則用于設(shè)置元器件、銅膜導(dǎo)線、過孔、焊盤等導(dǎo)電

對象之間的最小間距。單擊Placement

下一級Component

Clearance規(guī)則中的

Component

Clearance,如圖

。PlacementRoomDefinitionComponent

ClearanceComponentClearance選擇ComponentClearance規(guī)則2023/9/252)Component

Orientations

(元器件放置角度)規(guī)則(

1

)

在“PCBRulesandConstraints

Editor”對話框的ComponentOrientations規(guī)則名上單擊鼠標(biāo)右鍵→在彈出的

快捷菜單中選擇

“New

Rule”,則建立了一個(gè)新規(guī)則,如圖

所示。一

Placement+

Room

Definition一

3

Comnonent

lear=nee…3

LompoentLlearance…

Lomponent

UrientaHew

Fule.Delete

FulReport...Export

Rules...Import

Rules...圖建立元器件放置角度新規(guī)則lr-Signal

Integrity2023/9/25(2)單擊Component

Orientations下一級新建的規(guī)則名,“PCBRules

andConstraints

Editor”對話框的右側(cè)顯示

Component

Orientations規(guī)則設(shè)置畫面,如圖所示。圖

的“Wherethe

Firstobjectmatches”區(qū)域用于設(shè)置規(guī)則使用的

范圍,在Constraints

區(qū)

設(shè)

置旋轉(zhuǎn)角度。Name

ComponentOrientations

CommentWhere

the

First

object

matches◎AlO

NetO

Net

Class〇

)Net

and

Layer

Query

Helper

…OAdvanced

(Query)

Query

Builder

…ConstrairtsAllowedOrientations0

Deorees90

Degiees180

Degrees270Dearee:△llOrientaticns圖設(shè)置元器件放置角度規(guī)則Unique

ID

FRYWRPKF2023/9/25Full

QueryAll〇Layer該規(guī)則用于設(shè)置允許元器件放置的電路板層。建立該規(guī)則的方法同“2)”。RnleeandCoretrainteRditor

區(qū)*8

Eechics白

Ro

i

Name

Pamttedayers

Ccnment

[

UneI0

NGQIKRJP團(tuán)

Ro

Tcpdbg

Wheiethe

Fi

ooieclmdchee

FCuayRcuingFisity

〇1A11*

Rolna

Layeis

CNe團(tuán)團(tuán)

F

yel

Quey

Hebe白=SM

ak

〇Advanced

|Ouey|Quely

BuldsrSalder

Mask

Ekperion

Congainls4-

Pasle

MakEkperion白

?PlanePowet

PaneCamectStyleFlnsCcrrectPg|Fil

ar

ancePolyoenConneet

Stye田“

Tedpo

onComs*

Permitted

Layers田

a

uing

?IpLsyet白Pkcemrt

?

om

La慧RecmDelrinonF

Co

po

nosF

m

PC

eLtoe

nL

ations田D

Seoi

d

lrvegityBionlee

Bus

wead

0K

Carcel

Aexb2023/9/25

圖設(shè)置允許元器件放置工作層規(guī)則ntsFromsgtrnneeoaycOor

iioeopPDCxerereCesianodComonentdchsasfpu5rhMHig羅rsPcgnceeaimePaMTsadLaCsssesyealStarnaCaVCggutinlnnooaRRungWidhhgWun3)Permitted

Layers

(允許元器件放置工作層)規(guī)則Net

olgne1、

元件自動布局單擊tools→component

placement→autoplacer

命令,出現(xiàn)以下對話框:成

局方式byconnectiyty,then

suited

m

de統(tǒng)計(jì)布局方式

PROTELDXPCluster

PlacerStatistical

PlacerFiacementRules

in

the

DesignQuick

Component

Placement-grouplacekchlCancelDK

PROTELDXP

(1)

cluster

placer:

此方式還提供了quickcomponent

placement布

,

布局速度較快但布局效果可能較差,因此需要在

自動布局后手工調(diào)整。(2)staticalplacer在

設(shè)

應(yīng)

數(shù)

,

內(nèi)

本Auto

PlaceStatistical-based

autoplacer-placesto

minimize

connectionlengths.Usesastatisticalalgorithm,so

is

best

suited

to?

Group

Components?

RotateComponentsAutomatic

PCB

Updatedesigns

with

a

higher

component

count

[greater

than100].Cluster

Placer◎

StatisticalPlacerPowerNetsGroundNetsGrid

SizeCancel20milOK與一

般自

方式的區(qū)

設(shè)

計(jì)中已

經(jīng)

了元件的間距規(guī)則,

即元件之間有最小間距。在執(zhí)行推擠式自動布局時(shí),

需要設(shè)置推擠式自動

布局的深度參數(shù),此參數(shù)表示執(zhí)行推擠布局時(shí)移

動的元件

個(gè)

數(shù)。

執(zhí)

行tools→autoplacement→setshovedepth可設(shè)置。tools→autoplacement→

placefrom

file

PROTELDXP

(3)終止自動布局tools→autoplacement→shove(

4

)

局tools→autoplacement→shove5、導(dǎo)入元件的自動布局文件元件的手動布局是指手工設(shè)置元件的布局。主要方

:1、

作2、

調(diào)

整3、

調(diào)

距4、

點(diǎn)

PROTEL

DXP

(

)

局1、

規(guī)

則2、

則3、

擾4、

擾5、

調(diào)

局6、

時(shí)

PROTEL

DXP

(

)

則元器件的布局原則參看教材。PROTEL

DXP1、

根據(jù)信號的流向來布局,PCB

板尺寸:50mm×50mm。20uFR73KQ22N3904C3R4Res2

4KR1Res2

30KR3Res2

4KR5Res2

20KR220KHeader4Kes15K4

3

2

110uF10uF2N3904P1C1C2

PROTEL

DXP

2、

根據(jù)信

號的

流向來

布局

,PCB

板尺寸:50mm×50mm。SV2N3904R11K47022N3906Q6R2

A

B2.2K

2N39061K

1K

1KQ12N3904Cap0.01uFD1Diode2N39062N3904J100K-4.5VVi<△-PROTEL

DXP

3、

根據(jù)信號的流向來布局,PCB板尺寸:45mm×45mm。46520luFC20.luFRSTTHR.CVOLTTRIGGNDSE555CpVCCDISCOUT873R32KOutvecPROTEL

DXP4、

根據(jù)信號

的流

來布

局,PCB板

寸:60mm×60mm。1

U25

LF351N26

out2381K8271K0ut1U1RSTTHRCVOLTTRIGGNDMC1455P1VCCDISCOUTC10.luFR310K0.5KC2R410K0.1uF46521-15+

1R5U25

LF351N6

out28寸-15的

。

。PROTEL5.在“

項(xiàng)

目路

.SchDoc”中

創(chuàng)

電U1RSTTHRCVOLT

TRIGGNDMC1455P1123R410KVCCDISCOUTDXP.PrjPCB”870ut10.5KC2R310KC10.luF0.1uF4652R5+

11K1K

PROTEL

DXP6.在

項(xiàng)

.PrjPCB”中

創(chuàng)

5

.SchDoc”的

理圖

。

。SN74F04D

0.luF

SN74F04D

SN74F04D470U9A2R53306R2470U9B4Header

42XTAL4

5VCCVCCU9CC10JP?R1372DXP目

.PrjPCB”中

創(chuàng)

6

.SchDoc”嘗

。D3

PROTEL7.

項(xiàng)圖文件

。Inductor

10mHD2

.C1D

ZeneiCap

Pol1

100uFRes2

10Kap1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論