12.1-3 集成電路在芯片測試、封裝形式與鍵合_第1頁
12.1-3 集成電路在芯片測試、封裝形式與鍵合_第2頁
12.1-3 集成電路在芯片測試、封裝形式與鍵合_第3頁
12.1-3 集成電路在芯片測試、封裝形式與鍵合_第4頁
12.1-3 集成電路在芯片測試、封裝形式與鍵合_第5頁
已閱讀5頁,還剩6頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1第12章集成電路測試和封裝12.1集成電路在芯片測試技術(shù)圖12.1美國CascadeMicrotech公司的射頻和超高速芯片手動測試臺實物照片

芯片在晶圓上的測試需要在測試臺上進行。用探針、探針陣列或探頭與芯片上的焊盤(Pad)相接觸。2圖12.2美國Picoprobe公司生產(chǎn)的10針探頭的實物照片3圖12.3美國CascadeMicrotech公司生產(chǎn)的GSG組合150

m間距微波探頭照片4圖12.4美國CascadeMicrotech公司生產(chǎn)的一種探卡實物照片

探卡上探針的數(shù)目和布局是完全固定的,通常與標準的封裝形式相對。512.2 集成電路封裝形式與工藝流程

圖12.5常見的幾種封裝載體的實物照片6圖12.6電路板上布孔焊接(a)和表面貼裝(b)7

(a) (b) (c)a)兩邊引線共燒陶瓷封裝、(b)四邊布線兩邊引線共燒陶瓷扁平封裝(c)小引線節(jié)距共燒陶瓷四方扁平封裝圖12.7共燒陶瓷封裝為適應(yīng)軍事領(lǐng)域和航空領(lǐng)域需要,高可靠集成電路采用性能優(yōu)越的共燒陶瓷封裝。812.3芯片鍵合

圖12.8金(鋁)絲綁定示意圖鍵合也稱為壓焊或綁定(Bonding),是將芯片輸入、輸出、電源、地線等焊盤通過金屬絲、金屬帶或金屬球與外部電路連接在一起的工序。9圖12.9芯片焊盤與QFP24載體上引腳關(guān)系示意圖

芯片鍵合通常送到鍵合實驗室或封裝廠由專業(yè)工程師完成。當送交芯片時,應(yīng)當給出載體型號和芯片焊盤與載體上引腳關(guān)系示意圖,作為綁定工程師的操作依據(jù)。10圖12.10美國GeorgiaTech公司在基板上形成的直徑32mm間距100mm的凸點陣列

金(鋁)絲鍵合連線的寄生電感非常嚴重。倒裝焊技術(shù)可以最大限度地減小由引線產(chǎn)生的寄生電感,對于超高速和超高速集成電路的互連最具有吸引力,但要在襯底上形成大小和高度合適的凸點。11圖12.11倒裝焊的剖面示意圖倒裝式連接技術(shù)具有如下優(yōu)點:1)連接產(chǎn)生的寄生電感大大小于金屬絲互接2)芯片上的焊接盤可以遍布全芯片,而不是僅限于芯片周邊3)由于幾乎全部的襯底都能

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論