8086微處理器課件_第1頁
8086微處理器課件_第2頁
8086微處理器課件_第3頁
8086微處理器課件_第4頁
8086微處理器課件_第5頁
已閱讀5頁,還剩17頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

8086微處理器3.18086微處理器的編程結(jié)構(gòu)8086的功能部件

8086的匯流排週期的概念

8086的功能部件從功能上8086分為兩部分,即匯流排介面部件BIU(BusInterfaceUnit)和執(zhí)行部件EU(ExecutionUnit)。匯流排介面部件的功能是負責與記憶體、I/O端口傳送數(shù)據(jù)。執(zhí)行部件的功能就是負責指令的執(zhí)行。

8086CPU編程結(jié)構(gòu)圖指令佇列緩衝器外部匯流排∑ALU地址加法器器432156運算寄存器標誌執(zhí)行部分控制電路執(zhí)行部件(EU)匯流排介面部件(BIU)AHBHCHDHALBLCLDLSPBPDISICSDSSSESIP內(nèi)部暫存器輸入/輸出控制電路

20位16位通用寄存器16位8位匯流排介面部件BIU

匯流排介面部件由下列各部分組成:四個段地址寄存器,即

CS——16位的代碼段寄存器,

DS——16位的數(shù)據(jù)段寄存器,

ES——16位的擴展段寄存器,

SS—一16位的堆疊段寄存器;

16位的指令指針寄存器IP;

20位的地址加法器;

6位元組的指令佇列;輸入輸出控制電路。執(zhí)行部件EU

執(zhí)行部件由下列幾個部分組成:四個通用寄存器,即AX、BX、CX、DX;四個專用寄存器,即基數(shù)指針寄存器BP,堆疊指針寄存器SP,源變址寄存器SI,目的變址寄存器DI;標誌寄存器PSW;算術(shù)邏輯單元ALU。BIU和EU的動作管理和協(xié)調(diào)工作

BIU和EU作為CPU的兩大部件,雖然不是同步工作的,但是它們相互配合,並行工作,提高了效率。具體表現(xiàn)為:每當8086的BIU的6指令佇列中有2個為空的時候,BIU會自動從記憶體中取出下麵的指令的位元組放到指令佇列中。EU在執(zhí)行指令的時候總是從BIU的指令佇列的前部取出將要執(zhí)行的指令,然後用幾個時鐘週期去執(zhí)行。在執(zhí)行指令的過程中,如果指令需要訪問記憶體或者端口,則EU請求BIU進入?yún)R流排週期,從而完成訪問。如果請求時,BIU正好空閒,那麼BIU會馬上回應(yīng)請求;如果此時BIU正忙著取指令,那麼訪問記憶體和端口的請求必須要BIU完成指令的讀取後方可被回應(yīng)。當指令佇列已滿,並且EU沒有對BIU的記憶體和端口訪問請求時,BIU進入空閒狀態(tài),這其實是BIU對EU的等待。在執(zhí)行各種控制轉(zhuǎn)移指令時,下麵要執(zhí)行的指令不是程式中緊接著的指令了,但是指令佇列中已經(jīng)將那些指令裝入了指令佇列,而這些指令是沒有用的。此時,BIU會將指令佇列清空,接著往指令佇列中裝入轉(zhuǎn)向目標地址處的指令。8086的匯流排週期的概念

8086CPU通過匯流排對記憶體或I/O端口進行一次訪問所需要的時間稱為一個匯流排週期,為了取得指令或傳送數(shù)據(jù),就需要CPU的匯流排介面部件執(zhí)行一個匯流排週期。一個典型的匯流排週期序列為:3.28086的外部結(jié)構(gòu)

最小模式和最大模式的概念

8086的引腳信號和功能

8086的最小模式

8086的最大模式

最小模式和最大模式的概念最小模式,就是在系統(tǒng)中只有8086一個微處理器。在這種系統(tǒng)中,所有的匯流排控制信號都直接由8086產(chǎn)生,因此,系統(tǒng)中的總統(tǒng)控制電路被減到最少。這些特徵就是最小模式名稱的由來。最大模式是相對最小模式而言的。最大模式用在中等規(guī)模的或者大型的8086系統(tǒng)中。在最大模式系統(tǒng)中,總是包含有兩個或多個微處理器,其中一個主處理器就是8086,其他的處理器稱為協(xié)處理器,它們是協(xié)助主處理器工作的。8086的公用引腳信號GND、VCC地和電源AD15~AD0地址/數(shù)據(jù)複用引腳A19/S6~A16/S3(Address/Status)地址/狀態(tài)複用引腳

/S7高8位數(shù)據(jù)匯流排允許/狀態(tài)複用引腳NMI(Non-MaskableInterrupt)非遮罩中斷輸入引腳INTR(InterruptRequest)可遮罩中斷請求信號輸入(Read)讀信號輸出CLK(Clock)時鐘輸入RESET(Reset)複位信號輸入READY(Ready)“準備好”信號輸入(Test)測試信號輸入

MN/最小/最大模式控制信號輸入

8086的最小模式下的專用引腳

(InterruptAcknowledge)中斷回應(yīng)信號輸出ALE(AddressLockEnable)地址鎖存允許信號(DataEnable)數(shù)據(jù)允許信號DT/(DataTransmit/Receive)數(shù)據(jù)收發(fā)信號輸出M/(Memory/InputandOutput)記憶體/輸入輸出控制信號輸出(Write)寫信號輸出HOLD(HoldRequest)匯流排保持請求信號輸入HLDA(HoldAcknowledge)匯流排保持回應(yīng)信號輸出8086在最小模式下的典型配置8086的最大模式

QS1、QS0(InstructionQueueStatus)指令佇列狀態(tài)信號輸出

2

1

0(BusCycleStatus)匯流排週期狀態(tài)信號輸出(Lock)匯流排封鎖信號輸出

1

0(Request/Grant)匯流排請求信號輸入/匯流排請求允許信號輸出8086在最大模式下的典型配置3.18086CPU的基本操作時序

系統(tǒng)的複位和啟動操作;暫停操作;匯流排操作;中斷操作;最小模式下的匯流排保持;最大模式下的匯流排請求/允許。系統(tǒng)的複位和啟動操作

8086的複位和啟動操作是通過RESET引腳上的觸發(fā)信號來實現(xiàn)的。8086要求複位信號RESET起碼維持4個時鐘週期的高電平,如果是初次加電引起的複位,則要求維持不小於50微秒的高電平。當RESET信號一進入高電平,8086CPU就會結(jié)束現(xiàn)行操作,並且,只要RESET信號停留在高電平狀態(tài),CPU就維持在複位狀態(tài)。在複位狀態(tài),CPU各內(nèi)部寄存器都被設(shè)為初值。從右表中看到,在複位的時候,代碼段寄存器CS和指令指針寄存器IP分別初始化為FFFFH和0000H。所以在複位之後再重新啟動時,便從記憶體的FFFF0H處開始執(zhí)行指令。因此,一般在FFFF0H處存放一條無條件轉(zhuǎn)移指令,轉(zhuǎn)移到系統(tǒng)程式的入口處。這樣,系統(tǒng)一旦啟動,便自動進入系統(tǒng)程式。

複位時寄存器初值標誌寄存器清零指令指針(IP)0000HCS寄存器FFFFHDS寄存器0000HSS寄存器0000HES寄存器0000H指令佇列空其他寄存器0000H最小模式下的匯流排讀操作時序圖8086最小模式下寫週期時序最大模式下的匯流排讀操作時序最大模式下的寫操作時序空操作時序

只有在CPU和記憶體及I/O介面之間傳輸數(shù)據(jù)時,CPU才執(zhí)行匯流排週期;CPU在不執(zhí)行匯流排週期時,匯流排介面部件就不和匯流排打交道,此時,進入?yún)R流排空閒週期。匯流排空閒週期中,狀態(tài)資訊S6~S3和前一個匯流排週期(可能為讀週期,也可能是寫週期)的一樣。如果前面一個匯流排週期是寫週期,地址/數(shù)據(jù)複用引腳上還會在空閒週期中繼續(xù)驅(qū)動前一個匯流排週期的數(shù)據(jù)A

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論