電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案_第1頁(yè)
電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案_第2頁(yè)
電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案_第3頁(yè)
電大新版電工電子技術(shù)形成性考核作業(yè)(四)及答案_第4頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、電工電子技術(shù)形成性考核冊(cè)參考答案電工電子技術(shù)作業(yè)4一、單項(xiàng)選擇題1、邏輯函數(shù)表示方法中具有唯一性的是( A )。 A.真值表 B.表達(dá)式 C.邏輯圖 D.卡諾圖2、下列器件中,屬于組合邏輯電路的是( B )。 A.加法器和計(jì)數(shù)器 B.編碼器和數(shù)據(jù)選擇器C.譯碼器和寄存器 D.計(jì)數(shù)器和定時(shí)器3、二進(jìn)制計(jì)數(shù)器的計(jì)數(shù)長(zhǎng)度為16,利用置數(shù)功能,可構(gòu)成長(zhǎng)度為( A )的其他進(jìn)制計(jì)數(shù)器。 A.小于16 B.大于16 C.等于16 D.任意4、D/A轉(zhuǎn)換器,其分辨率數(shù)值( C ),分辨能力( C ),且分辨率與滿刻度輸出電壓( C )。 A.越大,越高,有關(guān) B. 越小,越低,有關(guān)C.越小,越高,無關(guān) D.

2、 越小,越低,無關(guān)二、判斷題1、數(shù)字電路中某器件管腳的高、低電位,只能與邏輯代數(shù)中的邏輯變量值1、0相對(duì)應(yīng)。( )2、在門電路器件中,“74”指該器件為TTL電路類型、“40”指該器件為CMOS電路類型。( )3、時(shí)序電路工作特點(diǎn)是:任意時(shí)刻的輸出狀態(tài),不僅取決于當(dāng)前輸入,而且與前一時(shí)刻的電路狀態(tài)有關(guān)。( )4、555定時(shí)器,常用于模擬與數(shù)字混合使用的場(chǎng)合,其應(yīng)用范圍是對(duì)波形進(jìn)行整形。( )三、簡(jiǎn)答題1. 對(duì)于或門、或非門,它們的多余輸入端應(yīng)當(dāng)如何處理?對(duì)于與門、與非門,它們的多余輸入端又應(yīng)當(dāng)如何處理?對(duì)于CMOS電路多余輸入端是否不允許懸空?答:對(duì)于或門、或非門電路,它們的多余輸入端應(yīng)當(dāng)接低

3、電位;與門、與非門,多余輸入端應(yīng)當(dāng)接高電位。(對(duì)于TTL電路輸入端懸空相當(dāng)于高電位)CMOS電路輸入端不允許懸空。2. 組合邏輯電路的邏輯功能和電路結(jié)構(gòu)的特點(diǎn)是什么?答:組合邏輯電路的特點(diǎn)是:從邏輯功能上看:輸出只與當(dāng)時(shí)輸入的邏輯值有關(guān),而與該時(shí)刻之前的輸入及電路狀態(tài)均無關(guān),或稱其沒有記憶功能。從電路結(jié)構(gòu)上看,構(gòu)成組合邏輯電路的各門電路之間沒有反饋環(huán)路。3. 主從型JK觸發(fā)器,在CP上升沿的作用下,其動(dòng)作有何特點(diǎn)?答:主從型觸發(fā)器,又稱為電位觸發(fā)型方式,其動(dòng)作特點(diǎn)是:時(shí)鐘CP上升沿到來前一刻瞬間,J、K接收輸入信號(hào),并要求在CP=1期間,輸入狀態(tài)保持穩(wěn)定。時(shí)鐘下降沿到來后產(chǎn)生輸出。4. 邊沿型

4、JK觸發(fā)器,在CP脈沖信號(hào)的作用下,其動(dòng)作有何特點(diǎn)?(分為負(fù)邊沿、正邊沿兩種情形)答:負(fù)邊沿型(下降沿觸發(fā)型):CP下降沿到來的前一刻瞬間,J、K接收輸入;CP下降沿到來后產(chǎn)生輸出。正邊沿型(上升沿觸發(fā)型):CP上升沿到來前一刻瞬間,J、K接收輸入;CP上升沿到來后產(chǎn)生輸出。三、 綜合題 1. 一個(gè)三位二進(jìn)制數(shù)碼由高位至低位分別送至電路的三個(gè)輸入端,要求三位數(shù)碼中有奇數(shù)個(gè)1時(shí),電路輸出為1,否則為0。試畫出邏輯圖。解:(1)根據(jù)提出的邏輯功能要求,列出真值表如下表。 A B C F 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 1 0 1 0 1 0 1 0 1 1 0

5、1 0 0 1(2)根據(jù)真值表列寫出函數(shù)表達(dá)式 F= =上式中=所以 F= =BAC(3) 畫邏輯圖由表達(dá)式可畫出邏輯圖如下圖所示,它由兩個(gè)異或門構(gòu)成。A=1=1FBC3.分析圖1組合邏輯電路,寫出邏輯函數(shù)FI、F2、F3、的表達(dá)式,并指出其邏輯功能。解:F1=A.B F3=A.B F2=AB+AB 其邏輯功能是實(shí)現(xiàn)兩個(gè)一位二進(jìn)制數(shù)的比較功能。5.由中規(guī)模計(jì)數(shù)器74161構(gòu)成的計(jì)數(shù)電路如下圖所示。設(shè)計(jì)數(shù)器的初態(tài)為0,即QDQCQBQA=0000,(1)繪出其計(jì)數(shù)狀態(tài)圖,(2)分析其計(jì)數(shù)長(zhǎng)度是多少?解:設(shè)計(jì)數(shù)器的初態(tài)為0,即QDQCQBQA=0000,繪出其計(jì)數(shù)狀態(tài)圖如下 0000-0001-0010-0011-0100-0101-0110-0111-1

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論