標(biāo)準(zhǔn)三角波產(chǎn)生電路的設(shè)計(jì)與制作 3_第1頁(yè)
標(biāo)準(zhǔn)三角波產(chǎn)生電路的設(shè)計(jì)與制作 3_第2頁(yè)
標(biāo)準(zhǔn)三角波產(chǎn)生電路的設(shè)計(jì)與制作 3_第3頁(yè)
標(biāo)準(zhǔn)三角波產(chǎn)生電路的設(shè)計(jì)與制作 3_第4頁(yè)
標(biāo)準(zhǔn)三角波產(chǎn)生電路的設(shè)計(jì)與制作 3_第5頁(yè)
已閱讀5頁(yè),還剩17頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、標(biāo)準(zhǔn)三角波產(chǎn)生電路 麗 水 學(xué) 院課程設(shè)計(jì)與制作報(bào)告 題 目 標(biāo)準(zhǔn)三角波產(chǎn)生電路的設(shè)計(jì)與制作 指導(dǎo)教師 張新紅 院 系 工學(xué)院 專(zhuān) 業(yè) 自動(dòng)化 班 級(jí) 自動(dòng)化101 學(xué) 號(hào) 10105200125 姓 名 宋浩財(cái) 2012年 10月20日標(biāo)準(zhǔn)三角波產(chǎn)生電路的設(shè)計(jì)與制作一、設(shè)計(jì)要求1輸出三角波上升時(shí)間和下降時(shí)間嚴(yán)格相等,電壓平均值為零。2輸出三角波頻率調(diào)節(jié)范圍大于30Hz6kHz,峰峰值。二、電路原理圖整個(gè)電路由時(shí)鐘產(chǎn)生電路、8位來(lái)回計(jì)數(shù)器、D/A轉(zhuǎn)換及電平移位輸出電路組成。時(shí)鐘產(chǎn)生電路產(chǎn)生TTL電平矩形脈沖,頻率調(diào)節(jié)范圍大于25630Hz2566kHz。8位二進(jìn)制來(lái)回計(jì)數(shù)的狀態(tài)轉(zhuǎn)換過(guò)程為0,1

2、,128,127,1。D/A轉(zhuǎn)換及電平移位輸出電路首先將計(jì)數(shù)器輸出數(shù)字信號(hào)轉(zhuǎn)換為模擬三角波信號(hào),再將電平移位使平均值為零。電路構(gòu)成框圖如下。D/A轉(zhuǎn)換及電平移位輸出電路來(lái)回計(jì)數(shù)器時(shí)鐘產(chǎn)生電路圖1-1 電路構(gòu)成框圖三、電路設(shè)計(jì)1.時(shí)鐘產(chǎn)生電路施密特觸發(fā)器74LS14的兩個(gè)門(mén)限電壓分別VT1=0.8V和VT2=1.6V,輸出高電平VOH=3.4V,低電平VOL=0.2V。圖2所示為由74LS14施密特觸發(fā)器構(gòu)成的時(shí)鐘產(chǎn)生電路。電路中觸發(fā)器輸入、輸出波形如圖3-3所示,根據(jù)三要素法可求出。 (1-1) (1-2) (1-3) (1-4) 當(dāng)開(kāi)關(guān)閉合時(shí),式(1-1)、(1-2)、(1-3)、(1-4)

3、中,當(dāng)開(kāi)關(guān)打開(kāi)時(shí),,可知電路的最高頻率為 , 取值時(shí)應(yīng)使2566kHz,電路的最低頻率為 ,取值時(shí)應(yīng)使25630Hz. 當(dāng)開(kāi)關(guān)S1,打開(kāi)時(shí),電路的最低振蕩頻率為,元件參數(shù)取值應(yīng)滿足,。由于受74LS14輸出最大電流的限制,R1應(yīng)大于100,又由于受74LS14輸入電流的影響,Rw1應(yīng)小于7.5k。 綜上所述,所需計(jì)算的值有兩個(gè) R1 與 RW1 計(jì)算結(jié)果是:R1 54 所以用 30 代替; RW1 936 所以用 1K 代替。 圖1-2 時(shí)鐘產(chǎn)生電路 t 圖1-3 電路的電壓波形圖74LS14芯片: 圖1-4 74LS14芯片管腳圖施密特觸發(fā)器又稱(chēng)斯密特與非門(mén),是具有滯后特性的數(shù)字傳輸門(mén)。(1

4、)電路具有兩個(gè)閾值電壓,分別稱(chēng)為正向閾值電壓和負(fù)向閾值電壓;(2)與雙穩(wěn)態(tài)觸發(fā)器和單穩(wěn)態(tài)觸發(fā)器不同,施密特觸發(fā)器屬于“電平觸發(fā)”型電路,不依賴于邊沿陡峭的脈沖。它是一種閾值開(kāi)關(guān)電路,具有突變輸入輸出特性的門(mén)電路。這種電路被設(shè)計(jì)成阻止輸入電壓 出現(xiàn)微小變化(低于某一閾值)而引起的輸出電壓的改變。施密特觸發(fā)器74LS14管腳圖詳見(jiàn)圖1-6。 當(dāng)輸入電壓由低向高增加,到達(dá)V+時(shí),輸出電壓發(fā)生突變,而輸入電壓Vi由高變低,到達(dá)V-,輸出電壓發(fā)生突變,因而出現(xiàn)輸出電壓變化滯后的現(xiàn)象,可以看出對(duì)于要求一定延遲啟動(dòng)的電路,它是特別適用的。從IC內(nèi)部的邏輯符號(hào)和“與非”門(mén)的邏輯符號(hào)相比略有不同,增加了一個(gè)類(lèi)似

5、方框的圖形,該圖形正是代表施密特觸發(fā)器一個(gè)重要的滯后特性。當(dāng)把輸入端并接成非門(mén)時(shí),它們的輸入、輸出特性是:當(dāng)輸入電壓V1上升到VT電平時(shí),觸發(fā)器翻轉(zhuǎn),輸出負(fù)跳變;過(guò)了一段時(shí)間輸入電壓回降到VT電平時(shí),輸出并不回到初始狀態(tài)而需輸入V1繼續(xù)下降到VT電平時(shí),輸出才翻轉(zhuǎn)至高電平(正跳變),這種現(xiàn)象稱(chēng)它為滯后特性,VTVT=VT。VT稱(chēng)為施密特觸發(fā)器的滯后電壓。VT與IC的電源電壓有關(guān),當(dāng)電源電壓提高時(shí),VT略有增加,一般VT值在3V左右。因施密特觸發(fā)器具有電壓的滯后特性,常用它對(duì)脈沖波形整形,使波形的上升沿或下降沿變得陡直;還可以用它作電壓幅度鑒別。在數(shù)字電路中它也是很常用的器件。2.8位來(lái)回計(jì)數(shù)器

6、電路8位二進(jìn)制來(lái)回計(jì)數(shù)器電路如圖3-4所示,計(jì)數(shù)電路由兩塊4位二進(jìn)制可逆計(jì)數(shù)器74LS191組成,控制電路由一塊雙D觸發(fā)器74LS74和一塊四二輸入或非門(mén)74LS00組成。當(dāng)高位輸出端時(shí)(即計(jì)數(shù)到128)或高位和低位進(jìn)/借位輸出端=0(即計(jì)數(shù)到0)時(shí),D觸發(fā)器時(shí)鐘輸入端跳變?yōu)楦唠娖?,狀態(tài)反轉(zhuǎn),使計(jì)數(shù)器實(shí)現(xiàn)加法/減法切換。 圖1-5 8位來(lái)回計(jì)數(shù)器74LS74芯片74LS74內(nèi)含兩個(gè)獨(dú)立的D上升沿雙d觸發(fā)器,每個(gè)觸發(fā)器有數(shù)據(jù)輸入(D)、置位輸入()復(fù)位輸入()、時(shí)鐘輸入(CP)和數(shù)據(jù)輸出,的低電平使輸出預(yù)置或清除,而與其它輸入端的電平無(wú)關(guān)。當(dāng),均無(wú)效(高電平式)時(shí),符合建立時(shí)間要求的D數(shù)據(jù)在CP

7、上升沿作用下傳送到輸出端。 圖1-6 74LS74芯片管腳圖管腳功能:CLR1:復(fù)位信號(hào)。D1:觸發(fā)信號(hào)。CLK1:時(shí)鐘信號(hào)。PR1:控制。Q1:同相位輸出。:反相位輸出。CLR2:復(fù)位信號(hào)。D2:觸發(fā)信號(hào)。CLK2:時(shí)鐘信號(hào)。PR2:控制。Q2:同相位輸出。:反相位輸出。芯片74LS191: 圖1-7 74LS191芯片管腳圖191 的預(yù)置是異步的。當(dāng)置入控制端(LOAD)為低電平時(shí),不管時(shí)鐘CLOCK的狀出端(QAQD)即可預(yù)置成與數(shù)據(jù)輸入端(AD)相一致的狀態(tài)。191 的計(jì)數(shù)是同步的,靠CLOCK加4 個(gè)觸發(fā)器上而實(shí)現(xiàn)。當(dāng)計(jì)數(shù)控制端(EN G)為低電平時(shí),在CLOCK上升沿作用下QAQD

8、同時(shí)變化, 從而消除了異步計(jì)數(shù)器中出現(xiàn)的計(jì)數(shù)尖峰。 當(dāng)計(jì)數(shù)方式控制(DOWN/UP)為低電平時(shí)進(jìn)行加計(jì)數(shù),當(dāng)計(jì)數(shù)方式控制(DOWN/UP)為高電平時(shí)進(jìn)行減計(jì)數(shù)。只有在CLOCK為高電平時(shí)EN G和DOWN/UP 才可以跳變191 有超前進(jìn)位功能。當(dāng)計(jì)數(shù)溢出時(shí),進(jìn)位/錯(cuò)位輸出端輸出一個(gè)高電平脈沖,其寬度為CLOCK 脈沖周期 的高電平脈沖;行波時(shí)鐘輸出端(RC)輸出一個(gè)寬度等于CLOCK 低電平部分的低電平脈沖。利用 RC 端,可級(jí)聯(lián)成N 位步計(jì)數(shù)器。當(dāng)采用并行CLOCK 控制時(shí),則將RC 接到后一級(jí)EN G;當(dāng)采用并行ENG 控制時(shí),則將RC 接到后一級(jí)CLOCK。芯片74LS00;本實(shí)驗(yàn)所用

9、的是四2輸入與非門(mén),1A-4A,1B-4B為輸入,1Y-4Y輸出端。 圖1-8 74LS00芯片管腳圖3.D/A轉(zhuǎn)換及電平位移輸出電路圖1-9 D/A轉(zhuǎn)換及電平移位輸出電路D/A轉(zhuǎn)換及電平位移輸出電路主要由MC1408 D/A轉(zhuǎn)換和uA741運(yùn)放組成。其電路如圖3-5所示。MC1408為CMOS-BJT混合工藝集成電路,使用時(shí)R4和R5需要取相同的值,圖3-5中流入4腳的電流為: (1-5) 式(1-5)中為輸入二進(jìn)制數(shù)值,當(dāng)將圖3-4來(lái)回計(jì)數(shù)器輸出加到圖3-5 D/A轉(zhuǎn)換器輸入端時(shí),將以0,1,128,127,1為周期而變化,因此,在一個(gè)周期內(nèi)將先從0上升到0.5mA,然后從0.5mA下降到

10、0。流過(guò)的電流為0.25mA,起的是電平位移的作用,使運(yùn)放輸入端的電流由單極性變?yōu)殡p極性,可以得出VO為-2.5V到+2.5V變化的三角波。圖4-4、圖4-5中電容C3C6,R2、R3構(gòu)成電源濾波電路,由于整個(gè)電路既有數(shù)字電路,又有模擬電路,為了消除數(shù)字電路產(chǎn)生的脈沖電流對(duì)模擬電路的干擾,我們可以將數(shù)字電路的電源通過(guò)濾波電路與模擬電路的電源連接端分開(kāi)。DAC0832芯片MC1408是一個(gè)D/A轉(zhuǎn)換器,能將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)。當(dāng)信號(hào)輸入到D/A轉(zhuǎn)換器的輸入端時(shí),DIN將做周期性變化,從而引起IO做周期變化。它的引腳圖; 圖1-10 DAC0832 芯片管腳圖管腳功能:D0D7:數(shù)字信號(hào)輸入端

11、。ILE:輸入寄存器允許,高電平有效。CS:片選信號(hào),低電平有效。WR1:寫(xiě)信號(hào)1,低電平有效。XFER:傳送控制信號(hào),低電平有效。WR2:寫(xiě)信號(hào)2,低電平有效。IOUT1、IOUT2:DAC電流輸出端。Rfb:是集成在片內(nèi)的外接運(yùn)放的反饋電阻。 Vref:基準(zhǔn)電壓(-1010V)。Vcc:是源電壓(+5+15V)。AGND:模擬地 NGND:數(shù)字地,可與AGND接在一起使用。 uA741芯片圖1-11 uA741管腳圖uA741通用高增益運(yùn)算通用放大器,早些年最常用的運(yùn)放之一.應(yīng)用非常廣泛, 雙列直插8腳或圓筒8腳封裝。工作電壓22V,差分電壓30V,輸入電壓18V,允許功耗500mW.其管

12、腳與OP07(超低失調(diào)精密運(yùn)放)完全一樣,可以代換的其他運(yùn)放有uA741,uA709,LM301,LM308, LF356,OP07.管腳功能:1和5為偏置(調(diào)零端),2為正向輸入端,3為反向輸入端,4接地,6為輸出,7接電源 8空腳注:DXP的基本使用步驟一:畫(huà)電路圖的步驟1創(chuàng)建一個(gè)工程文檔:file, new, project, pcb project;2創(chuàng)建一個(gè)原理圖文件:file, new, schematic,并且保存全部文件;3設(shè)置圖紙的大?。河覔魣D紙,options, document options, standard styles 選擇圖紙大?。?放置元件圖符號(hào):librar

13、ies, 選擇miscellaneous devices 原理圖庫(kù),尋找原理圖元件圖符號(hào),并且,注意元件的封裝(一般都帶有封裝,沒(méi)有的話,可以按TAB鍵進(jìn)行選擇合適的封裝后再放置元件,這樣每放一個(gè)元件,就有相應(yīng)的封裝了),可以先放置好一類(lèi)符號(hào)元件,然后放另外一類(lèi)的元件,直至一一放完所有的元件,例如,放置完所有的電阻元件等等);在放置元件圖符號(hào)時(shí),對(duì)于已經(jīng)裝載的庫(kù)中沒(méi)有的,或找不到的元件,必須查找。查找元件圖:點(diǎn)擊原理圖紙空白處,在彈出的下拉菜單中,選擇find component, 在libraries search 中,輸入要查找的元件名稱(chēng),選中clear existing query, s

14、cope 中,選擇libraries on path, path 定位于安裝DXP的文件夾,按查找即可進(jìn)行查找中;5給元件規(guī)劃流水號(hào)(系統(tǒng)給元件自動(dòng)編號(hào),注意一般不手動(dòng)編號(hào),否則容易發(fā)生錯(cuò)誤?。簍ools, annotate quiet (如果沒(méi)有規(guī)劃好,可以復(fù)位后重來(lái)規(guī)劃:tools, reset designators);6元件布局與電氣連接:手工拖放布局。布局的優(yōu)劣以方便電氣連接為佳(電氣連接有兩種方式:用導(dǎo)線連接和NET 連接。導(dǎo)線連接一定要從元件腳端點(diǎn)開(kāi)始連線,連接不能重疊,否則會(huì)出來(lái)多余的點(diǎn)),放置導(dǎo)線與網(wǎng)絡(luò)電氣連接;7檢查錯(cuò)誤:右擊原理圖的空白處,workspace panel

15、s, design compilers, compileerrors,在彈出的compile errors 卡上沒(méi)有錯(cuò)誤,說(shuō)明編譯通過(guò)。保存全部文檔;8元件的選擇,旋轉(zhuǎn),刪除、排列和元件相關(guān)參數(shù)的修改等等在元件的布局或修改時(shí),經(jīng)常要用到;9產(chǎn)生網(wǎng)絡(luò)表:design, netlist for document, protel. 項(xiàng)目文件夾中可以看到網(wǎng)絡(luò)表文件,打開(kāi),可以看到元件的說(shuō)明與電路原理圖的電連接網(wǎng)絡(luò)情況;10保存并且打印輸出原理圖紙。設(shè)置時(shí),可以充滿整個(gè)A4 紙打印;注意:要及時(shí)保存全部文檔:save all.總結(jié): 畫(huà)電路原理圖時(shí)需要注意兩點(diǎn):(1)電源應(yīng)該接VDD而不能接VCC.(2

16、)原理圖上的元器件標(biāo)注要清楚,要包括元器件的型號(hào),參數(shù),標(biāo)號(hào)等二:PCB的詳細(xì)過(guò)程、做電路板的具體操作步驟1創(chuàng)建一個(gè)PCB 文檔:file, new, PCB,SAVE ALL;2PCB 參數(shù)設(shè)置(包括PCB 板的尺寸,導(dǎo)線寬度和布線的層面-單面還是雙面版):右擊PCB 的空白處,選擇options, board options, 選擇測(cè)量單位;在keep outlayer 層,選擇place, dimension, dimension 畫(huà)標(biāo)尺的長(zhǎng)度,以規(guī)劃電路版的長(zhǎng)寬大小,再擇place, line, 畫(huà)版的大??;再右擊PCB 的空白處,選擇design, rules,在彈出的卡中點(diǎn)擊rou

17、ting, width 進(jìn)行設(shè)置連接導(dǎo)線的寬度,和布線板層的層數(shù)routing layers,單面板,只選擇bottom layer, 雙面板,還要選擇top layer;3將原理圖中各元件的電氣連接關(guān)系,導(dǎo)入PCB 文檔中各元件封裝的連接關(guān)系,為元件布局的連線提供保證。步驟:在PCB 文檔中,選擇design, update schematic in PCB project. prj pcb, 在彈出的confirm 中選擇YES, 在彈出的 differences between schematic document and PCB document 卡中右擊,點(diǎn)擊update all i

18、n PCB document, 再點(diǎn)擊create engineering change order, 再點(diǎn)擊validate changes,STATUS 欄全部打勾后,說(shuō)明基本沒(méi)有問(wèn)題,最后點(diǎn)擊execute changes, 在PCB板中導(dǎo)入了連接;4將元件選中并拖入PCB 板框內(nèi),檢查元件的封裝是否合適后,手工布局。布局時(shí)要用到元件封閉的選擇、旋轉(zhuǎn)、排列和封裝的更換與查找。為布線提供良好的環(huán)境,使布線布通的概率提高,盡量少用跳線;5.規(guī)劃焊盤(pán)的大小與打孔孔徑大小:選擇相似的焊盤(pán):右擊該焊盤(pán),find similarObjects, 在彈出的卡中,在該焊盤(pán)尺寸的X 和Y 座標(biāo)欄中選擇SA

19、ME, 點(diǎn)擊OK,再在Inspector 卡中,修改X 和Y 座標(biāo)相關(guān)焊盤(pán)參數(shù)和hole size 參數(shù)后,點(diǎn)擊左鍵,系統(tǒng)即會(huì)對(duì)相關(guān)參數(shù)進(jìn)行修改。再右擊焊盤(pán),選擇filter, clear filter;6手工布線:對(duì)哪層布線前,就要先選擇該層后進(jìn)行布線:interactively routeconnections;7保存并且輸出PCB 板圖;8打印設(shè)置:比例1:1,黑白輸出,TOP 面要鏡像,BOTTOM 面不要鏡像??偨Y(jié):1.畫(huà)PCB圖時(shí),根據(jù)實(shí)驗(yàn)電路選擇正確的元件封裝(貼片式還是直插式)。2.畫(huà)PCB圖時(shí),除了需要按照上面說(shuō)到的,還需要注意的一點(diǎn)是布線時(shí),需要先安排好各元件的位置,這樣才

20、不會(huì)在手動(dòng)布線時(shí),讓這些線穿來(lái)穿去,影響電路的穩(wěn)定性.5、 電路板的制作過(guò)程1. 將pcb圖打印在A4紙上,反復(fù)對(duì)照原理圖,在確認(rèn)無(wú)誤,然后再執(zhí)行下一步。2. 將100mm*120mm電路板用清潔球刷去表面的氧化膜,并晾曬干。3. 將pcb圖打印在油紙,用印板圖形轉(zhuǎn)印機(jī)將電路圖印在準(zhǔn)備好的電路板上。4. 配制氯化高鐵溶液,具體的配制方法:將500g氯化高鐵倒入塑料桶,然后再加入1500g,攪拌成液體即可。5. 腐蝕,將印好的電路板放入腐蝕液中,每隔半分鐘取出來(lái)抖抖,然后再放入,這主要是為了防止電路板上的線被腐蝕。6. 打孔,用0.8mm的鉆頭打孔。7. 用鐵球刷去電路板表面的墨。8. 曬干后進(jìn)

21、行電路的安裝與調(diào)試。六、電路的安裝與調(diào)試(1)通電前檢查電路安裝完畢,首先對(duì)照PCB圖檢查電路各部分接線是否正確,用萬(wàn)用表檢查電源、地線、信號(hào)線、元器件引腳之間有無(wú)短路,器件有無(wú)接錯(cuò)。按照實(shí)際線路來(lái)對(duì)照原理電路進(jìn)行查線(萬(wàn)用表發(fā)出滴滴的聲音表明原器件沒(méi)有短路),再把每個(gè)元件(包括器件)引腳的連線一次查清,檢查每個(gè)引腳的去處在電路圖上是否存在,不但可以查出錯(cuò)線和少線,還輕易查出多線。(2)通電檢查接入電路所要求的電源電壓+5V、-5V和電線。為了防止電路燒壞,在通電源和電線為了防止芯片燒壞,兩輸入端不能相互接觸。防止芯片被燒壞我們可以接稍微低一點(diǎn)的電壓,觀察電路中各部分器件有無(wú)異?,F(xiàn)象。如果出現(xiàn)

22、異?,F(xiàn)象,如芯片發(fā)熱,則應(yīng)立即關(guān)斷電源,待排除故障后方可重新通電。 (3)觀察輸出端波形一切正常開(kāi)始進(jìn)行調(diào)試,電源線、地線。打開(kāi)示波器,首先測(cè)試的6號(hào)角,若出現(xiàn)三角波,觀察三角波是否為等腰三角形。若出現(xiàn)成等腰三角形的三角波,則調(diào)試成功。若不出現(xiàn)則檢查其他的器件和接線。直至出現(xiàn)呈現(xiàn)等腰三角形的三角波。(4)整機(jī)調(diào)試觀察各單元電路連接后各級(jí)之間的信號(hào)關(guān)系,主要觀察動(dòng)態(tài)結(jié)果,對(duì)發(fā)現(xiàn)的故障和問(wèn)題及時(shí)采取處理措施若以上的3個(gè)步驟依次調(diào)試,若以上調(diào)試結(jié)果都正確,則表明調(diào)試成功。其出現(xiàn)的圖像如下圖最小頻率輸出波形中間頻率輸出波形最大頻率輸出波形七、電路測(cè)試(1)三角波是為等腰三角形。 (2)旋動(dòng)電位器,調(diào)節(jié)

23、開(kāi)關(guān)。測(cè)出輸出三角波的和 輸出三角波頻率調(diào)節(jié)范圍為 =50Hz =18kHz 峰峰值Vpp=5.0V制作過(guò)程中遇到的問(wèn)題以及解決方法1電容C1,C2焊反了,導(dǎo)致輸出波形的頻率達(dá)不到要求。2由于此次布板,芯片比較多,所以只能很大部分需要自己手動(dòng)接線,花費(fèi)的時(shí)間比較大。八設(shè)計(jì)體會(huì) 在這次為期10天實(shí)訓(xùn)的日子里,我根據(jù)實(shí)驗(yàn)指導(dǎo)書(shū),我自己完成了標(biāo)準(zhǔn)三角波產(chǎn)生電路的設(shè)計(jì)與制作的全過(guò)程,當(dāng)然也離不開(kāi)我們指導(dǎo)老師張老師的幫助,最終順利完成。我根據(jù)張老師的日程安排,合理分配自己時(shí)間,按時(shí)按照實(shí)驗(yàn)指導(dǎo)書(shū)上的原理圖畫(huà)好原理圖,然后導(dǎo)到PCB圖,第二天開(kāi)始布線工作。布線應(yīng)該說(shuō)是前期工作中最耗費(fèi)時(shí)間的工作,我在這點(diǎn)身

24、有體會(huì),經(jīng)過(guò)反復(fù)的調(diào)整,手動(dòng)布線,最后還是有不少跳線,這段過(guò)程我用了兩天時(shí)間,比老師所規(guī)定預(yù)期的時(shí)間稍長(zhǎng)。為加快進(jìn)程,接下來(lái)兩呆在模電實(shí)驗(yàn)室,順利完成板的制作與焊接工作。焊接好各個(gè)元件和復(fù)雜的跳線之后,就是調(diào)試了。一開(kāi)始,因?yàn)楹附蛹夹g(shù)的粗糙,把地線和+5V的電源線短路了,幸好發(fā)現(xiàn)的早,以至于沒(méi)有燒壞芯片,在檢查又檢查之后,發(fā)現(xiàn)了短路接點(diǎn),解決之后又發(fā)現(xiàn)頻率有問(wèn)題,伴隨的是標(biāo)準(zhǔn)三角波產(chǎn)生電路的設(shè)計(jì)與制作調(diào)試的順利完成,整個(gè)調(diào)試工作還算順利。 在設(shè)計(jì)電路中,電路原理圖正確,也不一定能將實(shí)物制作成功,例如芯片本身的管腳定義不同,例如實(shí)際連接中遺漏芯片的電源。在制作過(guò)程有虛焊或者是有些飛線未連,都會(huì)有

25、一定的影響。通過(guò)這個(gè)原理與實(shí)踐結(jié)合的過(guò)程,我加深了對(duì)電子電路專(zhuān)業(yè)課程理論的理解,這極大的增加了我學(xué)習(xí)專(zhuān)業(yè)課的興趣。但也在這個(gè)原理與實(shí)踐結(jié)合的過(guò)程中,發(fā)現(xiàn)自己的很多不足,比如對(duì)ProtelDXP2004的操作熟練程度(特別是布線這個(gè)環(huán)節(jié),嚴(yán)重不足)、還有就是基礎(chǔ)知識(shí)的不扎實(shí)、焊接技術(shù)的粗糙和調(diào)試方法不熟練,希望通過(guò)這次實(shí)訓(xùn),對(duì)自己的各方面能力都有所提高。 因此,在這個(gè)學(xué)期自己要加強(qiáng)學(xué)習(xí)來(lái)加深知識(shí),提升自己的動(dòng)手能力,尤其是焊接能力和調(diào)試排除故障的能力,提高自己各方面的能力。附件一原理圖 附錄2附錄2 PCB圖附錄3附錄3 標(biāo)準(zhǔn)三角波產(chǎn)生電路元器件清單三、元器件清單序 號(hào)元器件名稱(chēng)規(guī) 格數(shù) 量備 注1碳膜電阻RT-0.25-301R12碳膜電阻RT-0.25-15k1R23碳膜電阻RT-0.25-56k1R34微調(diào)電阻(臥式)WH5-1K1Rw15微調(diào)電阻(臥式)WH5-10K1Rw26滌綸電容CL-63-0.01F1C17電

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論