QPSK信號波形生成電路設(shè)計_第1頁
QPSK信號波形生成電路設(shè)計_第2頁
QPSK信號波形生成電路設(shè)計_第3頁
QPSK信號波形生成電路設(shè)計_第4頁
免費預(yù)覽已結(jié)束,剩余1頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、    qpsk信號波形生成電路設(shè)計    耿健+熊強強【摘要】 根據(jù)調(diào)相法調(diào)制原理,設(shè)計了一種qpsk波形生成電路。由m序列產(chǎn)生一組二進制數(shù)據(jù)序列,通過串、并變換將輸入的信號序列分為兩兩一組的并行碼,并用傳輸門電路將其轉(zhuǎn)換為與之對應(yīng)的正負電平。通過兩個乘法器分別對同相載波及正交載波進行二相調(diào)制,將兩路輸出疊加,得到調(diào)制的qpsk信號?!娟P(guān)鍵字】 qpsk 電路一、前言最近由于低成本微控制器的出現(xiàn)以及民用移動電話和衛(wèi)星通信的引入,數(shù)字調(diào)制技術(shù)日益普及。而數(shù)字式調(diào)制方式之一qpsk調(diào)制,具有采用微處理器的模擬調(diào)制方式所有優(yōu)點,通訊鏈路中任何不足均可以借助軟

2、件根除,它不僅可實現(xiàn)信息加密,而且通過誤差校準技術(shù),使接收到的數(shù)據(jù)更加可靠,另外借助dsp,還可減小分配給每個用戶設(shè)備的有限寬帶,頻率利用率得以提高。所以在通訊技術(shù)中,它應(yīng)用越來越廣泛了。二、qpsk波形調(diào)制原理首先將輸入的串行二進制信息序列經(jīng)串-并變換,變成m=log2m個并行數(shù)據(jù)流,每一路的數(shù)據(jù)率是r/m,r是串行輸入碼的數(shù)據(jù)率。i/q信號發(fā)生器將每一個m比特的字節(jié)轉(zhuǎn)換成一對(pn,qn)數(shù)字,分成兩路速率減半的序列,電平發(fā)生器分別產(chǎn)生雙極性二電平信號i(t)和 q(t),然后對cosct和sinct進行調(diào)制,相加后即得到qpsk信號。三、硬件設(shè)計3.1 qpsk波形生成電路原理圖根據(jù)qp

3、sk調(diào)制原理設(shè)計出電路結(jié)構(gòu)圖,如圖1所示:3.2 二進制信息序列1、載波和時鐘脈沖產(chǎn)生。在設(shè)計中,用晶振電路產(chǎn)生10mhz載波。將載波分頻,用74ls160集成電路實現(xiàn),再2分頻,用d觸發(fā)器實現(xiàn),得到1mhz的時鐘脈沖。2、m序列設(shè)計。由于實驗需要產(chǎn)生二進制序列,因此,要設(shè)計偶數(shù)位循環(huán)的m序列,將序列長度定為m=10,選用摸10的同步計數(shù)器74ls160,令其在狀態(tài)轉(zhuǎn)移過程中的,每一狀態(tài)穩(wěn)定時,輸出符合給定序列要求的信號。在74ls160摸10同步計數(shù)器基礎(chǔ)上加上f函數(shù)的輸出組合電路,就構(gòu)成產(chǎn)生“1111000110”序列信息的計數(shù)型序列信號發(fā)生電路,得到實驗所需的二進制信息序列。3、串/并變

4、換電路設(shè)計。串/并轉(zhuǎn)換電路主要由d觸發(fā)器4構(gòu)成。m序列產(chǎn)生的數(shù)碼序列串行輸入,在移存脈沖作用下,通過第1個時鐘脈沖的作用,將輸入的第1位數(shù)碼存入第1級的觸發(fā)器q1,在第2個時鐘脈沖作用下,第2位數(shù)碼存入q1,而第1位數(shù)碼移存至第2級觸發(fā)器q2,由第5級d觸發(fā)器和兩個非門組成并行輸出指令,作用于q3和q4,因而在輸出端q3,q4并行輸出第2位數(shù)碼。3.3 電平轉(zhuǎn)換經(jīng)過串/并變換電路并行輸出的雙比特碼元是兩個二進制碼元,需要通過電平轉(zhuǎn)換器轉(zhuǎn)換成與之對應(yīng)的正負電平、負電代表0,正電代表1。當二進制碼“1”輸入電平轉(zhuǎn)換器,根據(jù)coms傳輸門工作原理,tg1不導通,tg2導通,輸出端輸出高平電壓。當二進

5、制碼“0”輸入電平轉(zhuǎn)換器,根據(jù)coms傳輸門工作原理,tg1導通,tg2不導通,輸出端輸出低平電壓。3.4 乘法器和加法器1、乘法器。模擬乘法器是對兩個模擬信號(電壓或電流)實現(xiàn)相乘功能的的有源非線性器件。主要功能是實現(xiàn)兩個互不相關(guān)信號相乘,即輸出信號與兩輸入信號相乘積成正比。在本次設(shè)計中,根據(jù)需要,選用集成塊ad633乘法器實現(xiàn)。根據(jù)vc和vs 為乘法器的兩個輸入端,輸入兩個相乘信號。w和z是一個輸出端,可以將其中一個接地,從另一端輸出。2、加法電路。用集成運放加反饋網(wǎng)絡(luò)構(gòu)成的運算電路5來實現(xiàn)兩路疊加.r1=r2=r4=rf1=rf2=3k,平衡電阻r3=r1/r2/rf1=1k,r5=r4/rf2=1.5k。這個電器接成兩個反相放大器,由于電路存在虛短,在p端接地時,n點為虛地。顯然,此電路屬于多端輸入的并聯(lián)負反饋電路,對反向輸出節(jié)點c可以寫出以下等式:r4,r5,rf2和運放構(gòu)成一個放大倍數(shù)為1的方向放大器,從而使輸出信號反向,消去上式的負號,實現(xiàn)兩路信號的疊加。由此便得到qpsk調(diào)制信號。參 考 文 獻1樊昌信.通信原理m.

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論