數(shù)電實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)三譯碼器及其應(yīng)用26_第1頁
數(shù)電實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)三譯碼器及其應(yīng)用26_第2頁
數(shù)電實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)三譯碼器及其應(yīng)用26_第3頁
數(shù)電實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)三譯碼器及其應(yīng)用26_第4頁
數(shù)電實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)三譯碼器及其應(yīng)用26_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、實(shí)驗(yàn)三譯碼器及其應(yīng)用一、實(shí)驗(yàn)?zāi)康?、掌握譯碼器的測試方法。2、了解中規(guī)模集成譯碼器的功能,管腳分布,掌握其 邏輯功能。3、掌握用譯碼器構(gòu)成組合電路的方法。4、學(xué)習(xí)譯碼器的擴(kuò)展。二、實(shí)驗(yàn)設(shè)備及器件1、數(shù)字邏輯電路實(shí)驗(yàn)板1塊2、74hc138 3-8線譯碼器2片3、74hc20雙4輸入與非門1片三、實(shí)驗(yàn)原理1、中規(guī)模集成譯碼器74hc13874hc138是集成3線一8線譯碼器,在數(shù)字系統(tǒng)中應(yīng) 用比較廣泛。圖3 1是其引腳排列。其中 a2、al、a0為地址輸入端,0y7y為譯碼輸出端,si、2s、3s 為使能端。表3-1為74hc138真值表。74hc138真值表輸入輸出s1s汁s3a2a1a0y0

2、y1y2y3y4y5y6y7100000111111110001101111111001011011111100111110111110100111101111010111111011101101111110110111111111100xxxx11111111x1xxx11111111圖 3-174hc13874hc138 x作原理為:當(dāng)sl=l, s2+s3=0時(shí),電路完成譯碼功能,輸出低電平有效。其中:yo = a2a1a0y4 = a2a1a0yi = a2a1a0y5 = a2a1a0y2 = a2a1a0ye = a2aiaoys = a2a1a0y7 = a2a1 ao2、譯碼器

3、應(yīng)用因?yàn)?4hc138三-八線譯碼器的輸出包括了三變量數(shù) 字信號的全部八種組合,每一個(gè)輸出端表示一個(gè)最小項(xiàng),因此可以利用八條輸出線組合 構(gòu)成三變量的任意組合電路。四、實(shí)驗(yàn)內(nèi)容1、譯碼器74hc138邏輯功能測試(1)控制端功能測試測試電路如圖3-2所示。按表3-2所示條件輸入開關(guān) 狀態(tài)。觀察并記錄譯碼器輸出狀態(tài)。led指不燈亮為0,燈不亮為lo邏輯狀態(tài)顯示c人人人工人xc,耳斤天岳 y2込鬲74ls1383s m s 加2 41如i vii3-2 74hc138控制端功能測試s1s2s3a2a1a0y0y1y2y3y4y5y6y71xxxxx110xxx101xxx111xxx(2)邏輯功能測

4、試將譯碼器使能端si、2s、3s及地址端a2、al、a0分 別接至邏輯電平開關(guān)輸出口,八個(gè)輸岀端y7 x x xyo依次連接在邏輯電平顯示器的 八個(gè)輸入口上,撥動(dòng)邏輯電平開關(guān),按表3 3逐項(xiàng)測試74hc138的邏輯功能。表3-3 74hc138邏輯功能測試輸入輸出s1s2+s3a2a1a0y0y1y2y3y4y5y6y7100000111111110001101111111001011011111100111110111110100111101111010111111011101101111110110111111111100xxxx111111111xxx11111111注:其中s2 s3 yo y1 y2 y3 y4 y5 y6和y7都有上劃線 未能畫出來。五、實(shí)驗(yàn)注意事項(xiàng)1、注意集成電路輸入控制端和輸出控制端的信號。2、74hc138集成塊搭接中注意輸出信號的處理。六、實(shí)驗(yàn)報(bào)告要求1、整理有關(guān)實(shí)驗(yàn)數(shù)據(jù),總結(jié)利用msi器件設(shè)計(jì)組合 邏輯電路的方法。檢驗(yàn)74hc138的實(shí)驗(yàn)數(shù)據(jù)如表3-3所示:設(shè)計(jì)組合邏輯電路的方法和步驟: 根據(jù)器件實(shí)際要求,建立原始狀態(tài)圖。 簡化狀態(tài)圖。 狀態(tài)分配。 確定激勵(lì)方程和

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論