數(shù)字電路與邏輯設(shè)計(jì)模擬試卷3(共3頁)_第1頁
數(shù)字電路與邏輯設(shè)計(jì)模擬試卷3(共3頁)_第2頁
數(shù)字電路與邏輯設(shè)計(jì)模擬試卷3(共3頁)_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、北京語言大學(xué)網(wǎng)絡(luò)教育學(xué)院數(shù)字電路與邏輯設(shè)計(jì)模擬試卷3試題卷注意: 1.試卷保密,考生不得將試卷帶出考場(chǎng)或撕頁,否則成績(jī)作廢。請(qǐng)監(jiān)考老師負(fù)責(zé)監(jiān)督。2.請(qǐng)各位考生注意考試紀(jì)律,考試作弊全部成績(jī)以零分計(jì)算。3.本試卷滿分100分,答題時(shí)間為90分鐘。4.本試卷分為試題卷和答題卷,所有答案必須答在答題卷上,答在試題卷上不給分。一、單項(xiàng)選擇題(本大題共10小題,每小題2分,共20分)在每小題列出的四個(gè)選項(xiàng)中只有一個(gè)選項(xiàng)是符合題目要求的,請(qǐng)將正確選項(xiàng)前的字母填在答題卷相應(yīng)題號(hào)處。1十進(jìn)制數(shù)25用8421BCD碼表示為 B 。A 10 101B 0010 0101C 100101D 101012. JK觸發(fā)

2、器在時(shí)鐘脈沖作用下次態(tài)與現(xiàn)態(tài)相反,JK取值為 B 。A 00B 11C 01D 103. 對(duì)于JK觸發(fā)器,若J=K,則可完成 C 觸發(fā)器的邏輯功能。A RSB DC TD T4. 尋址容量為16K×8的RAM需要 C 根地址線。A 4B 8C 14D 165. 多諧振蕩器可產(chǎn)生 B 。A 正弦波B 矩形脈沖C 三角波D 鋸齒波6. 在 D 情況下,“或非”運(yùn)算的結(jié)果是邏輯0。A 全部輸入是0B 全部輸入是1C 任一輸入為0,其他輸入為1D 任一輸入為17. 為實(shí)現(xiàn)將JK觸發(fā)器轉(zhuǎn)換為D觸發(fā)器,應(yīng)使 A 。A J=D,K=B K=D,J=C J=K=DD J=K=8. 全場(chǎng)可編程(與、或

3、陣列皆可編程)的可編程邏輯器件有 D 。A PALB GALC PROMD PLA9. ROM具有 C 功能。A 讀/寫B(tài) 無讀/寫C 只讀D 只寫10. 八路數(shù)據(jù)分配器,其地址輸入端有 C 個(gè)。A 1B 20C 3D 4二、多項(xiàng)選擇題(本大題共5小題,每小題3分,共15分)在每小題列出的四個(gè)選項(xiàng)中有二至四個(gè)選項(xiàng)是符合題目要求的,請(qǐng)將正確選項(xiàng)前的字母填在答題卷相應(yīng)題號(hào)處。多選、少選、錯(cuò)選均無分。11邏輯表達(dá)式Y(jié)=AB可以用 CD 實(shí)現(xiàn)。A正或門;B正非門;C正與門;D負(fù)或門;12TTL電路在正邏輯系統(tǒng)中,以下各種輸入中 AB相當(dāng)于輸入邏輯“1”。A懸空;B通過電阻2.7k接電源;C通過電阻2.

4、7k接地;D通過電阻510接地;13組合邏輯電路消除競(jìng)爭(zhēng)冒險(xiǎn)的方法有 AB 。A修改邏輯設(shè)計(jì);B在輸出端接入濾波電容;C后級(jí)加緩沖電路;D屏蔽輸入信號(hào)的尖峰干擾;14欲使JK觸發(fā)器按Qn+1=Qn工作,可使JK觸發(fā)器的輸入端 ABD 。AJ=K=0;BJ=Q,K=;CJ=,K=Q;DJ=Q,K=0;15CMOS數(shù)字集成電路與TTL數(shù)字集成電路相比突出的優(yōu)點(diǎn)是 ACD 。A微功耗;B高速度;C高抗干擾能力;D電源范圍寬;三、判斷題(本大題共10小題,每小題2分,共20分),正確的填T,錯(cuò)誤的填F,請(qǐng)將答案填在答題卷相應(yīng)題號(hào)處。16. 格雷碼具有任何相鄰碼只有一位碼元不同的特性。 T17. 十進(jìn)制

5、數(shù)(9)10比十六進(jìn)制數(shù)(9)16小。 F18. 若兩個(gè)函數(shù)具有不同的真值表,則兩個(gè)邏輯函數(shù)必然不相等。 T19. 邏輯函數(shù)Y=A+B+C+B已是最簡(jiǎn)與或表達(dá)式。 F20. 三態(tài)門的三種狀態(tài)分別為:高電平、低電平、不高不低的電壓。 F21. TTL集電極開路門輸出為時(shí)由外接電源和電阻提供輸出電流。 T22. 數(shù)據(jù)選擇器和數(shù)據(jù)分配器的功能正好相反,互為逆過程。 T23. 用數(shù)據(jù)選擇器可實(shí)現(xiàn)時(shí)序邏輯電路。 F24. 同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻。 T25. 同步二進(jìn)制計(jì)數(shù)器的電路比異步二進(jìn)制計(jì)數(shù)器復(fù)雜,所以實(shí)際應(yīng)用中較少使用同步二進(jìn)制計(jì)數(shù)器。 F四、【填空題】(本大題

6、共20空,每空1分,共20分;請(qǐng)將答案填寫在答題卷相應(yīng)題號(hào)處)26. (28)10=( 11100 )2=( 1C )1 6 27. 有N個(gè)變量組成的最小項(xiàng)有 2N 個(gè)。28. 若令JK觸發(fā)器的J=K=T則構(gòu)成的觸發(fā)器為 T觸發(fā)器 。29. 若存儲(chǔ)器的容量是256×4 RAM,該RAM有 256 存儲(chǔ)單元,有 128 字,字長(zhǎng) 8 位,地址線 8 根。30. 按照邏輯功能的不同特點(diǎn),數(shù)字電路可分為 組合邏輯電路 、時(shí)序邏輯電路 兩大類。31. 函數(shù)的反演式= ;函數(shù)的對(duì)偶式 =。32. 如圖所示邏輯電路的輸出Y=。33. A/D轉(zhuǎn)換是將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),轉(zhuǎn)換過程有 采樣 , 保持 , 量化, 編碼 。34. 組合邏輯電路中容易產(chǎn)生競(jìng)爭(zhēng)冒險(xiǎn),消除競(jìng)爭(zhēng)冒險(xiǎn)的方法有 加慣性環(huán)節(jié) , 加取樣脈沖(選通脈沖), 加冗余項(xiàng) 。五、【簡(jiǎn)答題】(本大題共2小題,每題7分,共14分;請(qǐng)將答案填寫在答題卷相應(yīng)題號(hào)處)35. 奇偶校驗(yàn)碼的特點(diǎn)是什么?為什么說它是可靠性代碼?答:奇偶校驗(yàn)碼可校驗(yàn)二進(jìn)制信息在傳送過程中1的個(gè)數(shù)為奇數(shù)還是偶數(shù),從而發(fā)現(xiàn)可能出現(xiàn)的錯(cuò)誤. 36. 對(duì)偶

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論