第5章 總線和主板課件_第1頁
第5章 總線和主板課件_第2頁
第5章 總線和主板課件_第3頁
第5章 總線和主板課件_第4頁
第5章 總線和主板課件_第5頁
已閱讀5頁,還剩70頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、第 1 頁 共 75 頁上一步下一步關(guān) 閉目 錄本章學習目標n總線的基本概念、總線的分類、總線控制原理 n主板的基本組成和結(jié)構(gòu)、作用和功能 n微機主板和總線標準的發(fā)展歷程、主流技術(shù)和最新發(fā)展動態(tài) 第 2 頁 共 75 頁上一步下一步關(guān) 閉目 錄目錄目錄51 51 總線基本概念總線基本概念52 52 總線原理總線原理53 53 微機系統(tǒng)總線標準微機系統(tǒng)總線標準54 54 總線新技術(shù)總線新技術(shù)55 55 認識主板認識主板56 56 主板結(jié)構(gòu)主板結(jié)構(gòu)57 57 主板控制芯片組主板控制芯片組58 58 主板發(fā)展趨勢主板發(fā)展趨勢第 3 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.1 總線基本概念5.1.

2、1 什么是總線什么是總線5.1.2 面向總線的體系結(jié)構(gòu)面向總線的體系結(jié)構(gòu)5.1.3 總線分類和性能指標總線分類和性能指標第 4 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.1.1 什么是總線n 總線(BUS)是一組傳輸公共信息的信號線的集合,是在計算機系統(tǒng)各部件之間傳輸?shù)刂贰?shù)據(jù)和控制信息的公共通用線路。它由一組導(dǎo)線和相關(guān)的控制、驅(qū)動電路組成。在處理器內(nèi)部的各功能部件之間,在處理器與高速緩沖存儲器和主存之間,在處理器系統(tǒng)與外圍設(shè)備之間以及網(wǎng)絡(luò)系統(tǒng)的各節(jié)點之間等等,都是通過總線連接在一起的。 第 5 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.1.2 面向總線的體系結(jié)構(gòu)1、單總線結(jié)構(gòu)第 6 頁

3、共 75 頁上一步下一步關(guān) 閉目 錄2、雙總線結(jié)構(gòu)第 7 頁 共 75 頁上一步下一步關(guān) 閉目 錄n3三總線結(jié)構(gòu)第 8 頁 共 75 頁上一步下一步關(guān) 閉目 錄n4四總線結(jié)構(gòu)第 9 頁 共 75 頁上一步下一步關(guān) 閉目 錄CPUCPUcachecacheDRAMDRAMBridgeBridge/Memory/MemorycontrollercontrollerAudioAudioVideoVideoPCI Local BusPCI Local BusLANLANSCSISCSIBUSBUSBridgeBridgeISA、IDE Micro ChannelISA、IDE Micro Channe

4、lBaseBaseI/OI/OGraphicsGraphics現(xiàn)代微機總線結(jié)構(gòu)示意圖 第 10 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.1.3 總線分類和性能指標總線分類和性能指標1總線有多種分類方法2、總線的標準化和總線規(guī)范3性能指標第 11 頁 共 75 頁上一步下一步關(guān) 閉目 錄1總線有多種分類方法n按相對于CPU與其他芯片的位置可分為片內(nèi)總線和片外總線。 n按總線傳送信息的類別,可把總線分為地址總線、數(shù)據(jù)總線和控制總線。 n按照總線傳送信息的方向,可把總線分為單向總線和雙向總線。 n按總線的層次結(jié)構(gòu)可分為CPU總線、存儲總線、系統(tǒng)總線和外部總線。 第 12 頁 共 75 頁上一步下

5、一步關(guān) 閉目 錄2、總線的標準化和總線規(guī)范n1機械結(jié)構(gòu)規(guī)范 n2電氣規(guī)范n3功能結(jié)構(gòu)規(guī)范n4時間規(guī)范第 13 頁 共 75 頁上一步下一步關(guān) 閉目 錄2性能指標n常用的量化指標如下: n總線帶寬: n總線寬度: n工作頻率:第 14 頁 共 75 頁上一步下一步關(guān) 閉目 錄 總線帶寬、總線寬度、總線工作頻率三者之間的關(guān)系就像高速公路上的車流量、車道數(shù)和車速的關(guān)系。車流量取決于車道數(shù)和車速,車道數(shù)越多、車速越快則車流量越大:同樣,總線帶寬取決于總線寬度和工作頻率,總線寬度越寬、工作頻率越高則總線帶寬越大。 總線帶寬的計算公式如下: Q=fWN第 15 頁 共 75 頁上一步下一步關(guān) 閉目 錄表表

6、5-1 常見總線的帶寬和傳輸率常見總線的帶寬和傳輸率第 16 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.2 總線原理5.2.1 總線的控制總線的控制5.2.2 數(shù)據(jù)傳送數(shù)據(jù)傳送5.2.3 總線仲裁總線仲裁5.2.4 總線驅(qū)動和其他控制總線驅(qū)動和其他控制第 17 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.2.1 總線的控制總線的控制 總線的控制貫穿在從總線主部件申請使用總線到數(shù)據(jù)傳送完畢的整個過程,要經(jīng)過幾個步驟:總線請求、總線仲裁、尋址、傳送數(shù)據(jù)、檢錯和出錯處理??偩€控制線路主要包括總線仲裁邏輯、驅(qū)動器和中斷邏輯等。第 18 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.2.2 數(shù)據(jù)傳送數(shù)據(jù)

7、傳送1總線數(shù)據(jù)傳輸方式2總線傳輸方向3定時信號的實現(xiàn)方式 有三種: 同步方式、異步方式和半同步方式。第 19 頁 共 75 頁上一步下一步關(guān) 閉目 錄圖圖5-7 半同步方式數(shù)據(jù)傳輸時序圖半同步方式數(shù)據(jù)傳輸時序圖C CL LK K T1 T2 T3 TWT4 R RD D D DA AT TA A地地址址輸輸出出A AD DD DR RE ES SS S數(shù)數(shù)據(jù)據(jù)輸輸入入第 20 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.2.3 總線仲裁總線仲裁 根據(jù)總線控制部件的位置,控制方式可以分成集中方式與分散方式兩類。總線控制邏輯集中在一處的,稱為集中式總線控制。總線控制邏輯分散在總線各部件中的,稱為分

8、散式總線控制。 集中仲裁有三種優(yōu)先權(quán)仲裁方式:鏈式查詢、計數(shù)器定時查詢和獨立請求方式。 第 21 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.2.4 總線驅(qū)動和其他控制總線驅(qū)動和其他控制 總線驅(qū)動除考慮信號線外,電源的驅(qū)動能力有時也是考慮的重要方面,特別是現(xiàn)在的一些外設(shè)總線,設(shè)備的電源完全從總線獲得,更應(yīng)該考慮這個問題。第 22 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.3 微機系統(tǒng)總線標準5.3.1 系統(tǒng)總線標準系統(tǒng)總線標準5.3.2 常見系統(tǒng)總線標準常見系統(tǒng)總線標準5.3.3 其他總線其他總線第 23 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.3.1 系統(tǒng)總線標準系統(tǒng)總線標準1標準的重

9、要性2系統(tǒng)總線標準的內(nèi)容第 24 頁 共 75 頁上一步下一步關(guān) 閉目 錄n系統(tǒng)總線通常為50100根信號線,這些信號線可分為五個主要類型:n數(shù)據(jù)線:決定數(shù)據(jù)寬度。n地址線:決定直接選址范圍。n控制線:包括控制、時序和中斷線,決定總線功能和適應(yīng)性的好壞。n電源線和地線:決定電源的種類及地線的分布和用法。n備用線:留給廠家或用戶自己定義。第 25 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.3.2 常見系統(tǒng)總線標準常見系統(tǒng)總線標準1PC/XT、ISA(PC/AT)總線2MCA、EISA總線 3VESA、PCI總線4AGP總線第 26 頁 共 75 頁上一步下一步關(guān) 閉目 錄1PC/XT、ISA(

10、PC/AT)總線n(1)PCXT總線 PC/XT總線是一種開放式結(jié)構(gòu)的計算機總線,該底板總線有62個引腳,支持8位雙向數(shù)據(jù)傳輸和20位尋址空間,有8個接地和電源引腳、25個控制信號引腳、1個保留引腳??偩€底板上有5個系統(tǒng)插槽,用于I/O設(shè)備與PC機連接。該總線的特點是把CPU視為總線的惟一主控設(shè)備,其余外圍設(shè)備均為從屬設(shè)備。 第 27 頁 共 75 頁上一步下一步關(guān) 閉目 錄IBM公司在PC總線基礎(chǔ)上增加36個引腳,形成了AT總線。即從1982年以后,逐步確立的IBM公司工業(yè)標準體系結(jié)構(gòu),簡稱為ISA(Industry Standard Architecture)總線,有時也稱為PC/AT總線

11、。圖5-8 ISA總線插槽(2)ISA總線(圖5-8)第 28 頁 共 75 頁上一步下一步關(guān) 閉目 錄2MCA、EISA總線n(1)MCA總線 1987年IBM公司為保護自身的利益,在宣布PC/2機器時,推出相對封閉的微通道結(jié)構(gòu),簡稱為MCA總線,試圖由該公司加以專利控制。n(2)EISA總線 為了打破IBM的壟斷,1988年9月,Compaq,AST,Epson,HP,Olivetti,NEC等9家公司聯(lián)合起來,推出了一種兼容性更優(yōu)越的總線,即EISA總線。 第 29 頁 共 75 頁上一步下一步關(guān) 閉目 錄3VESA、PCI總線n(1)VESA總線 1992年VESA(Video Ele

12、ctronics Standards Association視頻電子標準協(xié)會)聯(lián)合60余家公司,對PC總線進行了第五次創(chuàng)新,推出了VESA Local Bus(簡稱VL總線)局部總線標準VESA V10。n(2)PCI總線(圖5-9)第 30 頁 共 75 頁上一步下一步關(guān) 閉目 錄圖5-9 PCI總線插槽第 31 頁 共 75 頁上一步下一步關(guān) 閉目 錄 PCI局部總線的特點。 n線性突發(fā)傳輸。 n存取延誤極小。 n總線主控及同步操作。 n獨立于CPU的結(jié)構(gòu)。 n低成本、高效益。 n兼容性。 n預(yù)留發(fā)展空間。第 32 頁 共 75 頁上一步下一步關(guān) 閉目 錄4AGP總線n(1)AGP總線簡介

13、 n(2)AGP總線的特點 n(3)AGP總線的工作方式 第 33 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.3.3 其他總線其他總線1EPP、RS-2322IEEE1394、USB3EIDE、SCSI第 34 頁 共 75 頁上一步下一步關(guān) 閉目 錄1EPP、RS-232n(1)EPP并行接口 nEPP方式是IEEE 1284并行接口標準的五種數(shù)據(jù)傳輸方式之一,IEEE 1284標準為個人計算機的并行接口提供了高速的訪問手段。其中的第一種“正向方式”被大多數(shù)計算機用來向打印機傳輸數(shù)據(jù),通常稱為Centronics方式,也稱為標準方式。n(2)RS-232串行接口 n雖然現(xiàn)在有一些高速串行總

14、線標準,但是RS-232依然是現(xiàn)代微機的標準串行口,一般提供兩個插座,MS-DOS規(guī)定其設(shè)備名為COM1、COM2,現(xiàn)在仍沿用這些名稱。也有主板只提供一個插座的情況。第 35 頁 共 75 頁上一步下一步關(guān) 閉目 錄2IEEE1394、USBn(1)IEEE 1394總線 n其實IEEE 1394是一種串行接口標準,這種接口標準允許把電腦、電腦外設(shè)、家電非常簡單地連接起來,是一種連接外部設(shè)備的機外總線。 n(2)USB總線 nUSB(Universal Serial Bus)稱為通用串行總線,是由Compaq、DEC、IBM、Intel、Microsoft、NEC和NT(北方電訊)七家公司推出

15、的新一代接口標準總線。 第 36 頁 共 75 頁上一步下一步關(guān) 閉目 錄3EIDE、SCSIn1)EIDE接口 n作為接口,包括了硬件和軟件兩部分:接口設(shè)備是硬件,接口信號規(guī)范標準是軟件?;镜挠脖P接口標準有四種,即ST506,IDE,ESDI,SCSI。 n(2)SCSI接口 nSCSI的原文是Small Computer System Interface,即小型計算機系統(tǒng)接口。SCSI也是系統(tǒng)級接口,可與各種采用SCSI接口標準的外部設(shè)備相連,如硬盤驅(qū)動器、掃描儀、光盤、打印機和磁帶驅(qū)動器等。 第 37 頁 共 75 頁上一步下一步關(guān) 閉目 錄(1)EIDE接口n與IDE相比,EIDE有

16、以下幾個方面的特點:n 支持大容量硬盤,最大容量可達8.4GB,通過BIOS中對INT13H中斷的處理,可支持超過100GB的容量。 n EIDE標準支持除硬盤以外的其他外設(shè)。 n 可連接更多的外設(shè),最多可連接四臺EIDE設(shè)備。 n EIDE具有更高的數(shù)據(jù)傳輸速率。 n 為了支持大容量硬盤,EIDE支持三種硬盤工作模式:NORMAL,LBA和LARGE模式。第 38 頁 共 75 頁上一步下一步關(guān) 閉目 錄SCSI接口標準的主要特性如下:nSCSI是系統(tǒng)級接口,可與各種采用SCSI接口標準的外部設(shè)備相連,如硬盤驅(qū)動器、掃描儀、光盤、打印機、磁帶驅(qū)動器、通信設(shè)備等。 nSCSI是一個多任務(wù)接口,

17、具有總線仲裁功能。 nSCSI可以按同步方式和異步方式傳輸數(shù)據(jù)。 nSCSI可分為單端傳送方式和差分傳送方式。 nSCSI總線上的設(shè)備沒有主從之分,相互平等。 第 39 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.4 總線新技術(shù)1EV6與P4總線2PCI-X局部總線3NGIO總線 4UMA總線5FUTURE I/O總線6PCI Express總線 7HyperTransport總線第 40 頁 共 75 頁上一步下一步關(guān) 閉目 錄1EV6與P4總線nAMD公司在其最先推出的一款A(yù)thlon處理器上使用了一個200Mbps的前端總線,即Digital公司的Alpha總線協(xié)議Alpha EV6,其

18、帶寬較目前Intel的P6 GTL+ 總線協(xié)議大1倍,現(xiàn)在的Athlon采用266MHz的前端總線,峰值帶寬可達2.1Gbps。nAMD Athlon系統(tǒng)總線結(jié)構(gòu)能夠支持處理器物理可尋址存儲器取8TB(1TB=1000GB)以上的數(shù)據(jù),相比之下,PCI總線的結(jié)構(gòu)則只可支持64GB的數(shù)據(jù)存取。n而Intel Pentium 4處理器則采用了NetBurst微型架構(gòu),沿用了多年的P6架構(gòu)被取代。 第 41 頁 共 75 頁上一步下一步關(guān) 閉目 錄2PCI-X局部總線n 為解決Intel架構(gòu)服務(wù)器中PCI總線的瓶頸問題,Compaq、IBM和HP公司決定加快加寬PCI芯片組的時鐘速率和吞吐量,使其分

19、別達到133MHz和1Gbps。利用對等PCI技術(shù)和Intel公司的快速芯片作為智能I/O電路的協(xié)處理器來構(gòu)建系統(tǒng)。這種新的總線稱為PCI-X。第 42 頁 共 75 頁上一步下一步關(guān) 閉目 錄3NGIO總線nNGIO總線可以說是Intel公司推出的所謂下一代I/O總線結(jié)構(gòu),英文為NextGeneration Input/Output。 n與其他總線結(jié)構(gòu)有所區(qū)別,NGIO總線結(jié)構(gòu)采用的是與傳統(tǒng)共享總線不同的交換機制和系統(tǒng)主芯片連接的對等PCI總線。第 43 頁 共 75 頁上一步下一步關(guān) 閉目 錄4UMA總線nSGI公司提出的取代AGP的另一種方案,并于1996年推出了O2圖形工作站,它采用的

20、是UMA統(tǒng)一內(nèi)存結(jié)構(gòu)總線(Unified Memory Architecture)。n在UMA總線結(jié)構(gòu)中,系統(tǒng)中所有的緩沖器合并成一個公共區(qū),稱為系統(tǒng)主存。 n在UMA總線結(jié)構(gòu)中,系統(tǒng)中所有的緩沖器合并成一個公共區(qū),稱為系統(tǒng)主存。 nUMA是多端口的存儲器陣列,具有足夠的帶寬,能保證各系統(tǒng)不會造成數(shù)據(jù)阻塞。 第 44 頁 共 75 頁上一步下一步關(guān) 閉目 錄5FUTURE I/O總線nFuture I/O總線結(jié)構(gòu)是與NGIO相競爭的另一種總線Future I/O,目前仍處在IBM、Compaq、HP等公司的研制開發(fā)中,據(jù)稱其數(shù)據(jù)傳輸率可達10Gbps。第 45 頁 共 75 頁上一步下一步關(guān)

21、閉目 錄6PCI Express總線PCI Express也被人稱為“串行PCI” 特點:1 串行傳輸 2 采用全雙工運作模式 3 采用點對點工作模式(簡稱為P2P) 速度表現(xiàn): PCI Express 4、8和16模式的有效數(shù)據(jù)傳輸速率分別達到2GBps、4GBps和8GBps。第 46 頁 共 75 頁上一步下一步關(guān) 閉目 錄7HyperTransport總線nHyper Transport是為了提高多處理器系統(tǒng)的可擴展性而開發(fā)的總線技術(shù)。Hyper Transport是用來實現(xiàn)LSI高速高性能點對點連接的通用總線。通過采用該總線可以使個人電腦內(nèi)的LSI、網(wǎng)絡(luò)以及通信設(shè)備之間的數(shù)據(jù)傳輸速度

22、最高提高到過去的24倍。n特點 :1 過串行傳輸、高頻率運作獲得超高性能 。2 采用雙向觸發(fā)技術(shù) 。3 在串行傳輸模式下模擬并行數(shù)據(jù)的傳輸 。第 47 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.5 認識主板1CPU插座(或插槽)2總線和總線插槽3主板電源插座4內(nèi)存插槽 5磁盤接口 6主控芯片組第 48 頁 共 75 頁上一步下一步關(guān) 閉目 錄7 BIOS芯片8 CMOS芯片9 跳線或DIP開關(guān)10電池11各種外圍設(shè)備輸入輸出端口12其他第 49 頁 共 75 頁上一步下一步關(guān) 閉目 錄圖圖5-10 主板結(jié)構(gòu)圖主板結(jié)構(gòu)圖第 50 頁 共 75 頁上一步下一步關(guān) 閉目 錄第 51 頁 共 75

23、頁上一步下一步關(guān) 閉目 錄第 52 頁 共 75 頁上一步下一步關(guān) 閉目 錄圖圖5-11 DDR傳輸示意圖傳輸示意圖第 53 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.6 主板結(jié)構(gòu)1AT結(jié)構(gòu)2ATX結(jié)構(gòu)3Micro ATX結(jié)構(gòu)4LPX結(jié)構(gòu)5NLX結(jié)構(gòu)6Flex ATX結(jié)構(gòu)7服務(wù)器主板結(jié)構(gòu) 第 54 頁 共 75 頁上一步下一步關(guān) 閉目 錄ATX 結(jié)構(gòu) 第 55 頁 共 75 頁上一步下一步關(guān) 閉目 錄Micro ATX結(jié)構(gòu) 第 56 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.7 主板控制芯片組5.7.1 概念及結(jié)構(gòu)概念及結(jié)構(gòu)5.7.2 流行芯片組流行芯片組 5.7.3 BIOS與與CMOS

24、第 57 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.7.1 概念及結(jié)構(gòu)1南、北橋結(jié)構(gòu)2加速中心體系結(jié)構(gòu) 第 58 頁 共 75 頁上一步下一步關(guān) 閉目 錄1南、北橋結(jié)構(gòu) 顧名思義,南、北橋的結(jié)構(gòu)一般是由兩塊芯片組成的芯片組結(jié)構(gòu),即北橋芯片(North Bridge)和南橋芯片(South Bridge)。簡單地來說橋就是一個總線轉(zhuǎn)換器和控制器。它實現(xiàn)各類微處理器總線通過一個PCI總線來進行連接的標準,可見,橋是不對稱的。在橋的內(nèi)部包含有兼容協(xié)議以及總線信號線和數(shù)據(jù)的緩沖電路,以便把一條總線映射到另一條總線上。北橋與南橋之間也通過PCI總線完成通訊。第 59 頁 共 75 頁上一步下一步關(guān) 閉

25、目 錄n北橋芯片主要負責管理CPU、內(nèi)存與AGP接口間的數(shù)據(jù)傳輸,為Cache、PCI、AGP、ECC糾錯提供工作平臺。北橋芯片一般位于CPU插槽附近。n南橋芯片負責管理IDE、I/O設(shè)備接口,為高級電源管理、USB等提供工作平臺?,F(xiàn)在的南橋芯片也集成了多媒體功能,整和了AC97 2.0(滿足PC98基本音頻規(guī)范)/SoundBlaster兼容的音頻處理等。 第 60 頁 共 75 頁上一步下一步關(guān) 閉目 錄圖圖5-13 南北橋結(jié)構(gòu)的南北橋結(jié)構(gòu)的KT133芯片組芯片組第 61 頁 共 75 頁上一步下一步關(guān) 閉目 錄2加速中心體系結(jié)構(gòu)(Accelerated Hub Architecture)

26、n這種體系始于Intel i810芯片組,是以nGMCH(圖形、內(nèi)存控制中心/Graphics & Memory Controller Hub)nICH(I/O控制中心/I/O Controller Hub)nFWH(固件中心/Firmware Hub)n三塊芯片組成的芯片組。三塊芯片之間采用數(shù)據(jù)帶寬為266Mbps的新型專用高速總線,較之PCI總線的南、北橋結(jié)構(gòu)要快得多。n圖5-14為采用AHA(Accelerated Hub Architecture)體系的i815E芯片組結(jié)構(gòu)示意圖。第 62 頁 共 75 頁上一步下一步關(guān) 閉目 錄圖圖5-14 AHA結(jié)構(gòu)的結(jié)構(gòu)的Intel 81

27、5E芯片組芯片組第 63 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.7.2 流行芯片組流行芯片組 1Intel平臺芯片組 2AMD平臺芯片組 第 64 頁 共 75 頁上一步下一步關(guān) 閉目 錄1Intel平臺芯片組n中端市場:Intel 965系列芯片組:P965、G965、Q963和Q965 。n高端市場:Intel 975X n低端市場:Intel 945PL芯片組 nNVIDIA :nForce 600i系列SPP芯片 nATI :RC410 ,SB460和SB600 nVIA :VIA PT880Ultra、PT890芯片和P4M890 第 65 頁 共 75 頁上一步下一步關(guān) 閉目

28、 錄2AMD平臺芯片組nNVIDIA :nForce5系列芯片組 : nForce 590 SLI nForce 570 SLI nForce 570 Ultra nForce 550 nATI :RD580芯片組 、RS485芯片組 nVIA :VIA K8T890 、K8M890 n矽統(tǒng)科技(SIS) :SIS 771 、SIS656 、SIS 756 、SIS 965 。第 66 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.7.3 BIOS與與CMOS BIOS的全稱是ROM-BIOS,意思是只讀存儲器基本輸入輸出系統(tǒng)。 CMOS的英文是“Complementary Metal Oxid

29、e Semiconductor” ,翻譯出來的本意是互補金屬氧化物半導(dǎo)體存儲器,指一種大規(guī)模應(yīng)用于集成電路芯片制造的原料。 CMOS的指目前絕大多數(shù)計算機中都使用的一種用電池供電的可讀寫的RAM芯片。思考: BIOS與與CMOS的區(qū)別與聯(lián)系的區(qū)別與聯(lián)系第 67 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.8 主板發(fā)展趨勢5.8.1 主板結(jié)構(gòu)的新變化5.8.2 主板總線速度的提升5.8.3 主板超頻穩(wěn)定性能的成熟5.8.4 主板安全穩(wěn)定性能的增強5.8.5 主板方便性能的提高5.8.6 主板能源功能的改進5.8.7 整合技術(shù)日新月異第 68 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.8.1 主

30、板結(jié)構(gòu)的新變化主板結(jié)構(gòu)的新變化 新型芯片組架構(gòu)的更新:傳統(tǒng)的芯片組結(jié)構(gòu)采用南北橋的分控體系,而自 i810 芯片組開始引入 加 速 集 線 器 結(jié) 構(gòu) ( A c c e l e r a t e d H u b Architecture),取代了原有的 PCI 總線,并采用專用總線以連接各設(shè)備和CPU,以達到高速處理的目的。 采用替代北橋芯片的內(nèi)存控制集線器(Memory Controller Hub)和替代南橋芯片的I/O控制集線器(I/O Controller Hub),同時也采用專用總線來連接它們,其帶寬比傳統(tǒng)的PCI總線速度增加了一倍。 第 69 頁 共 75 頁上一步下一步關(guān) 閉目 錄5.8.2 主板總線速度的提升n1前端總線及帶寬速度的提升。n2PCI E總線規(guī)格升級到PCI Express 2.0。n3SATA 2.0取代SATA1.0

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論