面試題集(含答案_很全)_第1頁
面試題集(含答案_很全)_第2頁
面試題集(含答案_很全)_第3頁
面試題集(含答案_很全)_第4頁
面試題集(含答案_很全)_第5頁
已閱讀5頁,還剩21頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

1、(DSP,嵌入式系統(tǒng),電子線路,通訊,微電子,半導(dǎo)體)1、下面是一些基本的數(shù)字電路知識問題,請簡要回答之。(1) 什么是 Setup和 Hold 時間?答:Setup/Hold Time 用于測試芯片對輸入信號和時鐘信號之間的時間要求。建立時間(Setup Time)是指觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)能夠保持穩(wěn) 定不變的時間。輸入數(shù)據(jù)信號應(yīng)提前時鐘上升沿(如上升沿有效)T 時間到達芯片,這個T就是建立時間通常所說的 SetupTime。如不滿足 Setup Time,這個數(shù)據(jù)就不能被這一時鐘打入觸發(fā)器,只有在下一個時鐘上升沿到來時,數(shù)據(jù)才能被打入 觸發(fā)器。保持時間(Hold Time)是

2、指觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)保持穩(wěn)定不變的時間。如果 Hold Time 不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。(2) 什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?答:在組合邏輯電路中,由于門電路的輸入信號經(jīng)過的通路不盡相同,所產(chǎn)生的延時也就會不同,從而導(dǎo)致到達該門的時間不一致,我們把這種現(xiàn)象叫做競爭。由于競爭而在電路輸出端可能產(chǎn)生尖峰脈沖或毛刺的現(xiàn)象叫冒險。如果布爾式中有相反的信號則可能產(chǎn)生競爭和冒險現(xiàn)象。解決方法:一是添加布爾式的消 去項,二是在芯片外部加電容。(3) 請畫出用 D 觸發(fā)器實現(xiàn) 2 倍分頻的邏輯電路答:把 D 觸發(fā)器的輸出端加非門接到 D 端即可,如下圖所示:(4) 什么

3、是"線與"邏輯,要實現(xiàn)它,在硬件特性上有什么具體要求? 答:線與邏輯是兩個或多個輸出信號相連可以實現(xiàn)與的功能。在硬件上,要用 OC 門來實現(xiàn)(漏極或者集電極開路),為了防止因灌電流過大而燒壞 OC 門,應(yīng)在 OC 門輸出端接一上拉電阻(線或則是下拉電阻)。(5) 什么是同步邏輯和異步邏輯?同步電路與異步電路有何區(qū)別?答:同步邏輯是時鐘之間有固定的因果關(guān)系。異步邏輯是各時鐘之間沒有固定的因果關(guān)系.電路設(shè)計可分類為同步電路設(shè)計和異步電路設(shè)計。同步電路利用時鐘脈沖使其子系統(tǒng)同步運作,而異步電路不使用時鐘脈沖做同步,其子系統(tǒng)是使用特殊的 “開始”和“完成”信號使之同步。異步電路具有

4、下列優(yōu)點:無時鐘歪斜問題、 低電源消耗、平均效能而非最差效能、模塊性、可組合和可復(fù)用性。(7) 你知道那些常用邏輯電平?TTL 與 COMS 電平可以直接互連嗎?答:常用的電平標(biāo)準(zhǔn),低速的有 RS232、RS485、RS422、TTL、CMOS、LVTTL、LVCMOS、ECL、ECL、LVPECL 等,高速的有 LVDS、GTL、PGTL、 CML、HSTL、SSTL 等。一般說來,CMOS 電平比 TTL 電平有著更高的噪聲容限。如果不考慮速度 和性能,一般 TTL 與 CMOS 器件可以互換。但是需要注意有時候負(fù)載效應(yīng)可能 引起電路工作不正常,因為有些 TTL 電路需要下一級的輸入阻抗作

5、為負(fù)載才能 正常工作。(6) 請畫出微機接口電路中,典型的輸入設(shè)備與微機接口邏輯示意圖(數(shù)據(jù)接口、控制接口、鎖存器/緩沖器)典型輸入設(shè)備與微機接口的邏輯示意圖如下:2、你所知道的可編程邏輯器件有哪些?答:ROM(只讀存儲器)、PLA(可編程邏輯陣列)、FPLA(現(xiàn)場可編程邏輯陣列)、PAL(可編程陣列邏輯)GAL(通用陣列邏輯),EPLD(可擦除的可編程邏輯器件)、 FPGA(現(xiàn)場可編程門陣列)、CPLD(復(fù)雜可編程邏輯器件)等 ,其中 ROM、FPLA、 PAL、GAL、EPLD 是出現(xiàn)較早的可編程邏輯器件,而 FPGA 和 CPLD 是當(dāng)今最 流行的兩類可編程邏輯器件。FPGA 是基于查找

6、表結(jié)構(gòu)的,而 CPLD 是基于乘積 項結(jié)構(gòu)的。3、用 VHDL 或 VERILOG、ABLE 描述 8 位 D 觸發(fā)器邏輯4、請簡述用 EDA 軟件(如 PROTEL)進行設(shè)計(包括原理圖和PCB圖)到調(diào)試出樣機的整個過程,在各環(huán)節(jié)應(yīng)注意哪些問題?答:完成一個電子電路設(shè)計方案的整個過程大致可分:(1)原理圖設(shè)計 (2)PCB 設(shè)計 (3)投板 (4)元器件焊接(5)模塊化調(diào)試 (6)整機調(diào)試。注意問題如下:(1)原理圖設(shè)計階段 注意適當(dāng)加入旁路電容與去耦電容;注意適當(dāng)加入測試點和 0 歐電阻以方便調(diào)試時測試用;注意適當(dāng)加入 0 歐電阻、電感和磁珠以實現(xiàn)抗干擾和阻抗匹配;(2)PCB 設(shè)計階段自

7、己設(shè)計的元器件封裝要特別注意以防止板打出來后元器件無法焊接;FM 部分走線要盡量短而粗,電源和地線也要盡可能粗;旁路電容、晶振要盡量靠近芯片對應(yīng)管腳;注意美觀與使用方便;(3)投板說明自己需要的工藝以及對制板的要求;(4)元器件焊接防止出現(xiàn)芯片焊錯位置,管腳不對應(yīng);防止出現(xiàn)虛焊、漏焊、搭焊等;(5)模塊化調(diào)試先調(diào)試電源模塊,然后調(diào)試控制模塊,然后再調(diào)試其它模塊;上電時動作要迅速,發(fā)現(xiàn)不會出現(xiàn)短路時在徹底接通電源;調(diào)試一個模塊時適當(dāng)隔離其它模塊;各模塊的技術(shù)指標(biāo)一定要大于客戶的要求;(6)整機調(diào)試如提高靈敏度等問題5、基爾霍夫定理KCL:電路中的任意節(jié)點,任意時刻流入該節(jié)點的電流等于流出該節(jié)點的

8、電流(KVL同理)6、描述反饋電路的概念,列舉他們的應(yīng)用反饋是將放大器輸出信號(電壓或電流)的一部分或全部,回收到放大器輸入端與輸入信號進行比較(相加或相減),并用比較所得的有效輸入信號去控制輸出,負(fù)反饋可以用來穩(wěn)定輸出信號或者增益,也可以擴展通頻帶,特別適合于自動控制系統(tǒng)。正反饋可以形成振蕩,適合振蕩電路和波形發(fā)生電路。 7、負(fù)反饋種類及其優(yōu)點電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋降低放大器的增益靈敏度,改變輸入電阻和輸出電阻,改善放大器的線性和非線性失真,有效地擴展,放大器的通頻帶,自動調(diào)節(jié)作用8、放大電路的頻率補償?shù)哪康氖鞘裁?,有哪些方法頻率補償是為了改變頻率特性,減小時

9、鐘和相位差,使輸入輸出頻率同步相位補償通常是改善穩(wěn)定裕度,相位補償與頻率補償?shù)哪繕?biāo)有時是矛盾的不同的電路或者說不同的元器件對不同頻率的放大倍數(shù)是不相同的,如果輸入信號不是單一頻率,就會造成高頻放大的倍數(shù)大,低頻放大的倍數(shù)小,結(jié)果輸出的波形就產(chǎn)生了失真放大電路中頻率補償?shù)哪康模阂皇歉纳品糯箅娐返母哳l特性,而是克服由于引入負(fù)反饋而可能出 現(xiàn)自激振蕩現(xiàn)象,使放大器能夠穩(wěn)定工作。在放大電路中,由于晶體管結(jié)電容的存在常常會使放大電路頻率響應(yīng)的高頻段不理想,為了解決這一問題,常用的方法就是在電路中引入負(fù)反饋。然后,負(fù)反饋的引入又引入了新的問題,那就是負(fù)反饋電路會出現(xiàn)自激振蕩現(xiàn)象,所以為了使放大電路能夠正常

10、穩(wěn)定工作,必須對放大電路進行頻率補償。頻率補償?shù)姆椒梢苑譃槌把a償和滯后補償,主要是通過接入一些阻容元件來改變放大電路的開環(huán)增益在高頻段的相頻特性,目前使用最多的就是鎖相環(huán)9、有源濾波器和無源濾波器的區(qū)別無源濾波器:這種電路主要有無源元件 R、L 和 C 組成;有源濾波器:集成運放和 R、C 組成,具有不用電感、體積小、重量輕等優(yōu)點。 集成運放的開環(huán)電壓增益和輸入阻抗均很高,輸出電阻小,構(gòu)成有源濾波電路后還具有一定的電壓放大和緩沖作用。但集成運放帶寬有限,所以目前的有源 濾波電路的工作頻率難以做得很高。10、名詞解釋:SRAM、SSRAM、SDRAM、壓控振蕩器 (VCO) SRAM:靜態(tài)

11、RAM;DRAM:動態(tài) RAM;SSRAM:Synchronous Static Random Access Memory 同步靜態(tài)隨機訪問存儲器,它的一種類型的SRAM。 SSRAM 的所有訪問都在時鐘的上升/下降沿啟動。地址、數(shù)據(jù)輸入和其它控制信 號均與時鐘信號相關(guān)。這一點與異步 SRAM 不同,異步 SRAM 的訪問獨立于時 鐘,數(shù)據(jù)輸入和輸出都由地址的變化控制。SDRAM:Synchronous DRAM 同步動態(tài)隨機存儲器。11、名詞解釋:IRQ、BIOS、USB、VHDL、SDR。(1) IRQ:中斷請求 (2)BIOS:BIOS 是英文"Basic Input Outp

12、ut System"的縮略語,直譯過來后中 文名稱就是"基本輸入輸出系統(tǒng)"。其實,它是一組固化到計算機內(nèi)主板上一個 ROM 芯片上的程序,它保存著計算機最重要的基本輸入輸出的程序、系統(tǒng)設(shè)置 信息、開機后自檢程序和系統(tǒng)自啟動程序。其主要功能是為計算機提供最底層的、 最直接的硬件設(shè)置和控制。(3) USB:USB,是英文 Universal Serial BUS(通用串行總線)的縮寫,而其 中文簡稱為“通串線,是一個外部總線標(biāo)準(zhǔn),用于規(guī)范電腦與外部設(shè)備的連接和 通訊。(4) VHDL:VHDL 的英文全寫是:VHSIC(Very High Speed Integrat

13、ed Circuit) Hardware Description Language.翻譯成中文就是超高速集成電路硬件描述語言。 主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。(5) SDR:軟件無線電,一種無線電廣播通信技術(shù),它基于軟件定義的無線 通信協(xié)議而非通過硬連線實現(xiàn)。換言之,頻帶、空中接口協(xié)議和功能可通過軟件 下載和更新來升級,而不用完全更換硬件。SDR 針對構(gòu)建多模式、多頻和多功 能無線通信設(shè)備的問題提供有效而安全的解決方案。12、單片機上電后沒有運轉(zhuǎn),首先要檢查什么 首先應(yīng)該確認(rèn)電源電壓是否正常。用電壓表測量接地引腳跟電源引腳之間的電壓,看是否是電源電壓,例如常用的 5V。接下來就

14、是檢查復(fù)位引腳電壓 是否正常。分別測量按下復(fù)位按鈕和放開復(fù)位按鈕的電壓值,看是否正確。然后 再檢查晶振是否起振了,一般用示波器來看晶振引腳的波形,注意應(yīng)該使用示波 器探頭的“X10”檔。另一個辦法是測量復(fù)位狀態(tài)下的 IO 口電平,按住復(fù)位鍵 不放,然后測量 IO 口(沒接外部上拉的 P0 口除外)的電壓,看是否是高電平,如 果不是高電平,則多半是因為晶振沒有起振。另外還要注意的地方是,如果使用片內(nèi) ROM 的話(大部分情況下如此,現(xiàn)在 已經(jīng)很少有用外部擴 ROM 的了),一定要將 EA 引腳拉高,否則會出現(xiàn)程序亂跑 的情況。有時用仿真器可以,而燒入片子不行,往往是因為 EA 引腳沒拉高的緣 故

15、(當(dāng)然,晶振沒起振也是原因只一)。經(jīng)過上面幾點的檢查,一般即可排除故障 了。如果系統(tǒng)不穩(wěn)定的話,有時是因為電源濾波不好導(dǎo)致的。在單片機的電源引 腳跟地引腳之間接上一個 0.1uF 的電容會有所改善。如果電源沒有濾波電容的話, 則需要再接一個更大濾波電容,例如 220uF 的。遇到系統(tǒng)不穩(wěn)定時,就可以并上 電容試試(越靠近芯片越好)。13、最基本的三極管曲線特性答:三極管的曲線特性即指三極管的伏安特性曲線,包括輸入特性曲線和輸 出特性曲線。輸入特性是指三極管輸入回路中,加在基極和發(fā)射極的電壓VBE 與 由它所產(chǎn)生的基極電流 I B 之間的關(guān)系。輸出特性通常是指在一定的基極電流 I B控制下,三極

16、管的集電極與發(fā)射極之間的電壓VCE 同集電極電流 IC 的關(guān)系 圖(1) 典型輸入特性曲線圖(2) 典型輸出特性曲線圖(3) 直、交流負(fù)載線,功耗線14、什么是頻率響應(yīng),怎么才算是穩(wěn)定的頻率響應(yīng),簡述改變頻率響應(yīng)曲線的幾個方法答:這里僅對放大電路的頻率響應(yīng)進行說明。 在放大電路中,由于電抗元件(如電容、電感線圈等)及晶體管極間電容的存在,當(dāng)輸入信號的頻率過低或過高時,放大電路的放大倍數(shù)的數(shù)值均會降低,而且還將產(chǎn)生相位超前或之后現(xiàn)象。也就是說,放大電路的放大倍數(shù)(或者稱為增 益)和輸入信號頻率是一種函數(shù)關(guān)系,我們就把這種函數(shù)關(guān)系成為放大電路的頻 率響應(yīng)或頻率特性。放大電路的頻率響應(yīng)可以用幅頻特性

17、曲線和相頻特性曲線來描述,如果一個 放大電路的幅頻特性曲線是一條平行于 x 軸的直線(或在關(guān)心的頻率范圍內(nèi)平行 于 x 軸),而相頻特性曲線是一條通過原點的直線(或在關(guān)心的頻率范圍是條通過 原點的直線),那么該頻率響應(yīng)就是穩(wěn)定的 改變頻率響應(yīng)的方法主要有:(1) 改變放大電路的元器件參數(shù);(2) 引入新的 元器件來改善現(xiàn)有放大電路的頻率響應(yīng);(3) 在原有放大電路上串聯(lián)新的放大電 路構(gòu)成多級放大電路。15、給出一個差分運放,如何進行相位補償,并畫補償后的波特圖答:隨著工作頻率的升高,放大器會產(chǎn)生附加相移,可能使負(fù)反饋變成正反饋而引起自激。進行相位補償可以消除高頻自激。相位補償?shù)脑硎牵涸诰哂懈?/p>

18、放大倍數(shù)的中間級,利用一小電容 C(幾十幾百微微法)構(gòu)成電壓并聯(lián)負(fù)反饋 電路??梢允褂秒娙菪U?、RC 校正分別對相頻特性和幅頻特性進行修改。波特圖就是在畫放大電路的頻率特性曲線時使用對數(shù)坐標(biāo)。波特圖由對數(shù)幅 頻特性和對數(shù)相頻特性兩部分組成,它們的橫軸采用對數(shù)刻度 lg f ,幅頻特性的縱軸采用 lg |Au|表示,單位為 dB;相頻特性的縱軸仍用表示。16、基本放大電路的種類及優(yōu)缺點,廣泛采用差分結(jié)構(gòu)的原因基本放大電路按其接法分為共基、共射、共集放大電路。 共射放大電路既能放大電流又能放大電壓,輸入電阻在三種電路中居中,輸出電阻較大,頻帶較窄共基放大電路只能放大電壓不能放大電流,輸入電阻小,電

19、壓放大倍數(shù)和輸出電阻與共射放大電路相當(dāng),頻率特性是三種接法中最好的電路。常用于寬頻帶 放大電路。共集放大電路只能放大電流不能放大電壓,是三種接法中輸入電阻最大、輸 出電阻最小的電路,并具有電壓跟隨的特點。常用于電壓大電路的輸入級和輸 出級,在功率放大電路中也常采用射極輸出的形式。廣泛采用差分結(jié)構(gòu)的原因是差分結(jié)構(gòu)可以抑制溫度漂移現(xiàn)象。17、給出一差分電路,已知其輸出電壓 Y+和 Y-,求共模分量和差模分量設(shè)共模分量是 Yc,差模分量是 Yd,則可知其輸 Y+=Yc+Yd Y-=Yc-Yd 可得 Yc=(Y+ + Y-)/2 Yd=(Y+ - Y-)/218、畫出一個晶體管級的運放電路,說明原理下

20、圖(a)給出了單極性集成運放 C14573 的電路原理圖,圖(b)為其放大電路部分:圖(a) C14573 電路原理圖 圖(b) C14573 的放大電路部分圖(a)中T1,T2和T7管構(gòu)成多路電流源,為放大電路提供靜態(tài)偏置電流, 把偏置電路簡化后,就可得到圖(b)所示的放大電路部分。第一級是以 P 溝道管T3和T4為放大管、以 N 溝道管T5和T6管構(gòu)成的電 流源為有源負(fù)載,采用共源形式的雙端輸入、單端輸出差分放大電路。由于第二 級電路從T8的柵極輸入,其輸入電阻非常大,所以使第一級具有很強的電壓放大能力。第二級是共源放大電路,以N溝道管T8為放大管,漏極帶有源負(fù)載,因此也具有很強的電壓放大

21、能力。但其輸出電阻很大,因而帶負(fù)載能力較差。電容C起相位補償作用。19、電阻R和電容C串聯(lián),輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電壓,求這兩種電路輸出電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾波器。當(dāng) RC<<T 時,給出輸入電壓波形圖,繪制兩種電路 的輸出波形圖。答:當(dāng)輸出電壓為C上電壓時:電路的頻率響應(yīng)為從電路的頻率響應(yīng)不難看出輸出電壓加在C上的為低通濾波器,輸出電壓加在R上的為高通濾波器,RC<<T 說明信號的頻率遠(yuǎn)遠(yuǎn)小于濾波器的中心頻率,所以對于第二個電路基本上無輸出,第一個電路的輸出波形與輸入波形基本相同。20、選擇電阻時要考慮什

22、么? 主要考慮電阻的封裝、功率、精度、阻值和耐壓值等。21、在CMOS電路中,要有一個單管作為開關(guān)管精確傳遞模擬低電平,這個單管你會用P管還是N管,為什么答:用 N 管。N 管傳遞低電平,P 管傳遞高電平。N 管的閾值電壓為正,P 管的閾值電壓為負(fù)。在 N 管柵極加VDD,在漏極加VDD,那么源級的輸出電壓范圍為0到VDD-Vth,因為 N 管的導(dǎo)通條件是 Vgs>Vth,當(dāng)輸出到達 VDD-Vth 時管子已經(jīng)關(guān)斷了。所以當(dāng)柵壓為VDD時,源級的最高輸出電壓只能為 VDD-Vth。這叫閾值損失。N 管的輸出要比柵壓損失一個閾值電壓。因此不宜用 N 管傳輸高電平。P 管的輸出也會比柵壓損失

23、一個閾值。同理柵壓為0時,P 管 源級的輸出電壓范圍為VDD到Vth,因此不宜用P管傳遞低電平。22、畫電流偏置的產(chǎn)生電路,并解釋?;镜钠秒娏鳟a(chǎn)生電路包括鏡像電流源、比例電流源和微電流源三種。下面以鏡像電流源電路為例進行說明:23、畫出施密特電路,求回差電壓。答:下圖是用 CMOS 反相器構(gòu)成的施密特電路:因此回差電壓為:24、LC 正弦波振蕩器有哪幾種三點式振蕩電路,分別畫出其原理圖。答:主要有兩種基本類型:電容三點式電路和電感三點式電路。下圖中(a)和(b)分別給出了其原理電路及其等效電路 (a) 電容三點式振蕩電路(b) 電感三點式振蕩電路25、DAC 和 ADC 的實現(xiàn)各有哪些方法

24、?實現(xiàn) DAC 轉(zhuǎn)換的方法有:權(quán)電阻網(wǎng)絡(luò) D/A 轉(zhuǎn)換,倒梯形網(wǎng)絡(luò) D/A 轉(zhuǎn)換, 權(quán)電流網(wǎng)絡(luò) D/A 轉(zhuǎn)換、權(quán)電容網(wǎng)絡(luò) D/A 轉(zhuǎn)換以及開關(guān)樹形 D/A 轉(zhuǎn)換等。實現(xiàn) ADC 轉(zhuǎn)換的方法有:并聯(lián)比較型 A/D 轉(zhuǎn)換,反饋比較型 A/D 轉(zhuǎn)換,雙 積分型 A/D 轉(zhuǎn)換和 V-F 變換型 A/D 轉(zhuǎn)換。26、A/D 電路組成、工作原理A/D 電路由取樣、量化和編碼三部分組成,由于模擬信號在時間上是連續(xù)信 號而數(shù)字信號在時間上是離散信號,因此 A/D 轉(zhuǎn)換的第一步就是要按照奈奎斯 特采樣定律對模擬信號進行采樣。又由于數(shù)字信號在數(shù)值上也是不連續(xù)的,也就 是說數(shù)字信號的取值只有有限個數(shù)值,因此需要對采

25、樣后的數(shù)據(jù)盡量量化,使其 量化到有效電平上,編碼就是對量化后的數(shù)值進行多進制到二進制二進制的轉(zhuǎn)換。27、為什么一個標(biāo)準(zhǔn)的倒相器中 P 管的寬長比要比 N 管的寬長比大? 和載流子有關(guān),P 管是空穴導(dǎo)電,N 管電子導(dǎo)電,電子的遷移率大于空穴,同樣的電場下,N 管的電流大于 P 管,因此要增大 P 管的寬長比,使之對稱, 這樣才能使得兩者上升時間下降時間相等、高低電平的噪聲容限一樣、充電和放電是時間相等28、鎖相環(huán)有哪幾部分組成?鎖相環(huán)路是一種反饋控制電路,簡稱鎖相環(huán)(PLL)鎖相環(huán)的特點是:利用外部輸入的參考信號控制環(huán)路內(nèi)部振蕩信號的頻率和相位。因鎖相環(huán)可以實現(xiàn) 輸出信號頻率對輸入信號頻率的自動

26、跟蹤,所以鎖相環(huán)通常用于閉環(huán)跟蹤電路。 鎖相環(huán)在工作的過程中,當(dāng)輸出信號的頻率與輸入信號的頻率相等時,輸出電壓與輸入電壓保持固定的相位差值,即輸出電壓與輸入電壓的相位被鎖住,這就是鎖相環(huán)名稱的由來鎖相環(huán)通常由鑒相器(PD)、環(huán)路濾波器(LF)和壓控振蕩器(VCO)三部 分組成。鎖相環(huán)中的鑒相器又稱為相位比較器,它的作用是檢測輸入信號和輸出 信號的相位差,并將檢測出的相位差信號轉(zhuǎn)換成電壓信號輸出,該信號經(jīng)低通濾 波器濾波后形成壓控振蕩器的控制電壓,對振蕩器輸出信號的頻率實施控制。 29、用邏輯門和 COMS 電路實現(xiàn) AB+CD這里使用與非門實現(xiàn):(a) 用邏輯門實現(xiàn)(b) 用 CMOS 電路組

27、成的與非門圖(a)給出了用與非門實現(xiàn) AB+CD,圖(b)給出了用 CMOS 電路組成的與非門,將圖(b)代入圖(a)即可得到用 CMOS 電路實現(xiàn) AB+CD 的電路。30、用一個二選一 mux 和一個 inv 實現(xiàn)異或假設(shè)輸入信號為 A、B,輸出信號為 Y=AB+AB。則用一個二選一 mux和一個 inv 實現(xiàn)異或的電路如下圖所示:31、給了 reg 的 Setup 和 Hold 時間,求中間組合邏輯的 Delay 范圍假設(shè)時鐘周期為Tclk ,reg 的 Setup 和 Hold 時間分別記為 Setup 和 Hold。 則有:32、如何解決亞穩(wěn)態(tài) 亞穩(wěn)態(tài)是指觸發(fā)器無法在某個規(guī)定時間段內(nèi)

28、達到一個可確認(rèn)的狀態(tài)。當(dāng) 一個觸發(fā)器進入亞穩(wěn)態(tài)時,既無法預(yù)測該單元的輸出電平,也無法預(yù)測何時輸出才能穩(wěn)定在某個正確的電平上。在亞穩(wěn)態(tài)期間,觸發(fā)器輸出一些中間級電平,或 者可能處于振蕩狀態(tài),并且這種無用的輸出電平可以沿信號通道上的各個觸發(fā)器 級聯(lián)式傳播下去。解決方法主要有:(1)降低系統(tǒng)時鐘;(2)用反應(yīng)更快的 FF;(3)引入同步機制,防止亞穩(wěn)態(tài)傳播;(4)改善時鐘質(zhì)量,用邊沿變化快速的時鐘信號;(5)使用工藝好、時鐘周期裕量大的器件33、集成電路前端設(shè)計流程,寫出相關(guān)的工具。 集成電路的前端設(shè)計主要是指設(shè)計 IC 過程的邏輯設(shè)計、功能仿真,而后端設(shè)計則是指設(shè)計 IC 過程中的版圖設(shè)計、制板流

29、片。前端設(shè)計主要負(fù)責(zé)邏輯實現(xiàn),通常是使用 verilog/VHDL 之類語言,進行行為級的描述。而后端設(shè)計,主要負(fù)責(zé)將前端的 設(shè)計變成真正的 schematic&layout,流片,量產(chǎn)。集成電路前端設(shè)計流程可以分為以下幾個步驟:(1)設(shè)計說明書;(2)行為級 描述及仿真;(3)RTL 級描述及仿真;(4)前端功能仿真。硬件語言輸入工具有 SUMMIT,VISUALHDL,MENTOR 和RENIOR 等;圖形輸入工具有: Composer(cadence),Viewlogic (viewdraw)等;數(shù)字電路仿真工具有:Verolog:CADENCE、Verolig-XL、SYNOP

30、SYS、VCS、MENTOR、Modle-simVHDL:CADENCE、NC-vhdl、SYNOPSYS、VSS、MENTOR、Modle-sim 模擬電路仿真工具: HSpice Pspice,34、是否接觸過自動布局布線,請說出一兩種工具軟件,自動布局布線需要哪些基本元素Protel99se ORcad Allegro Pads2007 powerpcb 焊盤 阻焊層 絲印層 互聯(lián)線 注意模擬和數(shù)字分區(qū)域放置 敏感元件應(yīng)盡量避免噪聲干擾 信號完整性 電源去耦35、描述你對集成電路工藝的認(rèn)識集成電路是采用半導(dǎo)體制作工藝,在一塊較小的單晶硅片上制作上許多晶體管及電阻器、電容器等元器件,并按照

31、多層布線或遂道布線的方法將元器件組合成完整的電子電路。(一)按功能結(jié)構(gòu)分類模擬集成電路和數(shù)字集成電路(二)按制作工藝分類 厚膜集成電路和薄膜集成電路。 (三)按集成度高低分類 小規(guī)模集成電路、中規(guī)模集成電路、大規(guī)模集成電路和超大規(guī)模集成電路(四)按導(dǎo)電類型不同分類 雙極型集成電路和單極型集成電路。 雙極型集成電路的制作工藝復(fù)雜,功耗較大,代表集成電路有TTL、ECL、HTL、LST-TL、STTL等類型單極型集成電路的制作工藝簡單,功耗也較低,易于制成大規(guī)模集成電路,代表集成電路有CMOS、NMOS、PMOS等類型36、列舉幾種集成電路典型工藝,工藝上常提到0.25,0.18指的是什么制造工藝

32、:我們經(jīng)常說的0.18微米、0.13微米制程,就是指制造工藝了。制造工藝直接關(guān)系到cpu的電氣性能,而0.18微米、0.13微米這個尺度就是指的是cpu核心中線路的寬度,MOS管是指柵長。37、請描述一下國內(nèi)的工藝現(xiàn)狀38、半導(dǎo)體工藝中,摻雜有哪幾種方式39、描述CMOS電路中閂鎖效應(yīng)產(chǎn)生的過程及最后的結(jié)果Latch-up 閂鎖效應(yīng),又稱寄生PNPN效應(yīng)或可控硅整流器( SCR, Silicon Controlled Rectifier )效應(yīng)。在整體硅的CMOS管下,不同極性攙雜的區(qū)域間都會構(gòu)成P-N結(jié),而兩個靠近的反方向的P-N結(jié)就構(gòu)成了一個雙極型的晶體三極管。因此CMOS管的下面會構(gòu)成多

33、個三極管,這些三極管自身就可能構(gòu)成一個電路。這就是MOS管的寄生三極管效應(yīng)。如果電路偶爾中出現(xiàn)了能夠使三極管開通的條件,這個寄生的電路就會極大的影響正常電路的運作,會使原本的MOS電路承受比正常工作大得多的電流,可能使電路迅速的燒毀。Latch-up狀態(tài)下器件在電源與地之間形成短路,造成大電流、EOS(電過載)和器件損壞。40、解釋latch-up現(xiàn)象和Antenna effect和其預(yù)防措施.41、什么叫窄溝效應(yīng) 當(dāng)JFET或MESFET溝道較短,<1um的情況下,這樣的器件溝道內(nèi)電場很高,載流子民飽合速度通過溝道,因而器件的工作速度得以提高,載流子漂移速度,通常用分段來描述,認(rèn)為電場

34、小于某一臨界電場時,漂移速度與近似與電場強成正比,遷移率是常數(shù),當(dāng)電場高于臨界時,速度飽和是常數(shù)。所以在短溝道中,速度是飽和的,漏極電流方程也發(fā)生了變化,這種由有況下飽和電流不是由于溝道夾斷引起的而是由于速度飽和42、用波形表示 D 觸發(fā)器的功能以電平觸發(fā)為例進行說明,D 觸發(fā)器的功能描述如下:當(dāng)時鐘信號為低電平 時,觸發(fā)器不工作,處于維持狀態(tài)。當(dāng)時鐘信號為高電平時,D 觸發(fā)器的功能為: 若 D=0,則觸發(fā)器次態(tài)為 0;若 D=1,則觸發(fā)器次態(tài)為 1。下圖以波形形式來描 述 D 觸發(fā)器的功能:43、用傳輸門和倒向器組成的邊沿 D 觸發(fā)器如下圖: 44、畫狀態(tài)機,接受 1、2、5 分錢的賣報機,

35、每份報紙 5 分錢。取投幣信號為輸入邏輯變量,投入一枚 5 分硬幣是用 A=1 表示,未投入時用 A=0 表示;投入一枚 2 分硬幣是用 B=1 表示,未投入時用 B=0 表示;投入 一枚 1 分硬幣是用 C=1 表示,未投入時用 C=0 表示。由于每次最多只能投入一 枚硬幣,因此除了 ABC=000、ABC=001、 ABC=010 和 ABC=100 四種狀態(tài)為 合法狀態(tài),其它四種狀態(tài)為非法狀態(tài)。假設(shè)投入 3 個 2 分硬幣或者投入 4 個 1 分硬幣和 1 個 2 分硬幣后,賣報機在給出報紙的同時會找會 1 個 1 分硬幣。這是 輸出變量有兩個,分別用 Y 和 Z 表示。給出報紙時 Y=

36、1,不給時 Y=0;找回 1 個 1 分硬幣時 Z=1,不找時 Z=0。同時假定未投幣時賣報機的初始狀態(tài)為 S0, 從開始到當(dāng)前時刻共投入的硬幣面值為 1 分記為 S1,為 2 分時記為 S2,為 3 分 記為 S3,為 4 分時記為 S4。由上面的分析可以畫出該狀態(tài)機的狀態(tài)轉(zhuǎn)換表,如下表所示(方便起見,這里 給出輸入變量為非法狀態(tài)時的轉(zhuǎn)換表) 狀態(tài)圖如下所示45、用與非門等設(shè)計全加法器設(shè)加數(shù)為 A 和 B,低位進位為 C,和為 Sum,進位位為 Cout,則用與非門 設(shè)計的全加器如下圖如果非門也用與非門實現(xiàn)的話,只需將與非門的兩個輸入端連接,置換到非門即可46、RS232c 高電平脈沖對應(yīng)的

37、 TTL 邏輯是? 首先解釋一下什么是正邏輯和負(fù)邏輯。正邏輯:用高電平表示邏輯 1,用低電平表示邏輯 0。負(fù)邏輯:用低電平表示邏輯 1,用高電平表示邏輯 0。在數(shù)字 系統(tǒng)的邏輯設(shè)計中,若采用 NPN 晶體管和 NMOS 管,電源電壓是正值,一般采 用正邏輯。若采用的是 PNP 管和 PMOS 管,電源電壓為負(fù)值,則采用負(fù)邏輯比 較方便。除非特別說明,一般電路都是采用正邏輯 對于 RS232C 的數(shù)據(jù)線,邏輯 1(MARK)=-3V-15V ;邏輯 0(SPACE)=+315V,因此對應(yīng)的 TTL 邏輯為負(fù)邏輯。47、VCO 是什么,什么參數(shù)(壓控振蕩器) ?VCO 即壓控振蕩器,在通信系統(tǒng)電路

38、中,壓控振蕩器(VCO)是其關(guān)鍵部件, 特別是在鎖相環(huán)電路、時鐘恢復(fù)電路和頻率綜合器等電路中。VCO 的性能指標(biāo) 主要包括:頻率調(diào)諧范圍,輸出功率,(長期及短期)頻率穩(wěn)定度,相位噪聲,頻 譜純度,電調(diào)速度,推頻系數(shù),頻率牽引等。48、什么耐奎斯特定律,怎么由模擬信號轉(zhuǎn)為數(shù)字信號49、用 D 觸發(fā)器做個 4 進制的計數(shù)器由于是 4 進制計數(shù)器,因此只需兩個 D 觸發(fā)器即可,記進位輸出為 Cout, 時鐘信號為 CLK,則利用 D 觸發(fā)器和門電路組成的 4 進制計數(shù)器如下圖: 50、鎖存器、觸發(fā)器、寄存器三者的區(qū)別觸發(fā)器:能夠存儲一位二值信號的基本單元電路統(tǒng)稱為“觸發(fā)器”。鎖存器:一位觸發(fā)器只能傳

39、送或存儲一位數(shù)據(jù),而在實際工作中往往希望一次傳送或存儲多位數(shù)據(jù)。為此可把多個觸發(fā)器的時鐘輸入端CP 連接起來,用一個公共的控制信號來控制,而各個數(shù)據(jù)端口仍然是各處獨立地接收數(shù)據(jù)。這樣所構(gòu)成的能一次傳送或存儲多位數(shù)據(jù)的電路就稱為“鎖存器”。寄存器:在實際的數(shù)字系統(tǒng)中,通常把能夠用來存儲一組二進制代碼的同步時序邏輯電路稱為寄存器。由于觸發(fā)器內(nèi)有記憶功能,因此利用觸發(fā)器可以方便地構(gòu)成寄存器。由于一個觸發(fā)器能夠存儲一位二進制碼,所以把n 個觸發(fā)器的時鐘端口連接起來就能構(gòu)成一個存儲n 位二進制碼的寄存器。區(qū)別:從寄存數(shù)據(jù)的角度來年,寄存器和鎖存器的功能是相同的,它們的區(qū)別在于寄存器是同步時鐘控制,而鎖存

40、器是電位信號控制??梢姡拇嫫骱玩i存器具有不同的應(yīng)用場合,取決于控制方式以及控制信號和數(shù)據(jù)信號之間的時間關(guān)系:若數(shù)據(jù)信號有效一定滯后于控制信號有效,則只能使用鎖存器;若數(shù)據(jù)信號提前于控制信號到達并且要求同步操作,則可用寄存器來存放數(shù)據(jù)51、D 觸發(fā)器和 D 鎖存器的區(qū)別D 觸發(fā)器是指由時鐘邊沿觸發(fā)的存儲器單元,鎖存器指一個由信號而不是時 鐘控制的電平敏感的設(shè)備。鎖存器通過鎖存信號控制,不鎖存數(shù)據(jù)時,輸出端的信號隨輸入信號變化,就像信號通過緩沖器一樣,一旦鎖存信號起鎖存作用,則數(shù)據(jù)被鎖住,輸入信號不起作用。52、有源濾波器和無源濾波器的原理及區(qū)別濾波器是一種對信號的頻率具有選擇性的電路,其功能就

41、是使特定頻率范圍內(nèi)的信號通過,而組織其它頻率信號通過。其原理就是當(dāng)不同頻率的信號通過該電路時,具有不同的幅度衰減,通帶內(nèi)的信號衰減很小,而阻帶內(nèi)的信號衰減很 大。若濾波電路僅由無源元件(電阻、電容、電感)組成,則稱為無源濾波器;若濾波電路不僅由無源元件,還有有源元件(雙極型管、單極性管、集成運放)組成, 則稱為有源濾波器。其區(qū)別主要體現(xiàn)在以下幾個方面:(1) 有源濾波器是電子的,無源濾波器是機械的。(2) 有源濾波器是檢測到某 一設(shè)定好的諧波次數(shù)后抵消它,無源濾波器是通過電抗器與電容器的配合形成某 次諧波通道吸收諧波。(3) 采用無源濾波器因為有電容器的原因,所以可提高功 率因素。采用有源濾波

42、器只是消除諧波與功率因素?zé)o關(guān)。(4) 有源濾波器造價是 無源濾波器的 3 倍以上,技術(shù)相對不太成熟,且維護成本高;無源濾波器造價相 對較低,技術(shù)較成熟,安裝后基本免維護。(5) 有源濾波器用于小電流,無源濾 波器可用于大電流。53、IIR,F(xiàn)IR 濾波器的異同IIR 是無限長沖激響應(yīng)濾波器,F(xiàn)IR 是有限長沖激響應(yīng)濾波器。兩者的比較 如下:(1) 在相同的技術(shù)指標(biāo)下,IIR 濾波器由于存在著輸出對輸入的反饋,所以可用比 FIR 濾波器較少的階數(shù)來滿足指標(biāo)的要求,所用的存儲單元少,運算次數(shù)少, 較為經(jīng)濟 (2) FIR 濾波器可得到嚴(yán)格的線性相位,而 IIR 濾波器做不到這一點,IIR 濾 波器

43、的選擇性越好,其相位的非線性越嚴(yán)重。因而,如果 IIR 濾波器要得到線性相位,又要滿足幅度濾波的技術(shù)要求,必須加全通網(wǎng)絡(luò)進行相位校正,這同樣會 大大增加濾波器的階數(shù)。(3) FIR 濾波器主要采用非遞歸結(jié)構(gòu),因為無論是從理論上還是從實際的有限 精度的運算中它都是穩(wěn)定的,有限精度運算的誤差也越小。IIR 濾波器必須采用 遞歸結(jié)構(gòu),極點必須在 z 平面單位圓內(nèi)才能穩(wěn)定,對于這種結(jié)構(gòu),運算中的四舍 五入處理有時會引起寄生振蕩。(4) 對于 FIR 濾波器,由于沖激響應(yīng)是有限長的,因而可以用快速傅里葉變換算法,這樣運算速度可以快得多。IIR 濾波器則不能這樣運算。(5) 從設(shè)計上看,IIR 濾波器可以

44、利用模擬濾波器設(shè)計的現(xiàn)成的閉合公式、數(shù)據(jù)和表格,因此計算工作量較小,對計算工具要求不高。FIR 濾波器則一般沒有 現(xiàn)成的設(shè)計公式,一般 FIR 濾波器設(shè)計僅有計算機程序可資利用,因而要借助于 計算機。(6) IIR 濾波器主要是設(shè)計規(guī)格化的、頻率特性為分段常數(shù)的標(biāo)準(zhǔn)低通、高通、帶通、帶阻、全通濾波器。FIR 濾波器則要靈活得多。54、冒泡排序的原理冒泡排序(BubbleSort)的基本概念是:依次比較相鄰的兩個數(shù),將小數(shù)放在前面,大數(shù)放在后面。即首先比較第 1 個和第 2 個數(shù),將小數(shù)放前,大數(shù)放后。然 后比較第 2 個數(shù)和第 3 個數(shù),將小數(shù)放前,大數(shù)放后,如此繼續(xù),直至比較最后 兩個數(shù),將

45、小數(shù)放前,大數(shù)放后。重復(fù)以上過程,仍從第一對數(shù)開始比較(因為 可能由于第 2 個數(shù)和第 3 個數(shù)的交換,使得第 1 個數(shù)不再小于第 2 個數(shù)),將小 數(shù)放前,大數(shù)放后,一直比較到最大數(shù)前的一對相鄰數(shù),將小數(shù)放前,大數(shù)放后, 第二趟結(jié)束,在倒數(shù)第二個數(shù)中得到一個新的最大數(shù)。如此下去,直至最終完成 排序。由于在排序過程中總是小數(shù)往前放,大數(shù)往后放,相當(dāng)于氣泡往上升,所以稱 作冒泡排序。55、操作系統(tǒng)的功能操作系統(tǒng)是管理系統(tǒng)資源、控制程序執(zhí)行,改善人機界面,提供各種服務(wù),合理組織計算機工作流程和為用戶使用計算機提供良好運行環(huán)境的一種系統(tǒng)軟 件。資源管理是操作系統(tǒng)的一項主要任務(wù),而控制程序執(zhí)行、擴充機

46、器功能、提 供各種服務(wù)、方便用戶使用、組織工作流程、改善人機界面等等都可以從資源管 理的角度去理解。下面從資源管理的觀點來看操作系統(tǒng)具有的幾個主要功能:(1) 處理機管理:處理機管理的第一項工作是處理中斷事件。硬件只能發(fā)現(xiàn)中斷 事件,捕捉它并產(chǎn)生中斷信號,但不能進行處理,配置了操作系統(tǒng),就能對中斷事件進 行處理。處理機管理的第二項工作是處理器調(diào)度。處理器是計算機系統(tǒng)中一種稀有和寶 貴的資源,應(yīng)該最大限度地提高處理器的利用率。(2) 存儲管理:存儲管理的主要任務(wù)是管理存儲器資源,為多道程序運行提供有力的支撐,便于用戶使用存儲資源,提高存儲空間的利用率。(3) 設(shè)備管理:設(shè)備管理的主要任務(wù)是管理各

47、類外圍設(shè)備,完成用戶提出的 I/O 請求,加快 I/O 信息的傳送速度,發(fā)揮 I/O 設(shè)備的并行性,提高 I/O 設(shè)備的 利用率,以及提供每種設(shè)備的設(shè)備驅(qū)動程序和中斷處理程序,為用戶隱蔽硬件細(xì) 節(jié),提供方便簡單的設(shè)備使用方法。(4) 文件管理:文件管理是針對系統(tǒng)中的信息資源的管理。在現(xiàn)代計算機中, 通常把程序和數(shù)據(jù)以文件形式存儲在外存儲器(又叫輔存儲器)上,供用戶使用, 這樣,外存儲器上保存了大量文件,對這些文件如不能采取良好的管理方式,就 會導(dǎo)致混亂或破壞,造成嚴(yán)重后果。為此,在操作系統(tǒng)中配置了文件管理,它的 主要任務(wù)是對用戶文件和系統(tǒng)文件進行有效管理,實現(xiàn)按名存??;實現(xiàn)文件的共 享、保護和

48、保密,保證文件的安全性;并提供給用戶一整套能方便使用文件的操 作和命令。(5) 網(wǎng)絡(luò)與通信管理56、IC 設(shè)計中同步復(fù)位與異步復(fù)位的區(qū)別 同步復(fù)位在時鐘沿才復(fù)位信號,完成復(fù)位動作。異步復(fù)位不管時鐘,只 要復(fù)位信號滿足條件,就完成復(fù)位動作。異步復(fù)位對復(fù)位信號要求比較高,不能 有毛刺,如果其與時鐘關(guān)系不確定,也可能出現(xiàn)亞穩(wěn)態(tài)。57、Moore 與 Mealy 狀態(tài)機的特征 答:Moore 狀態(tài)機的輸出僅與當(dāng)前狀態(tài)值有關(guān), 且只在時鐘邊沿到來時才會 有狀態(tài)變化. Mealy 狀態(tài)機的輸出不僅與當(dāng)前狀態(tài)值有關(guān), 而且與當(dāng)前輸入值有 關(guān)。58、時鐘周期為 T,觸發(fā)器 D1 的建立時間最大為 T1max,

49、最小為 T1min。組合邏 輯電路最大延遲為 T2max,最小為 T2min。問,觸發(fā)器 D2 的建立時間 T3 和保 持時間 T4 應(yīng)滿足什么條件首先說下建立時間和保持時間的定義。建立時間(setup time)是指在觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不 變的時間,如果建立時間不夠,數(shù)據(jù)將不能在這個時鐘上升沿被打入觸發(fā)器;保 持時間(hold time)是指在觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時 間, 如果保持時間不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。Tffpd :觸發(fā)器的輸出響應(yīng)時間,也就是觸發(fā)器的輸出在 clk 時鐘上升沿到來 后多長的時間內(nèi)發(fā)生變化并且穩(wěn)定,也可以理解為觸發(fā)

50、器的輸出延時。Tcomb :觸發(fā)器的輸出經(jīng)過組合邏輯所需要的時間,也就是題目中的組合邏輯 延遲。Tsetup :建立時間Thold :保持時間 Tclk :時鐘周期建立時間容限:相當(dāng)于保護時間,這里要求建立時間容限大于等于 0。保持時間容限:保持時間容限也要求大于等于 0。關(guān)于保持時間的理解就是,在觸發(fā)器 D2 的輸入信號還處在保持時間的時候,如果觸發(fā)器 D1 的輸出已經(jīng)通過組合邏輯到達 D2 的輸入端的話,將會破壞 D2本來應(yīng)該保持的數(shù)據(jù)59、給出某個一般時序電路的圖,有 Tsetup、Tdelay、Tck->q,還有 clock 的 delay, 寫出決定最大時鐘的因素,同時給出表達

51、式T+Tclkdealy>Tsetup+Tco+Tdelay; Thold>Tclkdelay+Tco+Tdelay;60、說說靜態(tài)、動態(tài)時序模擬的優(yōu)缺點。 靜態(tài)時序分析是采用窮盡分析方法來提取出整個電路存在的所有時序路徑,計算信號在這些路徑上的傳播延時,檢查信號的建立和保持時間是否滿足時 序要求,通過對最大路徑延時和最小路徑延時的分析,找出違背時序約束的錯誤。 它不需要輸入向量就能窮盡所有的路徑,且運行速度很快、占用內(nèi)存較少,不僅 可以對芯片設(shè)計進行全面的時序功能檢查,而且還可利用時序分析的結(jié)果來優(yōu)化 設(shè)計,因此靜態(tài)時序分析已經(jīng)越來越多地被用到數(shù)字集成電路設(shè)計的驗證中。 動態(tài)時序

52、模擬就是通常的仿真,因為不可能產(chǎn)生完備的測試向量,覆蓋門級網(wǎng)表 中的每一條路徑。因此在動態(tài)時序分析中,無法暴露一些路徑上可能存在的時序 問題。61、畫出 CMOS 電路的晶體管級電路圖,實現(xiàn) Y=A*B+C(D+E)此類題目都可以采用一種做法,首先將表達式全部用與非門和非門表示,然后將用 CMOS 電路實現(xiàn)的非門和與非門代入即可。非門既可以單獨實現(xiàn),也可 以用與非門實現(xiàn)(將兩輸入端接在一起即可)下圖(a)和(b)分別為用CMOS 實現(xiàn)的非門和與非門62、利用 4 選 1 數(shù)據(jù)選擇器實現(xiàn) F(x,y,z)=xz+yz63、A、B、C、D、E 進行投票,多數(shù)服從少數(shù),輸出是 F(也就是如果 A、B

53、、C、D、E 中 1 的個數(shù)比 0 多,那么 F 輸出為 1,否則 F 為 0),用與非門實現(xiàn),輸入 數(shù)目沒有限制記 A 贊成時 A=1,反對時 A=0;B 贊成時 A=1,反對時 B=0;C、D、E 亦 是如此。由于共 5 人投票且少數(shù)服從多數(shù),因此只要有三人投贊成票即可,其他人的投票結(jié)果并不需要考慮?;谝陨戏治?,下圖給出用與非門實現(xiàn)的電路: 64、用邏輯門畫出 D 觸發(fā)器65、簡述 latch 和 filp-flop 的異同本題即問鎖存器與觸發(fā)器的異同。觸發(fā)器:能夠存儲一位二值信號的基本單元電路統(tǒng)稱為“觸發(fā)器”。鎖存器:一位觸發(fā)器只能傳送或存儲一位數(shù)據(jù),而在實際工作中往往希望一次傳送或存

54、儲多位數(shù)據(jù)。為此可把多個觸發(fā)器的時鐘輸入端CP 連接起來,用一個公共的控制信號來控制,而各個數(shù)據(jù)端口仍然是各處獨立地接收數(shù)據(jù)。這樣所構(gòu)成的能一次傳送或存儲多位數(shù)據(jù)的電路就稱為“鎖存器”66、LATCH 和 DFF 的概念和區(qū)別本題即問 D 鎖存器與 D 觸發(fā)器的概念與區(qū)別。D 觸發(fā)器是指由時鐘邊沿觸 發(fā)的存儲器單元,鎖存器指一個由信號而不是時鐘控制的電平敏感的設(shè)備鎖存器通過鎖存信號控制,不鎖存數(shù)據(jù)時,輸出端的信號隨輸入信號變化,就像信號 通過緩沖器一樣,一旦鎖存信號起鎖存作用,則數(shù)據(jù)被鎖住,輸入信號不起作用。67、latch 與 register 的區(qū)別,為什么現(xiàn)在多用 register。行為

55、級描述中 latch 如何產(chǎn)生的latch 是電平觸發(fā),register 是邊沿觸發(fā),register 在同一時鐘邊沿觸發(fā)下 動作,符合同步電路的設(shè)計思想,而latch 則屬于異步電路設(shè)計,往往會導(dǎo)致時 序分析困難,不適當(dāng)?shù)膽?yīng)用 latch 則會大量浪費芯片資源。68、How many flip-flop circuits are needed to divide by 16 (Intel) 69、用 filp-flop 和 logic-gate 設(shè)計一個 1 位加法器,輸入 carryin 和 current-stage, 輸出 carryout 和 next-stage.考設(shè)計具有輸入輸出

56、緩沖功能的加法器,這樣理解的話,題目做起來很簡單,只要將輸入和輸出各加一個觸發(fā)器 作為數(shù)據(jù)鎖存器即可,也就是需要 4 個觸發(fā)器。加法功能完全由門電路實現(xiàn)。70、實現(xiàn) N 位 Johnson Counter,N=5首先給大家解釋下 Johnson Counter,Johnson Counter 即約翰遜計數(shù)器,又稱扭環(huán)形計數(shù)器,是移位寄存器型計數(shù)器的一種。由于環(huán)形計數(shù)器的電路狀態(tài)利用率較低,為了在不改變移位寄存器內(nèi)部結(jié)構(gòu)的條件下提高環(huán)形計數(shù)器的電路狀態(tài)利用率,只能從改變反饋邏輯電路上想辦法。事實上任何一種移位寄存器型計數(shù)器的結(jié)構(gòu)都可表示為如下圖所示的一般形式。其中反饋邏輯電路的函數(shù)表達式可寫成:

57、71、Cache 的主要作用是什么,它與 Buffer 有何區(qū)別,DSPCache 即是高速緩沖存儲器,Cache 是一個高速小容量的臨時存儲器,可以用高速的靜態(tài)存儲器芯片實現(xiàn), 或者集成到 CPU 芯片內(nèi)部,存儲 CPU 最經(jīng)常訪問的指令或者操作數(shù)據(jù) Buffer 與 Cache 操作的對象不一樣。Buffer(緩沖)是為了提高內(nèi)存和硬盤(或 其他 I/0 設(shè)備)之間的數(shù)據(jù)交換的速度而設(shè)計的。Cache(緩存)是為了提高 cpu 和內(nèi) 存之間的數(shù)據(jù)交換速度而設(shè)計,也就是平常見到的一級緩存、二級緩存、三級緩 存等。嵌入式 DSP 處理器(Embedded Digital Signal Proc

58、essor, EDSP)對系統(tǒng)結(jié)構(gòu)和 指令進行了特殊設(shè)計,使其適合于執(zhí)行 DSP 算法,編譯效率較高,指令執(zhí)行速 度也較高。在數(shù)字濾波、FFT、譜分析等方面 DSP 算法正在大量進入嵌入式領(lǐng)域, DSP 應(yīng)用正從在通用單片機中以普通指令實現(xiàn) DSP 功能,過渡到采用嵌入式 DSP 處理器。嵌入式 DSP 處理器有兩個發(fā)展來源,一是 DSP 處理器經(jīng)過單片化、EMC 改造、增加片上外設(shè)成為嵌入式 DSP 處理器,TI 的 TMS320C2000 /C5000 等屬 于此范疇;二是在通用單片機或 SOC 中增加 DSP 協(xié)處理器,例如 Intel 的 MCS-296 和 Infineon(Siemens

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論