大工微機(jī)原理復(fù)習(xí)總結(jié)_第1頁
大工微機(jī)原理復(fù)習(xí)總結(jié)_第2頁
大工微機(jī)原理復(fù)習(xí)總結(jié)_第3頁
大工微機(jī)原理復(fù)習(xí)總結(jié)_第4頁
大工微機(jī)原理復(fù)習(xí)總結(jié)_第5頁
已閱讀5頁,還剩11頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、第一章計(jì)算機(jī)基礎(chǔ)知識(shí)本章的主要內(nèi)容為不同進(jìn)位計(jì)數(shù)制計(jì)數(shù)方法、 不同進(jìn)位制數(shù)之間相互轉(zhuǎn)換的 方法、數(shù)和字符在計(jì)算機(jī)中的表示方法、簡(jiǎn)單的算術(shù)運(yùn)算以及計(jì)算機(jī)系統(tǒng)的組成。 下邊將本章的知識(shí)點(diǎn)作了歸類,圖1為本章的知識(shí)要點(diǎn)圖,圖1.2為計(jì)算機(jī)系統(tǒng) 組成的示意圖。早知識(shí)要占八、碼制八進(jìn)制數(shù)(Q) 十六進(jìn)制數(shù)(H)十進(jìn)制數(shù)(D)B)廠原碼f帶付號(hào)數(shù)編碼反碼補(bǔ)碼二進(jìn)制數(shù)(B)/數(shù)制 Y奇校驗(yàn)碼奇偶校驗(yàn)碼偶校驗(yàn)碼ASCII 碼數(shù)字編碼規(guī)則*字符編碼字母編碼規(guī)則壓縮BCD碼計(jì)算機(jī)系統(tǒng)組成BCD碼非壓縮BCD碼控制器計(jì) 算 機(jī) 系 統(tǒng) 組 成ROM硬件RAM運(yùn)算器操作系統(tǒng):如 DOS、Windows、Unix、Li

2、nux 等各種計(jì)算機(jī)語言處理軟件:如匯編、解釋、編譯等軟件其他系統(tǒng)軟件用戶應(yīng)用軟件應(yīng)用軟件%其他應(yīng)用軟件1. 微機(jī)基本結(jié)構(gòu)是什么?微處理器、微型計(jì)算機(jī)、微型計(jì)算機(jī)系統(tǒng)有何區(qū)別?微處理器主要指 CPU ;微型計(jì)算機(jī)包括主機(jī)和外設(shè),其中主機(jī)包括微處理器, 主要針對(duì)硬件部分;微型計(jì)算機(jī)系統(tǒng)包括微型計(jì)算機(jī)和軟件系統(tǒng),能夠獨(dú)立運(yùn)行2. 用二進(jìn)制補(bǔ)碼表示-41、+74、 112 ?-41 = (11010111) 2+74 = (01001010) 2-112 = ( 10010000 ) 23.數(shù)值轉(zhuǎn)換:114.175=()1611001.101B=()16=()10)16(近似值)數(shù)值轉(zhuǎn)換:114.1

3、75= ( 0111 0010. 0011 ) 2=(72.311001.101B= ( 19.A)16= (25.625)10編程結(jié)構(gòu)、引腳信號(hào)功能、第二章8086微處理器 本章要從應(yīng)用角度上理解8086CPU的內(nèi)部組成、最小工作模式的系統(tǒng)配置、8086的存儲(chǔ)器組織、基本時(shí)序等概念。下面這一章 知識(shí)的結(jié)構(gòu)圖。執(zhí)行單元 EU ( AX、BX、CX、DX、SP、BP、SI、DI、標(biāo)志寄存器)內(nèi)部組成總線接口單元 BIU (CS、DS、SS、ES、IP)地址/數(shù)據(jù)地址/狀態(tài)引腳功能 < (最小模式)'r負(fù)責(zé)地址BHE/S7、ALE數(shù)據(jù)允許和收發(fā) DEN、DT/R負(fù)責(zé)讀寫 RD、WR、

4、M/IO負(fù)責(zé)中斷 INTR、NMI、INTA、控制1負(fù)責(zé)總線HOLD、HLDA 協(xié)調(diào) CLK、READY、TEST 模式選擇MN/MX=5V選擇題1. 通用寄存器是 部件A 在CPU之外存儲(chǔ)指令的;B.在CPU之內(nèi)暫存數(shù)據(jù)及地址的;C在CPU之外存儲(chǔ)數(shù)據(jù)及地址的;D.在CPU之內(nèi)存儲(chǔ)指令的;2. 無論8086CPU還是目前更高檔的微處理器其內(nèi)部原理結(jié)構(gòu)中共同具有的基本部件是D。A 算術(shù)邏輯運(yùn)算單元(ALU) ; B.指令指針寄存器和標(biāo)志寄存器;C 通用寄存器組和總線接口單元;D.以上都對(duì);3. 在8086/8088系統(tǒng)下,對(duì)當(dāng)前用戶程序的堆棧進(jìn)行訪問,其邏輯地址是由B提供的。A. SS 與 B

5、X ; B. SS 與 SP ; C . CS 與 SP ; D. DS 與 BP ;4. IP寄存器的用途是C。A .指向下一個(gè)存儲(chǔ)單元;B.指向下一個(gè)要讀寫的數(shù)據(jù);C.指向下一條要執(zhí)行的指令;D.指向下一個(gè)堆棧;5. 在8086/8088系統(tǒng)中,如果一個(gè)程序開始執(zhí)行前 CS=3A70H , IP=1400H ,那么該程序第一個(gè)字節(jié)的物理地址是 A。A. 3BB00H ; B. 3A701400H ; C. 4E70H ; D. 3A724H ;6. 一個(gè)4字節(jié)信息135790ABH存放在存儲(chǔ)器中(如圖所示),該信息在存儲(chǔ)器中的存放地址為D。A. 1A00 : 2057H ; B. 1A00

6、 : 2056H ; C. 1A00 : 2055H ; D. 1A00 : 2054H ;1A00 : 2054HA B1A00 : 2055H901A00 : 2056H571A00 : 2057H907. 8086CPU的數(shù)據(jù)寄存器中的寄存器A在實(shí)際使用中經(jīng)常被用作累加器。A. AX ; B. BX ; C . CX ; D. DX ;8. 8086 CPU在最小模式下M/IO高電平且RD低電平的可能操作為 A,D 。A.取指令操作;B.從外設(shè)輸入數(shù)據(jù);C.向存儲(chǔ)器寫數(shù)據(jù);D.從存儲(chǔ)器讀數(shù)據(jù)二.填空題8086微處理器中,如果相應(yīng)的寄存器的內(nèi)容如下:AX=0000H , BX=0000H

7、, CX=0000H , DX=0000H , SP=FFEEH , BP=0000H ,SI=0000H , DI=0000H , DS=0ADDH , ES=0ADDH , SS=0ADDH , CS=0ADDH ,IP=0100H 。由此可見此時(shí)的代碼段首地址為 0AED0H,數(shù)據(jù)段首地址為0ADD0H,堆棧段 首地址為1ADBEH。(2) 根據(jù)8086CPU最小工作模式系統(tǒng)構(gòu)成可知:8086CPU工作在最小系統(tǒng)模 式時(shí)MN/MX 應(yīng)接一;鎖存器(74LS373或8282 )輸出端上的信號(hào)線是20 位的 地址 總線;總線驅(qū)動(dòng)器(74LS245或8286 )輸出端上的信號(hào) 線是16位的生據(jù)

8、 總線。_(3)8086CPU的RD引腳上是邏輯0意味著讀操作 ,WR引腳信號(hào)指示了8086CPU的 寫 操作。8086CPU的 地址總線采用總線(或分時(shí))復(fù)用技術(shù)。本早知識(shí)要占八、立即數(shù)尋址尋址方式寄存器尋址存儲(chǔ)器尋址串操作尋址隱含尋址直接尋址寄存器間接尋址寄存器相對(duì)尋址基址變址尋址相對(duì)基址變址尋址第三章8086的指令系統(tǒng)本章重點(diǎn)是8086CPU指令的尋址方式,每條指令的格式、功能及標(biāo)志的影 響;同時(shí)還涉及到存儲(chǔ)器單元的物理地址計(jì)算、 標(biāo)志位填寫和堆棧操作。下圖為 本章知識(shí)結(jié)構(gòu)圖。操作數(shù)尋址方式*立即數(shù)尋址、寄存器尋址、存儲(chǔ)器尋址I邏輯地址、物理地址3堆棧結(jié)構(gòu)(后進(jìn)先出) 堆棧指針(SP)堆

9、棧操作(入棧、出棧)數(shù)據(jù)傳送類(通用數(shù)據(jù)傳送指令、堆棧指令、交換指令、I/O傳送指令、換碼指令、有效地址傳送指令、標(biāo)志寄存器傳送指令)算術(shù)運(yùn)算類指令(加法指令,減法指令,乘法指令,除法指令,BCD碼調(diào)整指令)指 令 功 能邏輯類指令(邏輯運(yùn)算指令、邏輯移位操作指令)串操作類指令(串傳送、比較、掃描、串存和取指令)控制轉(zhuǎn)移類指令(條件和無條件轉(zhuǎn)移、子程序調(diào)用和返回指令、子程序調(diào)用和返回、中斷) 處理器控制類指令1. 單項(xiàng)選擇題(1)微處理器的主要組成部件是()A.運(yùn)算器、存儲(chǔ)器和內(nèi)部總線;B.運(yùn)算器、控制器和存儲(chǔ)器;C.存儲(chǔ)器接口、I/O接口和運(yùn)算器;D.運(yùn)算器、控制器和寄存器答案:D下列指令中

10、,CPU對(duì)其執(zhí)行能夠產(chǎn)生控制信號(hào) M/fO=0和RD=0的是()A. MOV 50H,AL B. MOV AL, 50H C. OUT 10H,AL D.IN AL,10H 答案:D8086CPU組成的PC機(jī)數(shù)據(jù)線分別是()A. 8條單向線 B. 16條單向線C. 8條雙向線D. 16條雙向線答案:D(4)可用作簡(jiǎn)單輸入接口的電路是()A.譯碼器 B.鎖存器 C.三態(tài)緩沖器D轉(zhuǎn)換器答案:C當(dāng)微型計(jì)算機(jī)執(zhí)行“MOVBX,2000H ”指令時(shí),實(shí)質(zhì)上是CPU對(duì)內(nèi)部存儲(chǔ)器 進(jìn)行操作。A.寫 B.讀 C.調(diào)用 D.轉(zhuǎn)移答案:B指令:MOV DX,BX+DI+1200H 中的尋址方式為A. 源操作數(shù):寄

11、存器尋址,目的操作數(shù):相對(duì)基址變址尋址B. 源操作數(shù):相對(duì)基址變址尋址,目的操作數(shù):寄存器尋址C. 相對(duì)基址變址尋址D. 寄存器尋址答案:B設(shè)TABLE是一個(gè)已定義的變量名,指令 “ MOV AX,TABLE中源操作數(shù)的尋址 方式為。A.立即尋址B.寄存器間接尋址C.寄存器尋址D.直接尋址答案:D(8)設(shè) AX=3A6FH,CL=4。若要 AX=0F3A6H,應(yīng)執(zhí)行指令。A.SHR AX,CL B.ROR AX,CL C.RCR AX,CL D.SAR AX,CL 答案:B(9)設(shè)SP=50H,執(zhí)行指令RET 0004HW,寄存器SP的內(nèi)容是()A. 54H B. 50H C. 4EH D.

12、4CH E.58H 答案:E2、填空題(1) 8086/8088的尋址方式表明,匯編語言指令系統(tǒng)的數(shù)據(jù)基本來自 、_和、3個(gè)方面。答案:立即數(shù)、寄存器、存儲(chǔ)器(2) 對(duì)存在內(nèi)存單元中的數(shù)據(jù)的尋址方式有、和 。答案:直接尋址,寄存器間接尋址,寄存器相對(duì)尋址,基址變址尋址,相對(duì)基址變址尋址(3) 在對(duì)存在內(nèi)存單元中數(shù)據(jù)訪問時(shí), 就是存儲(chǔ)單元的有效地址。答案:段內(nèi)偏移地址(4) 下列指令中源操作數(shù)的尋址方式是:MOV BX,1324H;MOV DX,3214H;MOV AX,BX; MOV CX,SI; MOV DX,SI+0100H;MOV AX,SI+BX; MOV AX,DI+BX+50;答案

13、:直接尋址,立即尋址,寄存器尋址,變址尋址,變址相對(duì)尋址,基址變址尋址、基址變址相對(duì)尋址第四章 匯編語言程序設(shè)計(jì)本章主要內(nèi)容是匯編語言類別、偽指令語句格式和作用、基本程序結(jié)構(gòu)、調(diào) 用程序和被調(diào)用程序之間數(shù)據(jù)傳遞途徑以及匯編源程序上機(jī)調(diào)試過程。本章重點(diǎn)是閱讀程序和編寫程序。下邊是本章的知識(shí)結(jié)構(gòu)圖。廣實(shí)指令語句匯編語言語句類別k偽指令語句i宏指令語句早知識(shí)要占八、程序基本結(jié)構(gòu)順序結(jié)構(gòu)分支結(jié)構(gòu)循環(huán)結(jié)構(gòu)參數(shù)傳遞途徑寄存器約定過程(子程序) Y存儲(chǔ)器約定£堆棧傳遞偽 指 令 語 句程序開發(fā)步驟:編輯卜匯編符號(hào)定義偽指令EQU、=數(shù)據(jù)定義偽指令DB、DW、DD 段定義偽指令SEGMENT END

14、S過程定義偽指令PROC、ENDP段指派偽指令A(yù)SSUME程序定位偽指令ORG匯編結(jié)束偽指令END*鏈接 卜調(diào)試運(yùn)行I其他偽指令若程序的數(shù)據(jù)段定義如下,寫出各指令語句獨(dú)立執(zhí)行后的結(jié)果。DSEG SEGMENTDATA1 DB 10H, 20H, 30HDATA2 DW 10 DUP (?)String DB 123'DSEG ENDS(1) MOV AL, DATA1(2) MOV BX, offset DA TA2(3) LEA SI, StringADD DI,SI解:先取變量 String 的偏移地址送寄存器 SI, 之后將 SI 的內(nèi)容與 DI 的內(nèi)容相加并將結(jié)果送DI。指令執(zhí)

15、行后, SI=0017H, DI=DI+0017H內(nèi)存中以strl和str2開始分別存放了兩個(gè)字符串,結(jié)束符為NULL (ASCII碼為0),將str2連接到strl后,形成1個(gè)字符串,并將連接后的字符串strl輸出到屏幕上;統(tǒng)計(jì) 10 個(gè)有符號(hào)字節(jié)數(shù)中, 大于 0、小于 0、等于 0的個(gè)數(shù),分別存放在 NUM1 、 NUM2、NUM3 三個(gè)變量中,并找出最大值、最小值分別存放到 MAX 、MIN 變 量中,再求 10 個(gè)數(shù)的和,將結(jié)果存放到 16位有符號(hào)數(shù) SUM 中。第五章半導(dǎo)體存儲(chǔ)器半導(dǎo)體存儲(chǔ)器是用半導(dǎo)體器件作為存儲(chǔ)介質(zhì)的存儲(chǔ)器。本章討論半導(dǎo)體存儲(chǔ) 器芯片的類型、存儲(chǔ)原理、引腳功能、如何

16、與 CPU (或系統(tǒng)總線)連接等問題。 本章知識(shí)結(jié)構(gòu)圖如下。存儲(chǔ)器作用*存放程序和數(shù)據(jù)只存放二進(jìn)制數(shù)半導(dǎo)體存儲(chǔ)器芯片分類早知識(shí)要占八、士 AJz 味一H- LJL 存儲(chǔ)器芯片廣RAMROM存儲(chǔ)容量計(jì)算芯片數(shù)與系統(tǒng)連接I主存儲(chǔ)器設(shè)計(jì)地址分配、片選邏輯、控制選擇全譯碼部分譯碼線譯碼某8088系統(tǒng)用2764ROM芯片和6264SRAM芯片構(gòu)成16KB的內(nèi)存。其中,ROM的地址范 圍為0FE000H-0FFFFFH, RAM 的地址范圍為 0F0000H-0F仆FFH。試?yán)?4LS138譯碼,畫 出存儲(chǔ)器與CPU的連接圖,并標(biāo)出總線信號(hào)名稱。第六章輸入輸出接口本章討論輸入/輸出接口的基本概念,包括輸

17、入 /輸出接口的作用、內(nèi)部結(jié)構(gòu)、傳送信息的分 析、10端口編址以及主機(jī)通過接口與外設(shè)之間數(shù)據(jù)傳送的方式。下邊是本章的知識(shí)結(jié)構(gòu)圖。本早知識(shí)要占八、接口作用廠控制信息I0接口概念i接口傳送信息的種類VI數(shù)據(jù)信息(開關(guān)量、脈沖量、數(shù)據(jù)量、模擬量)狀態(tài)信息* 、,亠I0 端口 I0端口編址方式J單獨(dú)編址1I0端口號(hào)統(tǒng)編址主機(jī)通過接口與外設(shè)數(shù)據(jù)傳送方式簡(jiǎn)單的I/O芯片的使用程序控制方式§1數(shù)據(jù)傳送方式中斷控制方式無條件傳送有條件傳送(查詢)(DMA)電路使用,會(huì)看,過程第七章中斷與中斷控制器本章主要內(nèi)容:中斷的基本概念、CPU響應(yīng)中斷的條件、中斷響應(yīng)過程、中斷服務(wù)程序的執(zhí)行;8086/8088

18、中斷系統(tǒng);可編程中斷控制器 8259A的引腳功能、編程結(jié)構(gòu)以及工作工程。中斷概念中斷源中斷源的中斷優(yōu)先級(jí)別早知識(shí)要占八、8259A 的 中斷管理 方式中斷請(qǐng)求中斷系統(tǒng)功能中斷優(yōu)先級(jí)控制實(shí)現(xiàn)中斷與返回中斷響應(yīng)實(shí)現(xiàn)中斷優(yōu)先級(jí)控制軟件查詢硬件查詢(菊花鏈)中斷服務(wù) 中斷返回廠中斷優(yōu)先級(jí)排隊(duì)中斷嵌套(高級(jí)中斷請(qǐng)求能中斷低級(jí)中斷服務(wù))可編程中斷控制器(PIC)實(shí)現(xiàn)中斷與返回全嵌套方式優(yōu)先級(jí)設(shè)置方式s特殊全嵌套方式優(yōu)先級(jí)自動(dòng)循環(huán)方式優(yōu)先級(jí)特殊循環(huán)方式自動(dòng)EOI結(jié)束方式中斷結(jié)束方式 V普通EOI結(jié)束方式特殊EOI結(jié)束方式實(shí)現(xiàn)中斷優(yōu)先級(jí)控制中斷屏敝方式廣邊沿觸發(fā)方式中斷請(qǐng)求弓I入方式電平觸發(fā)方式中斷查詢方式控

19、制字ICW, OCW在AT/286以上機(jī)器,使用兩片8259A級(jí)聯(lián)組成15個(gè)中斷申請(qǐng)輸入端要求:端口地址主片為 20H和22H,從片為A0H和A2H。接收上升沿觸發(fā)中斷請(qǐng)求信號(hào)。選擇全嵌套方式,優(yōu)先級(jí)排列次序?yàn)?級(jí)最高,依次為1級(jí),815級(jí),然后是37級(jí)。采用非緩沖方式,主片 SP/EN接+5V,從片SP/EN接地設(shè)定主片中斷類型碼為08H0FH,從片為70H77H第八章 定時(shí)器/計(jì)數(shù)器8253及應(yīng)用本章主要內(nèi)容是定時(shí)器/計(jì)算器的應(yīng)用場(chǎng)合;如何實(shí)現(xiàn)定時(shí)/計(jì)數(shù);可編程計(jì)數(shù)器/定時(shí)器8253 芯片的內(nèi)部結(jié)構(gòu)、引腳功能、計(jì)數(shù)原理、6種工作方式下的工作條件和輸出波形特征。下邊是知識(shí)要點(diǎn)圖。本早知識(shí)要占八、定時(shí)/計(jì)數(shù)的實(shí)現(xiàn)下 :硬件:數(shù)字邏輯電路米用可編程定時(shí)器/計(jì)數(shù)器軟件:延時(shí)子程序引腳功能可編程定時(shí)器/計(jì)數(shù)器8253 =通道的編程結(jié)構(gòu)一通道的6種工作方式芯片的使用:硬件連線、軟件編程方式0:計(jì)數(shù)結(jié)束中斷方式方式1:可重新觸發(fā)單穩(wěn)態(tài)輸出方式8253的工作方式方式2:分頻器方式方式3:方波發(fā)生器方式方式4:軟件選通觸發(fā)方式 方式5:硬件選通觸發(fā)方式7. 8253應(yīng)冃舉例倒 占眾253的計(jì)報(bào)鴛0定時(shí)調(diào)笈聲.響&5秒君停止 分析: 計(jì)數(shù)器0的OUT04iS259 IRO.已繪由BIO

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論