下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
1、 第一章1-1 EDA 技術(shù)與 ASIC 設(shè)計(jì)和 FPGA 開發(fā)有什么關(guān)系? 答:利用 EDA 技術(shù)進(jìn)行電子系統(tǒng)設(shè)計(jì)的最后目標(biāo)是完成專用集成電路 ASIC 的設(shè)計(jì)和實(shí)現(xiàn);FPGA 和 CPLD 是實(shí)現(xiàn)這一途徑的主流器件。FPGA 和 CPLD 通常也被稱為可編程專用 IC,或可編程 ASIC。FPGA 和 CPLD 的應(yīng)用是 EDA 技術(shù)有機(jī)融合軟硬件電子設(shè)計(jì)技術(shù)、SoC(片上系統(tǒng))和 ASIC 設(shè)計(jì),以及對(duì)自動(dòng)設(shè)計(jì)與自動(dòng)實(shí)現(xiàn)最典型的詮釋。1-2 與軟件描述語言相比,VHDL 有什么特點(diǎn) P6答:編譯器將軟件程序翻譯成基于某種特定 CPU 的機(jī)器代碼,這種代碼僅限于這種 CPU 而不能移植,并
2、且機(jī)器代碼不代表硬件結(jié)構(gòu),更不能改變 CPU 的硬件結(jié)構(gòu),只能被動(dòng)地為其特定的硬件電路結(jié)構(gòu)所利用。 綜合器將 VHDL程序轉(zhuǎn)化的目標(biāo)是底層的電路結(jié)構(gòu)網(wǎng)表文件,這種滿足 VHDL 設(shè)計(jì)程序功能描述的電路結(jié)構(gòu),不依賴于任何特定硬件環(huán)境;具有相對(duì)獨(dú)立性。綜合器在將 VHDL(硬件描述語言)表達(dá)的電路功能轉(zhuǎn)化成具體的電路結(jié)構(gòu)網(wǎng)表過程中,具有明顯的能動(dòng)性和創(chuàng)造性,它不是機(jī)械的一一對(duì)應(yīng)式的“翻譯”,而是根據(jù)設(shè)計(jì)庫、工藝庫以及預(yù)先設(shè)置的各類約束條件,選擇最優(yōu)的方式完成電路結(jié)構(gòu)的設(shè)計(jì)。l-3 什么是綜合有哪些類型綜合在電子設(shè)計(jì)自動(dòng)化中的地位是什么什么是綜合 答:在電子設(shè)計(jì)領(lǐng)域中綜合的概念可以表示為:將用行為和
3、功能層次表達(dá)的電子系統(tǒng)轉(zhuǎn)換為低層次的便于具體實(shí)現(xiàn)的模塊組合裝配的過程。有哪些類型 答:(1)從自然語言轉(zhuǎn)換到 VHDL 語言算法表示,即自然語言綜合。(2)從算法表示轉(zhuǎn)換到寄存器傳輸級(jí)(RegisterTransport Level,RTL),即從行為域到結(jié)構(gòu)域的綜合,即行為綜合。(3)從 RTL 級(jí)表示轉(zhuǎn)換到邏輯門(包括觸發(fā)器)的表示,即邏輯綜合。(4)從邏輯門表示轉(zhuǎn)換到版圖表示(ASIC 設(shè)計(jì)),或轉(zhuǎn)換到 FPGA 的配置網(wǎng)表文件,可稱為版圖綜合或結(jié)構(gòu)綜合。綜合在電子設(shè)計(jì)自動(dòng)化中的地位是什么 答:是核心地位(見圖 1-3)。綜合器具有更復(fù)雜的工作環(huán)境,綜合器在接受 VHDL 程序并準(zhǔn)備對(duì)其
4、綜合前,必須獲得與最終實(shí)現(xiàn)設(shè)計(jì)電路硬件特征相關(guān)的 工藝庫信息,以及獲得優(yōu)化綜合的諸多約束條件信息;根據(jù)工藝庫和約束條件信息,將 VHDL 程序轉(zhuǎn)化成電路實(shí)現(xiàn)的相關(guān)信息。1-4 在 EDA 技術(shù)中,自頂向下的設(shè)計(jì)方法的重要意義是什么 P710答:在 EDA 技術(shù)應(yīng)用中,自頂向下的設(shè)計(jì)方法,就是在整個(gè)設(shè)計(jì)流程中各設(shè)計(jì)環(huán)節(jié)逐步求精的過程。1-5 IP 在 EDA 技術(shù)的應(yīng)用和發(fā)展中的意義是什么 P1112答:IP 核具有規(guī)范的接口協(xié)議,良好的可移植與可測試性,為系統(tǒng)開發(fā)提供了可靠的保證。 第二章2-1 敘述 EDA 的 FPGA/CPLD 設(shè)計(jì)流程。 P1316答:1.設(shè)計(jì)輸入(原理圖/HDL 文本
5、編輯);2.綜合;3.適配;4.時(shí)序仿真與功能仿真;5.編程下載;6.硬件測試。2-2 IP 是什么IP 與 EDA 技術(shù)的關(guān)系是什么 P2426IP 是什么 答:IP 是知識(shí)產(chǎn)權(quán)核或知識(shí)產(chǎn)權(quán)模塊,用于 ASIC 或 FPGA/CPLD 中的預(yù)先設(shè)計(jì)好的電路功能模塊。IP 與 EDA 技術(shù)的關(guān)系是什么 答:IP 在 EDA 技術(shù)開發(fā)中具有十分重要的地位;與 EDA 技術(shù)的關(guān)系分有軟 IP、固 IP、硬 IP:軟 IP 是用 VHDL 等硬件描述語言描述的功能塊,并不涉及用什么具體電路元件實(shí)現(xiàn)這些功能;軟 IP通常是以硬件描述語言 HDL 源文件的形式出現(xiàn)。固 IP 是完成了綜合的功能塊,具有較
6、大的設(shè)計(jì)深度,以網(wǎng)表文件的形式提交客戶使用。硬 IP 提供設(shè)計(jì)的最終階段產(chǎn)品:掩模。2-3 敘述 ASIC 的設(shè)計(jì)方法。 P1819答:ASIC 設(shè)計(jì)方法,按版圖結(jié)構(gòu)及制造方法分有半定制(Semi-custom)和全定制(Full-custom)兩種實(shí)現(xiàn)方法。全定制方法是一種基于晶體管級(jí)的,手工設(shè)計(jì)版圖的制造方法。半定制法是一種約束性設(shè)計(jì)方式,約束的目的是簡化設(shè)計(jì),縮短設(shè)計(jì)周期,降低設(shè)計(jì)成本,提高設(shè)計(jì)正確率。半定制法按邏輯實(shí)現(xiàn)的方式不同,可再分為門陣列法、標(biāo)準(zhǔn)單元法和可編程邏輯器件法。2-4 FPGA/CPLD 在 ASIC 設(shè)計(jì)中有什么用途 P16,18答:FPGA/CPLD 在 ASIC
7、設(shè)計(jì)中,屬于可編程 ASIC 的邏輯器件;使設(shè)計(jì)效率大為提高,上市的時(shí)間大為縮短。2-5 簡述在基于 FPGA/CPLD 的 EDA 設(shè)計(jì)流程中所涉及的 EDA 工具,及其在整個(gè)流程中的作用。 P1923答:基于 FPGA/CPLD 的 EDA 設(shè)計(jì)流程中所涉及的 EDA 工具有:設(shè)計(jì)輸入編輯器(作用:接受不同的設(shè)計(jì)輸入表達(dá)方式,如原理圖輸入方式、狀態(tài)圖輸入方式、波形輸入方式以及 HDL 的文本輸入方式。);HDL 綜合器(作用:7HDL 綜合器根據(jù)工藝庫和約束條件信息,將設(shè)計(jì)輸入編輯器提供的信息轉(zhuǎn)化為目標(biāo)器件硬件結(jié)構(gòu)細(xì)節(jié)的信息,并在數(shù)字電路設(shè)計(jì)技術(shù)、化簡優(yōu)化算法以及計(jì)算機(jī)軟件等復(fù)雜結(jié)體進(jìn)行優(yōu)
8、化處理);仿真器(作用:行為模型的表達(dá)、電子系統(tǒng)的建模、邏輯電路的驗(yàn)證及門級(jí)系統(tǒng)的測試);適配器(作用:完成目標(biāo)系統(tǒng)在器件上的布局和布線);下載器(作用:把設(shè)計(jì)結(jié)果信息下載到對(duì)應(yīng)的實(shí)際器件,實(shí)現(xiàn)硬件設(shè)計(jì))。第三章3-1 OLMC(輸出邏輯宏單元)有何功能?說明 GAL 是怎樣實(shí)現(xiàn)可編程組合電路與時(shí)序電路的。 P3436OLMC 有何功能 答:OLMC 單元設(shè)有多種組態(tài),可配置成專用組合輸出、專用輸入、組合輸出雙向口、寄存器輸出、寄存器輸出雙向口等。說明 GAL 是怎樣實(shí)現(xiàn)可編程組合電路與時(shí)序電路的 答:GAL(通用陣列邏輯器件)是通過對(duì)其中的 OLMC(輸出邏輯宏單元)的編程和三種模式配置(寄
9、存器模式、復(fù)合模式、簡單模式),實(shí)現(xiàn)組合電路與時(shí)序電路設(shè)計(jì)的。3-2 什么是基于乘積項(xiàng)的可編程邏輯結(jié)構(gòu) P3334,40答:GAL、CPLD 之類都是基于乘積項(xiàng)的可編程結(jié)構(gòu);即包含有可編程與陣列和固定的或陣列的 PAL(可編程陣列邏輯)器件構(gòu)成。3-3 什么是基于查找表的可編程邏輯結(jié)構(gòu) P4041答:FPGA(現(xiàn)場可編程門陣列)是基于查找表的可編程邏輯結(jié)構(gòu)。3-4 FPGA 系列器件中的 LAB 有何作用?答:FPGA(Cyclone/Cyclone II)系列器件主要由邏輯陣列塊 LAB、嵌入式存儲(chǔ)器塊(EAB)、I/O 單元、嵌入式硬件乘法器和 PLL 等模塊構(gòu)成;其中 LAB(邏輯陣列塊
10、)由一系列相鄰的 LE(邏輯單元)構(gòu)成的;FPGA 可編程資源主要來自邏輯陣列塊 LAB。3-5 與傳統(tǒng)的測試技術(shù)相比,邊界掃描技術(shù)有何優(yōu)點(diǎn) P4750答:使用 BST(邊界掃描測試)規(guī)范測試,不必使用物理探針,可在器件正常工作時(shí)在系統(tǒng)捕獲測量的功能數(shù)據(jù)??朔鹘y(tǒng)的外探針測試法和“針床”夾具測試法來無法對(duì) IC 內(nèi)部節(jié)點(diǎn)無法測試的難題。3-6 解釋編程與配置這兩個(gè)概念。 P58答:編程:基于電可擦除存儲(chǔ)單元的 EEPROM 或 Flash 技術(shù)。CPLD 一股使用此技術(shù)進(jìn)行編程。CPLD 被編程后改變了電可擦除存儲(chǔ)單元中的信息,掉電后可保存。電可擦除編程工藝的優(yōu)點(diǎn)是編程后信息不會(huì)因掉電而丟失,
11、但編程次數(shù)有限,編程的速度不快。配置:基于 SRAM 查找表的編程單元。編程信息是保存在 SRAM 中的,SRAM 在掉電后編程信息立即丟失,在下次上電后,還需要重新載入編程信息。大部分 FPGA 采用該種編程工藝。該類器件的編程一般稱為配置。對(duì)于 SRAM型 FPGA 來說,配置次數(shù)無限,且速度快;在加電時(shí)可隨時(shí)更改邏輯;下載信息的保密性也不如電可擦除的編程。3-7 請(qǐng)參閱相關(guān)資料,并回答問題:按本章給出的歸類方式,將基于乘積項(xiàng)的可編程邏輯結(jié)構(gòu)的 PLD 器件歸類為CPLD ;將基于查找表的可編程邏輯結(jié)構(gòu)的 PLD 器什歸類為 FPGA,那么,APEX 系列屬于什么類型 PLD 器件 MAX
12、II 系列又屬于什么類型的 PLD 器件為什么P5456答:APEX(Advanced Logic Element Matrix)系列屬于 FPGA 類型 PLD 器件;編程信息存于 SRAM 中。MAX II系列屬于 CPLD 類型的 PLD 器件;編程信息存于 EEPROM 中。 第四章4-1:畫出與下例實(shí)體描述對(duì)應(yīng)的原理圖符號(hào)元件:ENTITY buf3s IS- 實(shí)體 1:三態(tài)緩沖器- 輸入端- 使能端- 輸出端PORT (input : IN STD_LOGIC ;enable : IN STD_LOGIC ;output : OUT STD_LOGIC ) ;END buf3x ;
13、ENTITY mux21 IS-實(shí)體 2: 2 選 1 多路選擇器PORT (in0, in1, sel : IN STD_LOGIC;output : OUT STD_LOGIC);4-1.答案4-2. 圖 3-30 所示的是 4 選 1 多路選擇器,試分別用 IF_THEN 語句和 CASE 語句的表達(dá)方式寫出此電路的 VHDL 程序。選擇控制的信號(hào) s1 和 s0 的數(shù)據(jù)類型為 STD_LOGIC_VECTOR;當(dāng) s1='0',s0='0';s1='0',s0='1';s1='1',s0='0
14、9;和 s1='1',s0='1'分別執(zhí)行 y<=a、y<=b、y<=c、y<=d。4-2.答案LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY MUX41 ISPORT(s:IN STD_LOGIC_VECTOR(1 DOWNTO 0); -輸入選擇信號(hào)a,b,c,d:IN STD_LOGIC; -輸入信號(hào)y:OUT STD_LOGIC);-輸出端END ENTITY;ARCHITECTURE ART OF MUX41 ISBEGINPROCESS(s)BEGINIF (S="00
15、") THEN y<=a;ELSIF (S="01") TH EN y<=b;ELSIF (S="10") TH EN y<=c;ELSIF (S="11") TH EN y<=d;ELSE y<=NULL;END IF;EDN PROCESS;END ART;LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY MUX41 ISPORT(s:IN STD_LOGIC_VECTOR(1 DOWNTO 0); -輸入選擇信號(hào)a,b,c,d:IN STD_L
16、OGIC; -輸入信號(hào)y:OUT STD_LOGIC);-輸出端END MUX41;ARCHITECTURE ART OF MUX41 ISBEGINPROCESS(s)BEGINCASE s ISWHEN “00” => y<=a;WHEN “01” => y<=b;WHEN “10” => y<=c;WHEN “11” => y<=d;WHEN OTHERS =>NULL;END CASE;END PROCESS;END ART;4-3. 圖 3-31 所示的是雙 2 選 1 多路選擇器構(gòu)成的電路 MUXK,對(duì)于其中 MUX21A,當(dāng)
17、s='0'和'1'時(shí),分別有 y<='a'和 y<='b'。試在一個(gè)結(jié)構(gòu)體中用兩個(gè)進(jìn)程來表達(dá)此電路,每個(gè)進(jìn)程中用 CASE 語句描述一個(gè) 2 選 1 多路選擇器 MUX21A。4-3.答案LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY MUX221 ISPORT(a1,a2,a3:IN STD_LOGIC_VECTOR(1 DOWNTO 0); -輸入信號(hào)s0,s1:IN STD_LOGIC;outy:OUT STD_LOGIC);-輸出端END ENTITY;ARCHI
18、TECTURE ONE OF MUX221 ISSIGNAL tmp : STD_LOGIC;BEGINPR01:PROCESS(s0)BEGINIF s0=”0” THEN tmp<=a2;ELSE tmp<=a3;END IF;END PROCESS;PR02:PROCESS(s1)BEGINIF s1=”0” THEN outy<=a1;ELSE outy<=tmp;END IF;END PROCESS;END ARCHITECTURE ONE;END CASE;4-4.下圖是一個(gè)含有上升沿觸發(fā)的 D 觸發(fā)器的時(shí)序電路,試寫出此電路的 VHDL 設(shè)計(jì)文件。4-4.
19、答案LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY MULTI ISPORT(CL:IN STD_LOGIC; -輸入選擇信號(hào)CLK0:IN STD_LOGIC; -輸入信號(hào)OUT1:OUT STD_LOGIC);-輸出端END ENTITY;ARCHITECTURE ONE OF MULTI ISSIGNAL Q : STD_LOGIC;BEGINPR01:PROCESS(CLK0)BEGINIF CLK EVENT AND CLK=1THEN Q<=NOT(CL OR Q);ELSEEND IF;END PROCESS;PR02:PRO
20、CESS(CLK0)BEGINOUT1<=Q;END PROCESS;END ARCHITECTURE ONE;END PROCESS;4-5.給出 1 位全減器的 VHDL 描述。要求:(1) 首先設(shè)計(jì) 1 位半減器,然后用例化語句將它們連接起來,圖 3-32 中 h_suber 是半減器,diff 是輸出差,s_out 是借位輸出,sub_in 是借位輸入。(2) 以 1 位全減器為基本硬件,構(gòu)成串行借位的 8 位減法器,要求用例化語句來完成此項(xiàng)設(shè)計(jì)(減法運(yùn)算是 x y - sun_in = diffr)4-5.答案底層文件 1:or2a.VHD 實(shí)現(xiàn)或門操作LIBRARY IEEE
21、;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY or2a ISPORT(a,b:IN STD_LOGIC;c:OUT STD_LOGIC);END ENTITY or2a;ARCHITECTURE one OF or2a ISBEGINc <= a OR b;END ARCHITECTURE one;底層文件 2:h_subber.VHD 實(shí)現(xiàn)一位半減器LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;EN
22、TITY h_subber ISPORT(x,y:IN STD_LOGIC;diff,s_out:OUT STD_LOGIC);END ENTITY h_subber;ARCHITECTURE ONE OF h_subber ISSIGNAL xyz: STD_LOGIC_VECTOR(1 DOWNTO 0);BEGINxyz <= x & y;PROCESS(xyz)BEGINCASE xyz ISWHEN "00" => diff<='0's_out<='0'WHEN "01" =>
23、; diff<='1's_out<='1'WHEN "10" => diff<='1's_out<='0'WHEN "11" => diff<='0's_out<='0'WHEN OTHERS => NULL;END CASE;END PROCESS;END ARCHITECTURE ONE;頂層文件:f_subber.VHD 實(shí)現(xiàn)一位全減器LIBRARY IEEE;USE IEEE.STD_LOGIC_1
24、164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY f_subber ISPORT(x,y,sub_in:IN STD_LOGIC;diffr,sub_out:OUT STD_LOGIC);END ENTITY f_subber;ARCHITECTURE ONE OF f_subber ISCOMPONENT h_subberPORT(x,y:IN STD_LOGIC;diff,S_out:OUT STD_LOGIC);END COMPONENT;COMPONENT or2aPORT(a,b:IN STD_LOGIC;c:OUT STD_LOGIC);
25、END COMPONENT;SIGNAL d,e,f: STD_LOGIC;BEGINu1: h_subber PORT MAP(x=>x,y=>y,diff=>d,s_out=>e);u2: h_subber PORT MAP(x=>d,y=>sub_in,diff=>diffr,s_out=>f);u3: or2a PORT MAP(a=>f,b=>e,c=>sub_out);END ARCHITECTURE ONE;END ARCHITECTURE ART;4-6.根據(jù)下圖,寫出頂層文件 MX3256.VHD 的 VHDL
26、 設(shè)計(jì)文件。4-6.答案MAX3256 頂層文件LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY MAX3256 ISPORT (INA,INB,INCK: IN STD_LOGIC;INC: IN STD_LOGIC;E,OUT:OUT STD_LOGIC);END ENTITY MAX3256;ARCHITECTURE ONE OF MAX3256 ISCOMPONENT LK35 -調(diào)用 LK35 聲明語句PORT(A1,A2:IN STD_LOGIC;CLK:IN STD_LO
27、GIC;Q1,Q2:OUT STD_LOGIC);END COMPONENT;COMPONENT D -調(diào)用 D 觸發(fā)器聲明語句PORT(D,C:IN STD_LOGIC;CLK:IN STD_LOGIC;Q:OUT STD_LOGIC);END COMPONENT;COMPONENT MUX21-調(diào)用二選一選擇器聲明語句PORT(B,A:IN STD_LOGIC;S:IN STD_LOGIC;C:OUT STD_LOGIC);END COMPONENT;SIGNAL AA,BB,CC,DD: STD_LOGIC;BEGINu1: LK35 PORT MAP(A1=>INA,A2=>
28、;INB,CLK=INCK, Q1=>AA,Q2=>BB);u2: D PORT MAP(D=>BB;CLK=>INCK,C=>INC,Q=>CC);u3: LK35 PORT MAP (A1=>BB,A2=>CC,CLK=INCK, Q1=>DD,Q2=>OUT1);u4: MUX21 PORT MAP (B=>AA,A=>DD,S=>BB,C=>E);END ARCHITECTURE ONE;設(shè)計(jì)含有異步清零和計(jì)數(shù)使能的 16 位二進(jìn)制加減可控計(jì)數(shù)器。4-7.答案:LIBRARY IEEE;USE IEEE
29、.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY CNT16 ISPORT(CLK,RST,EN:IN STD_LOGIC;CHOOSE:IN BIT;SETDATA:BUFFER INTEGER RANCE 65535 DOWNTO 0;COUT: BUFFER INTEGER RANCE 65535 DOWNTO 0);END CNT16;ARCHITECTURE ONE OF CNT16 ISBEGINPROCESS(CLK,RST,SDATA)VARIABLE QI:STD_LOGIC_VECTOR(65535 DOW
30、NTO 0);BEGINIF RST='1' THEN -計(jì)數(shù)器異步復(fù)位QI:=(OTHERS=>'0');ELSIF SET=1 THEN-計(jì)數(shù)器一步置位QI:=SETDATA;ELSIF CLK'EVENT AND CLK='1' THEN -檢測時(shí)鐘上升沿IF EN=1 THEN 檢測是否允許計(jì)數(shù)IF CHOOSE=1 THEN -選擇加法計(jì)數(shù)QI:=QI+1;-計(jì)數(shù)器加一ELSE QI=QI-1; -計(jì)數(shù)器加一END IF;END IF;END IF;COUT<=QI;-將計(jì)數(shù)值向端口輸出END PROCESS;END
31、 ONE; 第五章5-1 歸納利用 Quartus II 進(jìn)行 VHDL 文本輸入設(shè)計(jì)的流程:從文件輸入一直到 SignalTap II 測試。P95P115答:1 建立工作庫文件夾和編輯設(shè)計(jì)文件;2 創(chuàng)建工程;3 編譯前設(shè)置;4 全程編譯;5 時(shí)序仿真;6 引腳鎖定;7 配置文件下載;8 打開 SignalTap II 編輯窗口;9 調(diào)入 SignalTap II 的待測信號(hào);10 SignalTap II參數(shù)設(shè)置;11 SignalTap II 參數(shù)設(shè)置文件存盤;12 帶有 SignalTap II 測試信息的編譯下載;13 啟動(dòng) SignalTapII 進(jìn)行采樣與分析;14 Signal
32、Tap II 的其他設(shè)置和控制方法。 第六章6-1 什么是固有延時(shí)什么是慣性延時(shí)P150151答:固有延時(shí)(Inertial Delay)也稱為慣性延時(shí),固有延時(shí)的主要物理機(jī)制是分布電容效應(yīng)。6-2 是什么?在 VHDL 中,有什么用處?P152是什么 答:在 VHDL 仿真和綜合器中,默認(rèn)的固有延時(shí)量(它在數(shù)學(xué)上是一個(gè)無窮小量),被稱為延時(shí)。在 VHDL 中,有什么用處?答:在 VHDL 信號(hào)賦值中未給出固有延時(shí)情況下,VHDL 仿真器和綜合器將自動(dòng)為系統(tǒng)中的信號(hào)賦值配置一足夠小而又能滿足邏輯排序的延時(shí)量;使并行語句和順序語句中的并列賦值邏輯得以正確執(zhí)行。6-4 說明信號(hào)和變量的功能特點(diǎn),以
33、及應(yīng)用上的異同點(diǎn)。P128P129答:變量:變量是一個(gè)局部量,只能在進(jìn)程和子程序中使用。變量不能將信息帶出對(duì)它做出定義的當(dāng)前結(jié)構(gòu)。變量的賦值是一種理想化的數(shù)據(jù)傳輸,是立即發(fā)生的,不存在任何延時(shí)行為。變量的主要作用是在進(jìn)程中作為臨時(shí)的數(shù)據(jù)存儲(chǔ)單元。信號(hào):信號(hào)是描述硬件系統(tǒng)的基本數(shù)據(jù)對(duì)象,其性質(zhì)類似于連接線;可作為設(shè)計(jì)實(shí)體中并行語句模塊間的信息交流通道。信號(hào)不但可以容納當(dāng)前值,也可以保持歷史值;與觸發(fā)器的記憶功能有很好的對(duì)應(yīng)關(guān)系。6-5 在 VHDL 設(shè)計(jì)中,給時(shí)序電路清零(復(fù)位)有兩種力方法,它們是什么?解:設(shè) Q 定義成信號(hào),一種方法:Q<=“000000”; 其中“000000”反映出信號(hào) Q 的位寬度。第二種方法:Q<=(OTHERS=>0);其中 OTHERS=>0不需要給出信號(hào) Q 的位寬度,即可對(duì) Q 清零。6-6 哪一種復(fù)位方法必須將復(fù)位信號(hào)放在敏感信號(hào)表中?給出這兩種電路的 VHDL 描述。解:邊沿觸發(fā)復(fù)位信號(hào)要將復(fù)位信號(hào)放在進(jìn)程的敏感信號(hào)表中。(1)邊沿觸發(fā)復(fù)位信號(hào).ARCHITECTURE bhv 0F DFF3 ISSIGNAL QQ:STD_LOGIC;BEGINPROCESS(RST)BEGINIF RSTE
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2024出口貨物代理合同協(xié)議書
- 2024廣西某小區(qū)環(huán)境景觀工程合同
- 2024裝修合同范本(家裝、公裝、標(biāo)準(zhǔn)版)
- 軟件技術(shù)開發(fā)協(xié)議
- 消防安全操作員培訓(xùn)合同范本
- 涉外勞務(wù)合同的國際法律適用
- 2024監(jiān)控施工合同模板
- 2024產(chǎn)權(quán)交易委托合同適用于轉(zhuǎn)讓方采取拍賣、招投標(biāo)方式
- 深圳市注冊(cè)會(huì)計(jì)師執(zhí)業(yè)責(zé)任保險(xiǎn)協(xié)議
- 2024對(duì)水果冷飲配送商監(jiān)管協(xié)議
- 計(jì)算機(jī)科學(xué)與技術(shù)職業(yè)生涯發(fā)展展示
- 護(hù)理腫瘤溶解綜合癥
- 騰訊營銷師認(rèn)證考試題庫(附答案)
- 我的生涯發(fā)展
- 銀行存款業(yè)務(wù)課件
- 2024年揚(yáng)州市職業(yè)大學(xué)高職單招(英語/數(shù)學(xué)/語文)筆試歷年參考題庫含答案解析
- 2024年全國初中數(shù)學(xué)競賽試題及答案
- 安防監(jiān)控系統(tǒng)技術(shù)標(biāo)投標(biāo)書范本-圖文
- 倉庫衛(wèi)生和清潔要求
- 上海家政行業(yè)報(bào)告
- 《咖啡培訓(xùn)課程》課件
評(píng)論
0/150
提交評(píng)論