數(shù)字電路與邏輯設(shè)計總復習題學習教案_第1頁
數(shù)字電路與邏輯設(shè)計總復習題學習教案_第2頁
數(shù)字電路與邏輯設(shè)計總復習題學習教案_第3頁
數(shù)字電路與邏輯設(shè)計總復習題學習教案_第4頁
數(shù)字電路與邏輯設(shè)計總復習題學習教案_第5頁
已閱讀5頁,還剩114頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、會計學1數(shù)字電路與邏輯設(shè)計總復習題數(shù)字電路與邏輯設(shè)計總復習題第一頁,共119頁。3 (1.39)10=( )2 (本題要求本題要求(yoqi)保持原精度保持原精度) 1%。1.0110001 27=128 , 則則 1/128 1% , 取取n=7位位4、一個、一個(y )10位的二進制數(shù)最大可表示的十進制數(shù)是(位的二進制數(shù)最大可表示的十進制數(shù)是( )。)。10235、表示一個最大的兩位十進制數(shù),至少、表示一個最大的兩位十進制數(shù),至少(zhsho)需要(需要( )位二進制數(shù)。)位二進制數(shù)。76、十進制數(shù)十進制數(shù)4,5,6,7對應(yīng)的三位循環(huán)碼分別為對應(yīng)的三位循環(huán)碼分別為_、_、_、_。11011

2、1101100第2頁/共119頁第二頁,共119頁。一一 選擇題選擇題 1 函數(shù)函數(shù)F=A B與與G=A B的關(guān)系的關(guān)系(gun x)為為_。 A.僅互非僅互非 B.僅對偶僅對偶 C.相等相等 D. 既互非又對偶既互非又對偶Dnn2n212 n2、n個變量可以構(gòu)成個變量可以構(gòu)成_個最小項。個最小項。 A. B. C. D. C3、下列各式中,下列各式中,_是三變量是三變量A、B、C的最小項。的最小項。 a.A+B+C b.A+BC c.ABC d. ABCC4 4、設(shè)運算符為、設(shè)運算符為$ $,已知有如下,已知有如下(rxi)(rxi)運算結(jié)果:運算結(jié)果:0$0=00$0=0、 0 $1=0

3、0 $1=0、1 $0=01 $0=0、1 $1=11 $1=1,則該運算是,則該運算是_。 A. A.或運算或運算 ;B.B.與運算;與運算; C. C.異或運算;異或運算;D.D.同或運算;同或運算;B第二章第二章 復習題復習題第3頁/共119頁第三頁,共119頁。5、實際使用、實際使用(shyng)時與非門的閑置輸入端應(yīng)置時與非門的閑置輸入端應(yīng)置_,或非門的的閑置輸入端應(yīng)置,或非門的的閑置輸入端應(yīng)置。 A.高電平高電平 ; B.低電平低電平AB6、表達式、表達式ABC+AD+BD+CD的多余項為的多余項為_。 A.BD ; B.AD ;C.CD ;D.ABCC第4頁/共119頁第四頁,共

4、119頁。8、標準、標準(biozhn)與或式是由與或式是由_構(gòu)成的邏輯表達式。構(gòu)成的邏輯表達式。A.與項相或與項相或; B.最小項相或最小項相或; C.或項相與或項相與; D.最大相相與最大相相與B9、乘積、乘積(chngj)項項ABCD的邏輯相鄰相為的邏輯相鄰相為_。A.ABCD; B.ABCD; C.ABCD; D.ABCD9、乘積項、乘積項ABCD的邏輯相鄰的邏輯相鄰(xin ln)相為相為_。A.ABCD; B.ABCD; C.ABCD; D.ABCD9、乘積項、乘積項ABCD的邏輯相鄰相為的邏輯相鄰相為_。A.ABCD; B.ABCD; C.ABCD; D.ABCD9、乘積項、乘積

5、項ABCD的邏輯相鄰相為的邏輯相鄰相為_。A.ABCD; B.ABCD; C.ABCD; D.ABCDC10、組合邏輯電路中的邏輯冒險現(xiàn)象是由于、組合邏輯電路中的邏輯冒險現(xiàn)象是由于_引起。引起。A.電路未達到最簡電路未達到最簡; B.電路有多個輸出電路有多個輸出; C.電路中存在延時電路中存在延時; D.邏輯門類型不同。邏輯門類型不同。C第5頁/共119頁第五頁,共119頁。解解:二二 直接寫出直接寫出F = (A +B) C + A +B +CF = (A + B) C + A + B +C三、(三、(1)若)若F(ABC)=m(0,1,3,6)則其對偶)則其對偶(du u)式式F= m (

6、 )。)。解解:F(ABC)=m(0,1,3,6)F(ABC)=m(2,4,5,7)F(ABC)=m(2,4,5,7)F(ABC)=m(2,4,5,7)F(ABC)=m(5,3,2,0)0, 2, 3, 5第6頁/共119頁第六頁,共119頁。四四. 填空填空(tinkng)(1)F(A,B,C)=AB+BC=m(?)解解: F(A,B,C)=AB+BC= AB( C+ C ) + ( A+ A )BC= ABC + ABC +ABC= m7 + m6 +m3= ( 7 , 6 , 3 )第7頁/共119頁第七頁,共119頁。(3)F(A,B,C)=1 A BC=m(?)解解: F(A,B,C

7、)= A BC= A BC + A BC=A (B + C ) +ABC= A B +A C +ABCF(A,B,C)= ( 0, 1, 2 ,7 )第8頁/共119頁第八頁,共119頁。五五、若若F1(A,B,C)=m(0, 1, 2, 3) , F2(A,B,C)=M(0, 1, 2, 3) ,則則F1 F2=( ? )。)。解解: = F1 F2= 1F1F2F第9頁/共119頁第九頁,共119頁。九九. 用公式用公式(gngsh)法化簡函數(shù)法化簡函數(shù)解解:F =A+ B C + B D + A B + A B C D=A + B C +B D +B= A + B + C + DF =

8、(F) = A B C D第10頁/共119頁第十頁,共119頁。解解: F = A + B C + A B + B + C= A B C + A B + B + C= A (B C + B) + B + C= A ( B + C ) + B + C= A + B + C + B + C= A + 1= 1第11頁/共119頁第十一頁,共119頁。解解: F=A B( C + D )+B C+A B+A C+B C+B C D=A B C+A B D+B+A B+A C +B C D=A C+A D + B + A +A C +C D=C + D +B +A +C D= A + B + C +

9、 D第12頁/共119頁第十二頁,共119頁。解解: F=ABC +ABD +( A + B) C D + C D D=AB ( C+D ) + A B C D + C D D= AB C D + A B C D + C D D= C D + ( C D + C D ) D= C D +C D= 1第13頁/共119頁第十三頁,共119頁。六六 試用卡諾圖法把下列試用卡諾圖法把下列(xili)函數(shù)化簡為最函數(shù)化簡為最簡簡 “與與-或或”式式解解:F = B D +A D第14頁/共119頁第十四頁,共119頁。(2)真值表如下)真值表如下(rxi)所示,試將該函數(shù)所示,試將該函數(shù)F(A,B,C

10、,D) 化簡為最簡化簡為最簡“與與-或或”式。式。解解: F = C D+ A D第15頁/共119頁第十五頁,共119頁。3.用卡諾圖法用卡諾圖法(t f)化簡函數(shù)化簡函數(shù)F(1)F(A,B,C,D)=ABD+ACD,且,且(B+D)(A+B+D)=1為為 最簡與或式,并用最少與非門實現(xiàn)最簡與或式,并用最少與非門實現(xiàn)(shxin)該函數(shù)。該函數(shù)。 解解:F=AB +AC=AB AC第16頁/共119頁第十六頁,共119頁。(2)F=(ACD+ABC+ABC+ACD)ABC+ACD+ABC+ACD求最簡求最簡“與與-或或”式。式。解解:F=BD第17頁/共119頁第十七頁,共119頁。(3)、

11、已知、已知F1(A B C D)=m(0,3,4,5,7,9,10,13,14,15)F2(A B C D)=m(2,3,5,6,7,9,12,13,15)試用試用(shyng)卡諾圖運算的方法求卡諾圖運算的方法求F3(A B C D)= F1(A B C D) F2(A B C D)的最簡與或表達式。)的最簡與或表達式。第18頁/共119頁第十八頁,共119頁。(4)已知:已知:F1=m(1,2,3,5,7)+ (0,6) F2= m(0,3,4,6)+ (2,5),求,求F= F1 F2的最簡與或式。的最簡與或式。解解:F= F1 F2 = A B第19頁/共119頁第十九頁,共119頁。

12、第三章第三章 復習題復習題1 1、CMOSCMOS反相器反相器(b)邏輯符)邏輯符號號1AP第20頁/共119頁第二十頁,共119頁。2 2、CMOSCMOS與非門與非門&BAP(b)邏輯)邏輯(lu j)符號符號第21頁/共119頁第二十一頁,共119頁。3 3、帶緩沖、帶緩沖(hunchng)(hunchng)級的級的CMOSCMOS與非門與非門BA1P111圖圖3.4.4 帶緩沖帶緩沖(hunchng)級的級的CMOS與非門與非門第22頁/共119頁第二十二頁,共119頁。帶緩沖帶緩沖(hunchng)(hunchng)級的級的CMOSCMOS與非門電路圖與非門電路圖第23頁/共

13、119頁第二十三頁,共119頁。4 4、CMOS CMOS 或非門或非門1BAP(b)邏輯)邏輯(lu j)符號符號第24頁/共119頁第二十四頁,共119頁。5 5、帶緩沖、帶緩沖(hunchng)(hunchng)級的級的CMOSCMOS或非門或非門BA1P11帶緩沖帶緩沖(hunchng)級的級的CMOS或或非門非門&第25頁/共119頁第二十五頁,共119頁。帶緩沖帶緩沖(hunchng)(hunchng)級的級的CMOSCMOS或非門電路圖或非門電路圖第26頁/共119頁第二十六頁,共119頁。第四章第四章 復習題復習題1、用卡諾圖判別函數(shù)、用卡諾圖判別函數(shù)Z和和Y有何關(guān)系有

14、何關(guān)系(gun x)?BCAZ CBAABY 解解: 因此因此(ync)Z和和Y互為反函數(shù)互為反函數(shù) 第27頁/共119頁第二十七頁,共119頁。2、某汽車駕駛員培訓班進行結(jié)業(yè)考試,有三名評判員,其中、某汽車駕駛員培訓班進行結(jié)業(yè)考試,有三名評判員,其中A為主評判員,為主評判員,B和和C為副評判員。在評判時按照少數(shù)服從多數(shù)原則通過,但只要主評判員認為合格就算通過,在雙軌輸入條件下用最少與非門實現(xiàn)為副評判員。在評判時按照少數(shù)服從多數(shù)原則通過,但只要主評判員認為合格就算通過,在雙軌輸入條件下用最少與非門實現(xiàn)(shxin)該電路。該電路。解解: 第28頁/共119頁第二十八頁,共119頁。3、設(shè)、設(shè)B

15、、F均為三位二進制數(shù)均為三位二進制數(shù),B為輸入為輸入(shr),F為輸出為輸出,要求二者之間有下述關(guān)系要求二者之間有下述關(guān)系:當當2B5時時,F=B+2;當當B5時時,F=0。試列出真值表。試列出真值表。B3 B2 B1 F3 F2 F10 0 0 0 0 10 0 1 0 0 10 1 0 1 0 00 1 1 1 0 11 0 0 1 1 01 0 1 1 1 11 1 0 0 0 01 1 1 0 0 0解解: 第29頁/共119頁第二十九頁,共119頁。4、分析圖中所示電路、分析圖中所示電路(dinl)的邏輯功能,請寫的邏輯功能,請寫出出 分析過程。分析過程。解:解:1 寫出表達式寫出

16、表達式第30頁/共119頁第三十頁,共119頁。第31頁/共119頁第三十一頁,共119頁。2 列真值表列真值表3 分析分析(fnx) 由真值表分析可知由真值表分析可知(k zh),本電路為三位二進制本電路為三位二進制碼轉(zhuǎn)換為三位循環(huán)碼。(碼轉(zhuǎn)換為三位循環(huán)碼。(三位三位Garg碼)。碼)。第32頁/共119頁第三十二頁,共119頁。(方法(方法(fngf)二)二)第33頁/共119頁第三十三頁,共119頁。)(301201101001DAADAADAADAAENY6、已知由、已知由38譯碼器實現(xiàn)的邏輯函數(shù)如圖譯碼器實現(xiàn)的邏輯函數(shù)如圖1所示,試改用一個所示,試改用一個(y )4選選1數(shù)據(jù)選擇器數(shù)

17、據(jù)選擇器(輸出輸出)實現(xiàn)(可附加少量門電路)。實現(xiàn)(可附加少量門電路)。解解: 第34頁/共119頁第三十四頁,共119頁。第35頁/共119頁第三十五頁,共119頁。7 7、用一個四選一多路選擇器實現(xiàn)邏輯、用一個四選一多路選擇器實現(xiàn)邏輯(lu j)(lu j)函數(shù),并畫出電路圖(說明:除一個四選一多路選擇器外只提供兩個反向器)。函數(shù),并畫出電路圖(說明:除一個四選一多路選擇器外只提供兩個反向器)。F F(A A,B B,C C,D D)=m=m(1 1,2 2,5 5,8 8,1212)+(0 0,4 4,7 7,1010)第36頁/共119頁第三十六頁,共119頁。8、 解解:設(shè)計設(shè)計(s

18、hj)思思路路:(1)分析分析(fnx)真值表可知真值表可知(2)1)0000 0100 兩者是相同的。即:兩者是相同的。即:8421BCD = 5421BCD(2)根據(jù)題目要求只提供用)根據(jù)題目要求只提供用74283芯片,因而不可以考慮芯片,因而不可以考慮7485芯片(比較器),設(shè)計采用同余的概念芯片(比較器),設(shè)計采用同余的概念(ginin)來實現(xiàn)電路。來實現(xiàn)電路。根據(jù)以上的分析,采用兩片根據(jù)以上的分析,采用兩片74283芯片設(shè)計電路。芯片設(shè)計電路。2)當)當8421BCD碼等于碼等于0101時時,5421BCD碼等于碼等于1000。兩者相差。兩者相差0011。即。即:8421BCD+00

19、11=5421BCD第37頁/共119頁第三十七頁,共119頁。當當8421BCD=0000 0100時,時, 8421BCD+ ? 1111,(,(I)片的)片的CO=0,片為片為 0000+8421BCD。當當8421BCD 0101時,時, 8421BCD+ ?1111 ,(,(I)片的)片的CO=1,片為片為 0011+8421BCD。即:即:10000 0101 = 1011。第38頁/共119頁第三十八頁,共119頁。9 9、試用一個、試用一個(y (y )四位數(shù)值比較器四位數(shù)值比較器74857485和一個和一個(y (y )四位全加器四位全加器7428374283(不允許附加任何

20、器件)將四位二進制數(shù)(不允許附加任何器件)將四位二進制數(shù)B3B2B1B0B3B2B1B0轉(zhuǎn)換成轉(zhuǎn)換成8421BCD8421BCD碼碼000D10D8D4D2D1000D10D8D4D2D1(其中(其中000D10D8D4D2D1 000D10D8D4D2D1 分別表示十進制數(shù)的十位、個位數(shù)的分別表示十進制數(shù)的十位、個位數(shù)的8421BCD8421BCD碼)。碼)。第39頁/共119頁第三十九頁,共119頁。1010、下圖所示數(shù)據(jù)選擇器、下圖所示數(shù)據(jù)選擇器MUXMUX的輸出的輸出(shch)(shch)方程為方程為,試用,試用(shyng)MUXMUX(不提供其它元器件)構(gòu)成檢測(不提供其它元器件

21、)構(gòu)成檢測(jin c)(jin c)電路,判斷四位自然二進制碼電路,判斷四位自然二進制碼ABCDABCD(ABCDABCD的位權(quán)依次分別為的位權(quán)依次分別為84218421)是否是)是否是8421BCD8421BCD碼的非法碼(若是,輸出碼的非法碼(若是,輸出F=1F=1,否則,否則F=0F=0)。)。第40頁/共119頁第四十頁,共119頁。11、如圖(、如圖(1)所示,請分析)所示,請分析(fnx)這個電路這個電路完成什么功能?完成什么功能?解:本電路解:本電路(dinl)完成完成4位二進制數(shù)轉(zhuǎn)換成位二進制數(shù)轉(zhuǎn)換成兩位兩位8421BCD碼的電路碼的電路(dinl)。第41頁/共119頁第四

22、十一頁,共119頁。如圖(如圖(2)所示,請分析這個電路完成什么)所示,請分析這個電路完成什么(shn me)功能?功能?解:本電路解:本電路(dinl)完成完成4位二進制數(shù)轉(zhuǎn)換成兩位位二進制數(shù)轉(zhuǎn)換成兩位8421BCD碼的電路碼的電路(dinl)。第42頁/共119頁第四十二頁,共119頁。 12、用四選一多路選擇器和少量、用四選一多路選擇器和少量(sholing)的門的門實現(xiàn)邏輯函數(shù),并畫出電路圖。實現(xiàn)邏輯函數(shù),并畫出電路圖。F(A,B,C,D)=m(0,1,3,4,5,8,10,11,12,14)第43頁/共119頁第四十三頁,共119頁。第44頁/共119頁第四十四頁,共119頁。1、選

23、擇題、選擇題(1)觸發(fā)器沒有空翻(沒有空翻,有空翻);觸發(fā)器可用于)觸發(fā)器沒有空翻(沒有空翻,有空翻);觸發(fā)器可用于 設(shè)計計數(shù)器和移位寄存器(鎖存數(shù)據(jù),設(shè)計計數(shù)器和移位寄存器);觸發(fā)器的觸發(fā)方式邊沿觸發(fā)(邊沿觸發(fā),電平觸發(fā))。設(shè)計計數(shù)器和移位寄存器(鎖存數(shù)據(jù),設(shè)計計數(shù)器和移位寄存器);觸發(fā)器的觸發(fā)方式邊沿觸發(fā)(邊沿觸發(fā),電平觸發(fā))。(2)鎖存器有空翻(沒有空翻,有空翻);鎖存器可用于)鎖存器有空翻(沒有空翻,有空翻);鎖存器可用于 鎖存數(shù)據(jù)(鎖存數(shù)據(jù),設(shè)計計數(shù)器和移位寄存器);鎖存器的觸發(fā)方式鎖存數(shù)據(jù)(鎖存數(shù)據(jù),設(shè)計計數(shù)器和移位寄存器);鎖存器的觸發(fā)方式 電平觸發(fā)電平觸發(fā) (邊沿觸發(fā),電平觸發(fā)

24、)。(邊沿觸發(fā),電平觸發(fā))。(3)CMOSFF的輸入端在使用時,多余的輸入端的輸入端在使用時,多余的輸入端不可以懸空(不可以懸空,可以懸空)。對于與非門多余的輸入端接不可以懸空(不可以懸空,可以懸空)。對于與非門多余的輸入端接(dun ji)高電平(接高電平,接地),對于或非門多余輸入高電平(接高電平,接地),對于或非門多余輸入 接地(接高電平,接地)。接地(接高電平,接地)。第五章第五章 復習題復習題第45頁/共119頁第四十五頁,共119頁。2 2、 基本基本(jbn)(jbn)觸發(fā)器的邏輯符號與輸入波形如圖觸發(fā)器的邏輯符號與輸入波形如圖P5.1P5.1所示。試作出所示。試作出 Q Q、Q

25、 Q 的波形。的波形。SDRDQQ圖 P5.1第46頁/共119頁第四十六頁,共119頁。3、畫出、畫出P5.11中中Q端的端的(dund)波形波形,設(shè)初態(tài)為設(shè)初態(tài)為“0” 。 Q第47頁/共119頁第四十七頁,共119頁。4 已知觸發(fā)器電路及其輸入已知觸發(fā)器電路及其輸入(shr)波形如下圖所示,波形如下圖所示, 試作輸出端的波形。試作輸出端的波形。 1 電路及其輸入電路及其輸入(shr)波形見下圖,設(shè)波形見下圖,設(shè)Q初態(tài)初態(tài)為為“0”,作,作Q端的波形。端的波形。Q第48頁/共119頁第四十八頁,共119頁。5、已知觸發(fā)器電路及其輸入波形、已知觸發(fā)器電路及其輸入波形(b xn)如下圖所示,作

26、如下圖所示,作Q端的波形端的波形(b xn)。第49頁/共119頁第四十九頁,共119頁。6 分析下圖電路分析下圖電路(dinl),將分析結(jié)果填入下表將分析結(jié)果填入下表。解:解:X=0:(:(1)具有自啟動;)具有自啟動; (2)二位)二位(r wi)二進制同步加法二進制同步加法計器。計器。 00 01 10 11 X=1: (1)具有自)具有自啟動啟動; (2)二位)二位(r wi)二二進進制同步制同步減減法法計數(shù)計數(shù)器器。 11 10 01 00 第50頁/共119頁第五十頁,共119頁。推廣推廣(tugung):用用JKFF構(gòu)成的異步可逆計數(shù)器:構(gòu)成的異步可逆計數(shù)器: X=0: (1)二

27、位異步二進制加法)二位異步二進制加法(jif)計數(shù)器;計數(shù)器; X=1: (2)二位異步減法計數(shù)器。)二位異步減法計數(shù)器。第51頁/共119頁第五十一頁,共119頁。用用DFF構(gòu)成的異步可逆計數(shù)器:構(gòu)成的異步可逆計數(shù)器: X=0: (1)二位)二位(r wi)異步二進制減法計數(shù)異步二進制減法計數(shù)器;器; X=1: (2)二位)二位(r wi)異步加法計數(shù)器。異步加法計數(shù)器。第52頁/共119頁第五十二頁,共119頁。第六章第六章 復習題復習題1、填空題和選擇題、填空題和選擇題 (1)通過級聯(lián)方法,把兩片)通過級聯(lián)方法,把兩片4位二進制計數(shù)器位二進制計數(shù)器7416l連接成為連接成為8位二進制計數(shù)

28、器后,其最大模值是位二進制計數(shù)器后,其最大模值是 。(2)對)對MSI計數(shù)器,若計數(shù)器,若 ,無論,無論CP信號處于何狀態(tài),計數(shù)器立即清零,該清零方式稱為信號處于何狀態(tài),計數(shù)器立即清零,該清零方式稱為(chn wi) ;MSI計數(shù)器計數(shù)器74163的清零方式為的清零方式為 。(3)分析時序電路時所列的四組方程包括時鐘方程、)分析時序電路時所列的四組方程包括時鐘方程、 、 及電路輸出方程。及電路輸出方程。(4)設(shè)計模為)設(shè)計模為12的二進制計數(shù)器,如使用的二進制計數(shù)器,如使用74163利用利用CR端以復端以復0法則其反饋態(tài)法則其反饋態(tài)Q3Q2Q1Q0為為 ,如使用,如使用74161利用利用LD端

29、以置最小數(shù)法設(shè)計,則所置數(shù)為(端以置最小數(shù)法設(shè)計,則所置數(shù)為( )2 。 (5)74LS161,74LS160和和74LS163均為常用的加法計數(shù)器。與均為常用的加法計數(shù)器。與74LS161之功能相比,不同之處在于之功能相比,不同之處在于74LS160為為 ,74LS163為為 。0CR256異步清零異步清零(qn ln) 同步同步(tngb)清零清零 激勵方程激勵方程 次態(tài)方程次態(tài)方程 1011 0100 模十計數(shù)器模十計數(shù)器 同步清零同步清零 第53頁/共119頁第五十三頁,共119頁。(6)若將一片模值為)若將一片模值為10的的74160芯片和一片模值為芯片和一片模值為16的的74161

30、芯片同步級聯(lián)芯片同步級聯(lián),則級聯(lián)后的模值為,則級聯(lián)后的模值為 。(7)由)由3個個JK觸發(fā)器構(gòu)成的觸發(fā)器構(gòu)成的3位二進制同步加法計數(shù)器的基本結(jié)構(gòu)是位二進制同步加法計數(shù)器的基本結(jié)構(gòu)是:CP1=CP2=CP3=CP;各級觸發(fā)器均接為各級觸發(fā)器均接為 , 且且T1= ,T2= ,T3= , Z= 。(8)一個)一個10位的二進制數(shù)最大可表示的十進制數(shù)是位的二進制數(shù)最大可表示的十進制數(shù)是 。(9)兩片兩片74160組成的電路如圖組成的電路如圖1所示,計數(shù)器是采用了所示,計數(shù)器是采用了 (置數(shù)法、復(置數(shù)法、復0法),級聯(lián)的方式是法),級聯(lián)的方式是 級聯(lián),實現(xiàn)的模長為級聯(lián),實現(xiàn)的模長為 ,74160(1

31、)、74160(2)的反饋狀態(tài)的反饋狀態(tài)(zhungti)分別為(分別為( )2和(和( )2 。 160 TFF 1 Q1 Q1Q2 Q1Q2Q3 1023 復復0法法 同步(tngb) 420010 0100 第54頁/共119頁第五十四頁,共119頁。2 2、 試用試用(shyng)74161(shyng)74161用復用復0 0法實現(xiàn)法實現(xiàn)M=12M=12的計數(shù)器。的計數(shù)器。解:解:7416174161為異步復為異步復0 0方式,起跳狀態(tài)方式,起跳狀態(tài)(zhungti)(zhungti)為為S12S12,即:,即:(1100)2(1100)2。電路圖如下所示:。電路圖如下所示:第55頁

32、/共119頁第五十五頁,共119頁。考慮可靠考慮可靠(kko)(kko)清零,電路圖如下所示:清零,電路圖如下所示:第56頁/共119頁第五十六頁,共119頁。3 3、 試用試用(shyng)74163(shyng)74163用復用復0 0法設(shè)計法設(shè)計M=12M=12的計數(shù)的計數(shù)器。器。解:解:7416374163為同步復為同步復0 0方式,起跳方式,起跳(qtio)(qtio)狀態(tài)狀態(tài)為為S11S11, 即:即:(1011)2(1011)2。電路圖如下所示:。電路圖如下所示:第57頁/共119頁第五十七頁,共119頁。4、 試用試用74161,用預置用預置(y zh)“0”法設(shè)計法設(shè)計M=6

33、的計數(shù)器。的計數(shù)器。解:解: 74161為同步置數(shù)方式,反饋狀態(tài)為:為同步置數(shù)方式,反饋狀態(tài)為: M 1=6 1= 5 =(0101)2;LD=Q2 Q0第58頁/共119頁第五十八頁,共119頁。1)N=N1 N22)兩片)兩片74160的的P T恒為恒為1,都處于,都處于(chy)計數(shù)狀態(tài)計數(shù)狀態(tài)。0000 0000 74160(2) 74160(1) 0000 0001 0000 1001 0001 0000 1001 1001 74160(2) 74160(1) 0001 0001 5、 異步級聯(lián)異步級聯(lián)第59頁/共119頁第五十九頁,共119頁。6、同步、同步(tngb)級聯(lián)級聯(lián)1)

34、M=100,CP1= CP2=CP,P=T=1;(;(1片)片)2)QCC(1)=P(2)=T(2);當?shù)谑畟€);當?shù)谑畟€CP到到達達(dod)后,后,1片為片為 Q3 Q2 Q1 Q0=0000 , 2片為片為 Q3 Q2 Q1 Q0=0001。第60頁/共119頁第六十頁,共119頁。7 7、 試用試用(shyng)(shyng)兩片兩片7416074160接成接成M=29M=29的計數(shù)器。的計數(shù)器。解法解法1 1:采用:采用(ciyng)(ciyng)整體預置整體預置0 0法,如圖法,如圖6.5.226.5.22所示。所示。Q80 Q40 Q20Q10 Q8Q4Q2Q1 0 0 1 0

35、1 0 0 0強調(diào):采用整體預置強調(diào):采用整體預置0法,必須接成同步的形式,千萬法,必須接成同步的形式,千萬(qinwn)不可接成異步形式。不可接成異步形式。第61頁/共119頁第六十一頁,共119頁。第62頁/共119頁第六十二頁,共119頁。第63頁/共119頁第六十三頁,共119頁。8、用兩片、用兩片74161設(shè)計設(shè)計(shj)一個一個M=56的計數(shù)器。的計數(shù)器。解:方法一:用預置解:方法一:用預置(y zh)“0”法,法,M=48+8=56即:狀態(tài):即:狀態(tài):0000 0000 0011 0111強調(diào):用整體預置強調(diào):用整體預置“0”“0”法時,要注意計數(shù)器一定要接成同步形式法時,要注

36、意計數(shù)器一定要接成同步形式(xngsh)(xngsh),千萬不能接成異步形式,千萬不能接成異步形式(xngsh)(xngsh)。第64頁/共119頁第六十四頁,共119頁。9 9、試用整體、試用整體(zhngt)(zhngt)預置零法在圖預置零法在圖5 5增加適當?shù)倪B線增加適當?shù)倪B線, ,構(gòu)成同步構(gòu)成同步二十四進制計數(shù)器,(注:圖中與非門的輸入端數(shù)視需要而定)二十四進制計數(shù)器,(注:圖中與非門的輸入端數(shù)視需要而定)。解解: 74161異步清零異步清零,同步置數(shù),采用置零法實現(xiàn)。同步置數(shù),采用置零法實現(xiàn)。 (24)10=(00011000)2 ,計數(shù)計數(shù)(j sh)狀態(tài)狀態(tài):0000000000

37、010111,反饋函數(shù)按反饋函數(shù)按(00010111)2寫。寫。第65頁/共119頁第六十五頁,共119頁。第66頁/共119頁第六十六頁,共119頁。10、分析圖所示計數(shù)器電路、分析圖所示計數(shù)器電路(dinl),說明是模長為多少的計數(shù)器,并列出狀態(tài)轉(zhuǎn)移表。,說明是模長為多少的計數(shù)器,并列出狀態(tài)轉(zhuǎn)移表。當當M=0時,預置時,預置(y zh)數(shù)為數(shù)為(0010)2,則是,則是8進制計數(shù)器;進制計數(shù)器;當當M=1時,預置時,預置(y zh)數(shù)為數(shù)為(0100)2,則為,則為6進制計數(shù)器。進制計數(shù)器。第67頁/共119頁第六十七頁,共119頁。11、將、將3改為設(shè)計題:改為設(shè)計題: 試用一片試用一片

38、(y pin)74161和一個和一個開關(guān)設(shè)計計數(shù)器,當開關(guān)設(shè)計計數(shù)器,當K=0時,計數(shù)器時,計數(shù)器Q3Q2Q1Q0為為00101001;當;當K=1時,計數(shù)器時,計數(shù)器Q3Q2Q1Q0為為01001001。請畫出電原理圖。請畫出電原理圖。 解:解: 當當K=0時,預置數(shù)為時,預置數(shù)為(0010)2,則是,則是8進制計數(shù)器;進制計數(shù)器;當當K=1時,預置數(shù)為時,預置數(shù)為(0100)2,則為,則為6進制計數(shù)器。進制計數(shù)器。第68頁/共119頁第六十八頁,共119頁。12、 判斷判斷(pndun)下圖所示電路是幾進制計數(shù)器下圖所示電路是幾進制計數(shù)器? M=365M=512+256+64+32+4+1

39、 =86974160是模十計數(shù)器是模十計數(shù)器,電路電路(dinl)為同步級聯(lián)并采用置為同步級聯(lián)并采用置”0”法法,則則M-1=36474161是是M=16計數(shù)器計數(shù)器,電路電路(dinl)為同步級聯(lián)并采用置為同步級聯(lián)并采用置”0”法實現(xiàn)法實現(xiàn),則則M-1=001101100100第69頁/共119頁第六十九頁,共119頁。13、試分析圖所示電路、試分析圖所示電路(dinl)的分頻比的分頻比(即即Y與與CP的分頻比的分頻比)。Y Y與與CPCP的分頻的分頻(fn pn)(fn pn)比為比為1 1:240 240 7416174161是是M=16M=16計數(shù)器計數(shù)器, ,電路為同步電路為同步(t

40、ngb)(tngb)級聯(lián)并采用置級聯(lián)并采用置”0”0”法法, ,則則M-1=01110111M-1=01110111。M=64+32+16+4+2+1+1=120,M=64+32+16+4+2+1+1=120,則則Y=120Y=1202=2402=240。11第70頁/共119頁第七十頁,共119頁。14、用一片、用一片(y pin)74194和若干與非門設(shè)計一和若干與非門設(shè)計一個產(chǎn)生序列碼為個產(chǎn)生序列碼為110100, 且能自啟動的序列信且能自啟動的序列信號發(fā)生器。要求:導出號發(fā)生器。要求:導出DSL的表達式并畫出電路的表達式并畫出電路。解:解:110100,110100第71頁/共119頁

41、第七十一頁,共119頁。Q1 Q2 Q3 DSL 1 1 0 1 1 0 1 0 0 1 0 0 1 0 0 1 0 0 1 1 0 1 1 0檢查檢查(jinch)自啟動:自啟動:000 001 ,111 110 電路電路(dinl)具有自具有自啟動性啟動性110100,110100注意注意:考慮電路具有自啟動性時,考慮電路具有自啟動性時,000和和111這兩這兩個個(lin )特殊格的圈化值得關(guān)注特殊格的圈化值得關(guān)注,即即:000要圈要圈畫畫,111不能圈畫。不能圈畫。第72頁/共119頁第七十二頁,共119頁。電路圖電路圖第73頁/共119頁第七十三頁,共119頁。第74頁/共119頁第

42、七十四頁,共119頁。15、試用、試用74194及及74151設(shè)計設(shè)計(shj)產(chǎn)生序列產(chǎn)生序列 11100010011010,要求電路具有自啟動性。要求電路具有自啟動性。解:解:11100010011010,111000 降去降去Q3 :第75頁/共119頁第七十五頁,共119頁。注意注意(zh y):要使電路具有要使電路具有自啟動性,自啟動性,0000一定要取一定要取“1”,才能使才能使00000001。1111一定要取一定要取“0”,才能使才能使11111110。第76頁/共119頁第七十六頁,共119頁。第77頁/共119頁第七十七頁,共119頁。第八章第八章 復習題復習題一、概念一、

43、概念(ginin)及其應(yīng)用及其應(yīng)用 傳感傳感 器器A/D計算計算 機機D/A模擬模擬 控制控制 被測被控對象被測被控對象圖圖8.0.1典型的數(shù)字控制系統(tǒng)框圖典型的數(shù)字控制系統(tǒng)框圖二、主要二、主要(zhyo)技術(shù)指標技術(shù)指標 1.精度:用分辨率、轉(zhuǎn)換精度:用分辨率、轉(zhuǎn)換(zhunhun)誤差表示誤差表示 2.速度:用轉(zhuǎn)換時間、轉(zhuǎn)換速率表示速度:用轉(zhuǎn)換時間、轉(zhuǎn)換速率表示 能夠?qū)?shù)字量轉(zhuǎn)換為能夠?qū)?shù)字量轉(zhuǎn)換為模擬量的器件稱為數(shù)模擬量的器件稱為數(shù)模轉(zhuǎn)換器,簡稱模轉(zhuǎn)換器,簡稱D/A轉(zhuǎn)換器或轉(zhuǎn)換器或DAC。能夠?qū)⒛M量轉(zhuǎn)換為能夠?qū)⒛M量轉(zhuǎn)換為數(shù)字量的器件稱為模數(shù)字量的器件稱為模數(shù)轉(zhuǎn)換器,簡稱數(shù)轉(zhuǎn)換器,簡稱

44、A/D轉(zhuǎn)轉(zhuǎn)換器或換器或ADC。第78頁/共119頁第七十八頁,共119頁。1.在在A/D轉(zhuǎn)換器中轉(zhuǎn)換器中,已知是量化單位已知是量化單位(dnwi),若采用若采用“四舍五入四舍五入”方法劃分量化電平方法劃分量化電平,則最大量化誤差為則最大量化誤差為_ 。A. 1/4 ; B.1/2 ; C.1 ; D. 2B2.若一個若一個(y )10位二進制位二進制D/A轉(zhuǎn)換器的滿刻度輸出電壓為轉(zhuǎn)換器的滿刻度輸出電壓為10.23V,當輸入為當輸入為(1100000010)2時時,輸出電壓為輸出電壓為_ V。A. 2.65 ; B.5.12 ; C.7.7 ; D. 8.58C解:解:D=512+256+2=7

45、70D=512+256+2=770u0:10.23=770:2u0:10.23=770:21010-1-1第79頁/共119頁第七十九頁,共119頁。4. 4. 已知已知4 4位倒位倒T T型型DACDAC,輸入數(shù)字,輸入數(shù)字(shz)(shz)量為量為11011101,uREF = - 8VuREF = - 8V,Rf=RRf=R,則輸出,則輸出模擬量模擬量uO=?uO=?解:解:3.已知一個已知一個(y )DAC電路有電路有4個并行數(shù)字輸入端個并行數(shù)字輸入端,則分辨率為則分辨率為_。第80頁/共119頁第八十頁,共119頁。5. 一個倒一個倒T網(wǎng)絡(luò)的網(wǎng)絡(luò)的10位位D/A轉(zhuǎn)換器的最小輸出電壓

46、轉(zhuǎn)換器的最小輸出電壓(diny)為為0.01V,則當輸入為,則當輸入為(1100000100)2時,對應(yīng)的時,對應(yīng)的輸出電壓輸出電壓(diny)為為_V。 A7.72 B8.56 C9.64 D10.25解:解:D=512+256+4=772D=512+256+4=772u0:0.01=772:1u0:0.01=772:1A6. 在轉(zhuǎn)換器中,已知是量化單位,若采用在轉(zhuǎn)換器中,已知是量化單位,若采用“舍尾舍尾”方法劃分量化電平方法劃分量化電平(din pn),則最大量化誤差為,則最大量化誤差為_ 。A1/4 B1/2 C1 D2C第81頁/共119頁第八十一頁,共119頁。5. 已知已知uOm=

47、5V,n=10,則,則6. 倒倒T型網(wǎng)絡(luò)型網(wǎng)絡(luò)DAC的的uOm=10V,試問需多少位代碼,才能,試問需多少位代碼,才能(cinng)使分辨率使分辨率R達到達到2mV。( Rf =R)解解 由題意由題意(t y)知:知:mVuRnOm512512103102R31021210n13n第82頁/共119頁第八十二頁,共119頁。8.已知一個已知一個(y )ADC為為4位位,則分辨率為則分辨率為_。9.9.已知一已知一ADCADC為為1010位,位,U UREFREF=5V=5V,則:,則:mVmVURnREF588. 42521010.ADC080910.ADC0809的分辨率為的分辨率為8 8位

48、,即該轉(zhuǎn)換的輸出位,即該轉(zhuǎn)換的輸出(shch)(shch)數(shù)據(jù)可以用數(shù)據(jù)可以用2828個二進制數(shù)進行量化,其分辨率為個二進制數(shù)進行量化,其分辨率為1LSB(1LSB(數(shù)字量的最小的單位數(shù)字量的最小的單位) )。用百分比表示,則其分辨率為:。用百分比表示,則其分辨率為:第83頁/共119頁第八十三頁,共119頁。第九章第九章 復習題復習題一、填空和選擇題一、填空和選擇題1、使用、使用PROM實現(xiàn)組合實現(xiàn)組合(zh)邏輯時,應(yīng)首先把邏輯函數(shù)變換成邏輯時,應(yīng)首先把邏輯函數(shù)變換成_,而使用,而使用PLA實現(xiàn)組合實現(xiàn)組合(zh)邏輯時,應(yīng)首先把邏輯函數(shù)變換成邏輯時,應(yīng)首先把邏輯函數(shù)變換成_。(。(A:最

49、小項表達式,:最小項表達式,B:最大項表達式,:最大項表達式,C:最簡與或式:最簡與或式 )2、存儲器容量的擴展、存儲器容量的擴展(kuzhn)有有_擴展擴展(kuzhn)和和_擴展擴展(kuzhn)兩種方法。如把兩種方法。如把1K字字4位容量的位容量的2114RAM擴展擴展(kuzhn)為為16K字字8位的位的RAM,則需,則需_片片2114和一個和一個_譯碼器。譯碼器。3、 若用若用ROM實現(xiàn)實現(xiàn)“將八位二進制數(shù)轉(zhuǎn)換成十進制數(shù)將八位二進制數(shù)轉(zhuǎn)換成十進制數(shù)(用用BCD碼表示碼表示)的轉(zhuǎn)換電路的轉(zhuǎn)換電路(dinl)” ,則,則ROM的容量至少應(yīng)為的容量至少應(yīng)為_。 28x 12=3072第84

50、頁/共119頁第八十四頁,共119頁。4、有一個、有一個(y )存儲器的容量為存儲器的容量為1024字字8位,則該存儲器共有位,則該存儲器共有_個基本存儲單元,共存有個基本存儲單元,共存有_字,每字有字,每字有_位,該存儲器共有位,該存儲器共有_個個2114。5、某、某RAM存儲器矩陣采用存儲器矩陣采用3232的形式,行地址的形式,行地址(dzh)譯碼器采用譯碼器采用5/32線譯碼器;列地址線譯碼器;列地址(dzh)譯碼器采用譯碼器采用3/8線譯碼器,則可知該線譯碼器,則可知該RAM有有_個存儲單元。該存儲矩陣共有個存儲單元。該存儲矩陣共有_個字,每個字有個字,每個字有_位,其列地址位,其列地

51、址(dzh)譯碼器的每根輸出線接存儲矩陣的譯碼器的每根輸出線接存儲矩陣的_列。列。6、存儲器的容量用、存儲器的容量用_和和_的乘積表示。構(gòu)成的乘積表示。構(gòu)成16K16位的位的RAM需要需要_片容量為片容量為1K4的的2114,這時應(yīng)有,這時應(yīng)有(yn yu)_條地址線,一次讀出操作選中條地址線,一次讀出操作選中_。第85頁/共119頁第八十五頁,共119頁。7、RAM在工作在工作(gngzu)時,可以按地址對指定單元時,可以按地址對指定單元_或或_數(shù)據(jù);而數(shù)據(jù);而ROM在工作在工作(gngzu)時,只能時,只能_指定單元的數(shù)據(jù)。(擦出、讀取、存放)指定單元的數(shù)據(jù)。(擦出、讀取、存放)8、一個、

52、一個RAM的容量為的容量為1024字字8位,則該位,則該RAM共有共有(n yu)_個基本存儲單元,工作時每次訪問個基本存儲單元,工作時每次訪問_個基本存儲單元,有個基本存儲單元,有_個地址端。個地址端。9、 只能只能(zh nn)讀出、不能寫入,但信息可永久保存的存儲器是讀出、不能寫入,但信息可永久保存的存儲器是_。 A 固定固定ROM BRAM CEPROM DDRAMA第86頁/共119頁第八十六頁,共119頁。10、 16K8RAM,其地址,其地址(dzh)線和數(shù)據(jù)線的數(shù)目分別為線和數(shù)據(jù)線的數(shù)目分別為_。 A8條地址條地址(dzh)線,線,8條數(shù)據(jù)線條數(shù)據(jù)線 B10條地址條地址(dzh

53、)線,線,4條數(shù)據(jù)線條數(shù)據(jù)線 C16條地址條地址(dzh)線,線,8條數(shù)據(jù)線條數(shù)據(jù)線 D14條地址條地址(dzh)線,線,8條數(shù)據(jù)線條數(shù)據(jù)線D11、 若用若用ROM實現(xiàn)實現(xiàn)“兩個兩個(lin )三位二進制數(shù)相乘的乘法器三位二進制數(shù)相乘的乘法器”,則,則ROM的容量至少應(yīng)為的容量至少應(yīng)為_。 26x6=384第87頁/共119頁第八十七頁,共119頁。二、用二、用ROM設(shè)計兩個一位二進制數(shù)設(shè)計兩個一位二進制數(shù)a和和b及進位輸入及進位輸入(shr)c的全加器,設(shè)本位和為的全加器,設(shè)本位和為S,進位輸出為進位輸出為CO。第88頁/共119頁第八十八頁,共119頁。三、由三、由EPROM構(gòu)成的電路如下

54、,試分析構(gòu)成的電路如下,試分析(fnx)電路,列出真值表,填寫功能。電路,列出真值表,填寫功能。1、X、Y、Z的真值表為:的真值表為:2、該電路、該電路(dinl)的邏輯功能是的邏輯功能是_第89頁/共119頁第八十九頁,共119頁。四、由四、由PROM和和DFF構(gòu)成的電路如圖所示,設(shè)構(gòu)成的電路如圖所示,設(shè)Q1Q2Q3的初態(tài)為的初態(tài)為000。1)試填寫)試填寫Q1Q2Q3的狀態(tài)轉(zhuǎn)移表。的狀態(tài)轉(zhuǎn)移表。2)試寫出序列)試寫出序列(xli)碼碼F碼型。碼型。3)試說明這是什么功能的電路。)試說明這是什么功能的電路。第90頁/共119頁第九十頁,共119頁。F=11011100,11011100,功能

55、功能(gngnng):M=8的的11011100序列碼發(fā)生器。序列碼發(fā)生器。第91頁/共119頁第九十一頁,共119頁。五、試用五、試用ROM實現(xiàn)實現(xiàn)(shxin)下列多輸出函數(shù)電路。下列多輸出函數(shù)電路。解:解:第92頁/共119頁第九十二頁,共119頁。第93頁/共119頁第九十三頁,共119頁。六、由六、由PROM和和DFF構(gòu)成的計數(shù)構(gòu)成的計數(shù)(j sh)型序列碼發(fā)生器如下,分析該電路型序列碼發(fā)生器如下,分析該電路后,試畫出該電路的全狀態(tài)轉(zhuǎn)移圖和產(chǎn)生的序列碼后,試畫出該電路的全狀態(tài)轉(zhuǎn)移圖和產(chǎn)生的序列碼F=?(設(shè)初態(tài)為?(設(shè)初態(tài)為Q3Q2Q1=000)序列序列(xli)碼碼F=第94頁/共1

56、19頁第九十四頁,共119頁。序列序列(xli)碼碼F=0000011第95頁/共119頁第九十五頁,共119頁。第十章第十章 復習題復習題一、填空一、填空(tinkng)1、使用、使用GAL16V8最多可設(shè)置最多可設(shè)置(shzh)_個輸入端,最多可設(shè)置個輸入端,最多可設(shè)置(shzh)_個輸出端。個輸出端。2、說明下表中所列、說明下表中所列5種器件種器件(qjin)的與、或陣列是固定結(jié)構(gòu)還是可編程結(jié)構(gòu)(在表內(nèi)對應(yīng)小格中打的與、或陣列是固定結(jié)構(gòu)還是可編程結(jié)構(gòu)(在表內(nèi)對應(yīng)小格中打“”)。)。第96頁/共119頁第九十六頁,共119頁。3、GAL16V8共有共有_個管腳,其中輸入個管腳,其中輸入(s

57、hr)端最多可有端最多可有_個,輸出端最多可有個,輸出端最多可有_個,其個,其OLMC在結(jié)構(gòu)控制字的作用下可以構(gòu)成在結(jié)構(gòu)控制字的作用下可以構(gòu)成_種不同的工作模式。種不同的工作模式。4、PAL和和GAL的相同之處是基本結(jié)構(gòu)都是的相同之處是基本結(jié)構(gòu)都是_陣列可編程,陣列可編程,_陣列固定。不同之處是陣列固定。不同之處是_(PAL,GAL)的輸出)的輸出(shch)結(jié)構(gòu)是固定的,而結(jié)構(gòu)是固定的,而_(PAL,GAL)的輸出)的輸出(shch)結(jié)構(gòu)可由用戶編程確定。結(jié)構(gòu)可由用戶編程確定。第97頁/共119頁第九十七頁,共119頁。5、 GAL16V8的與陣列的與陣列(zhn li)產(chǎn)生的乘積項最多包含

58、產(chǎn)生的乘積項最多包含_個變量。個變量。326、 GAL16V8器件在結(jié)構(gòu)上的特點器件在結(jié)構(gòu)上的特點(tdin)是:與陣列可編程、或陣列是:與陣列可編程、或陣列_。固定固定(gdng)7、 GAL16V8的與陣列總共可實現(xiàn)的與陣列總共可實現(xiàn)_個乘積項。個乘積項。64第98頁/共119頁第九十八頁,共119頁。8、用、用PLA器件器件(qjin)實現(xiàn)函數(shù)實現(xiàn)函數(shù) , )7 , 6 , 4 , 3(),(0121mAAAF。)7 , 4 , 3 , 2 , 0(),(0122mAAAF解解 :用:用PLA器件實現(xiàn),需器件實現(xiàn),需3個輸入個輸入(shr)端,端,2個輸出端。個輸出端。 用卡諾圖法用卡諾

59、圖法(t f)化簡,得出化簡,得出F1、F2的最簡與或式:的最簡與或式:01020121),(AAAAAAAF0112010122),(AAAAAAAAAF相應(yīng)的實現(xiàn)電路如圖相應(yīng)的實現(xiàn)電路如圖10.5.2所示。所示。第99頁/共119頁第九十九頁,共119頁。圖圖10.5.2 用用PLA實現(xiàn)實現(xiàn)(shxin)組合函數(shù)的設(shè)計組合函數(shù)的設(shè)計 &1第100頁/共119頁第一百頁,共119頁。9、試用、試用PLA實現(xiàn)實現(xiàn)(shxin)4位二進制碼到位二進制碼到Gray碼的碼的轉(zhuǎn)換。轉(zhuǎn)換。解:利用解:利用(lyng)卡諾圖化簡得最簡與或式:卡諾圖化簡得最簡與或式:0101012121232323

60、3AAAADAAAADAAAADAD 第101頁/共119頁第一百零一頁,共119頁。與與陣陣列列或或陣陣列列A3A2A1A0D3D2D1D001010121212323233AAAADAAAADAAAADAD 第102頁/共119頁第一百零二頁,共119頁。CP圖210.已知已知DFF及及PLA組成的電路如圖所示組成的電路如圖所示,作全狀態(tài)轉(zhuǎn)移作全狀態(tài)轉(zhuǎn)移(zhuny)圖圖,分析邏輯功能。分析邏輯功能。 第103頁/共119頁第一百零三頁,共119頁。第104頁/共119頁第一百零四頁,共119頁。第105頁/共119頁第一百零五頁,共119頁。10.1 PLD器件有哪幾種分類方法?按不同的方法劃分器件有哪幾種分

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論