數(shù)字電子技術(shù)基礎(chǔ)教學(xué)大綱_第1頁
數(shù)字電子技術(shù)基礎(chǔ)教學(xué)大綱_第2頁
數(shù)字電子技術(shù)基礎(chǔ)教學(xué)大綱_第3頁
數(shù)字電子技術(shù)基礎(chǔ)教學(xué)大綱_第4頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字電子技術(shù)基礎(chǔ)教學(xué)大綱(Digital Logic and System)適用專業(yè):通信、控制、計(jì)算機(jī)、電氣工程等電類專業(yè)課程類別:必修課課程總學(xué)時(shí):6470 學(xué)時(shí)先修課程:高等數(shù)學(xué)、電路分析、模擬電子電路1.課程性質(zhì)和任務(wù)本課程是大學(xué)本科通信、控制、計(jì)算機(jī)、電氣工程等電類專業(yè)必修課程,屬于技術(shù)基礎(chǔ)課,且為主干課程。其任務(wù)是使學(xué)生掌握數(shù)字電路與系統(tǒng)的工作原理和分析設(shè)計(jì)方法;學(xué)會(huì)使用標(biāo)準(zhǔn)的集成電路和高密度可編程邏輯器件,掌握數(shù)字系統(tǒng)的基本設(shè)計(jì)方法;為進(jìn)一步學(xué)習(xí)各種超大規(guī)模數(shù)字集成電路的系統(tǒng)設(shè)計(jì)打下基礎(chǔ)。2.課程內(nèi)容與要求第一章 數(shù)字邏輯基礎(chǔ)本章是數(shù)字電子技術(shù)的基礎(chǔ)。通過本章內(nèi)容的學(xué)掌握各種不同

2、進(jìn)制數(shù)與二進(jìn)制碼,邏輯代數(shù)的基本規(guī)律,并能熟練的運(yùn)用化簡(jiǎn)邏輯函數(shù)。本章知識(shí)點(diǎn):數(shù)字邏輯基礎(chǔ)概述(了解)數(shù)制與編碼 、邏輯代數(shù)基礎(chǔ)、邏輯函數(shù)的表示方法(掌握)邏輯函數(shù)的簡(jiǎn)化原理(掌握)第二章 集成邏輯門電路邏輯門電路是數(shù)字邏輯電路的基本單元電路。通過本章內(nèi)容的學(xué)MOS 集成邏輯門電路。理解晶體管 TTL 電路、射極耦合電路 ECL、集成注入邏輯電路、本章知識(shí)點(diǎn):晶體管 TTL 電路、射極耦合電路 ECL(理解)集成注入邏輯電路(了握)MOS 集成邏輯門電路(掌握)第三章 組合邏輯電路組合邏輯電路是兩大類重要邏輯電路之一,通過本章內(nèi)容的學(xué)與設(shè)計(jì)、通用邏輯模塊及其應(yīng)用、理解組合邏輯電路的競(jìng)爭(zhēng)與掌握組

3、合電路的分析。本章知識(shí)點(diǎn):組合電路的分析與設(shè)計(jì)(掌握)通用邏輯模塊及其應(yīng)用(掌握)組合邏輯電路的競(jìng)爭(zhēng)與(理解)第四章 觸發(fā)器時(shí)序邏輯電路是另一類重要邏輯電路,而觸發(fā)器是時(shí)序邏輯電路的基本單元電路,通過本章內(nèi)容的學(xué)理解觸發(fā)器的結(jié)構(gòu)、觸發(fā)器的工作原理、掌握觸發(fā)器的應(yīng)用。本章知識(shí)點(diǎn):觸發(fā)器的結(jié)構(gòu)(理解)觸發(fā)器的工作原理(理解)觸發(fā)器的應(yīng)用(掌握)第五章 時(shí)序邏輯電路通過本章內(nèi)容的學(xué)理解時(shí)序電路的基本概念、掌握同步時(shí)序電路的描述與分析、同步時(shí)序電路的設(shè)計(jì)、異步時(shí)序電路的分析、了解電平異步時(shí)序電路。本章知識(shí)點(diǎn):時(shí)序電路的基本概念(理解)同步時(shí)序電路的描述與分析、同步時(shí)序電路的設(shè)計(jì)(掌握)異步時(shí)序電路的分

4、析(掌握)電平異步時(shí)序電路(了解)第六章 常用中規(guī)模模塊及其應(yīng)用通過本章內(nèi)容的學(xué)掌握常用同步時(shí)序電路的分析與設(shè)計(jì)、異步計(jì)數(shù)器、中規(guī)模集成計(jì)數(shù)器和中規(guī)模移位寄存器設(shè)計(jì)。本章知識(shí)點(diǎn):常用同步時(shí)序電路的分析與設(shè)計(jì)(掌握)異步計(jì)數(shù)器、中規(guī)模集成計(jì)數(shù)器和中規(guī)模移位寄存器設(shè)計(jì)(掌握)第七章 可編程邏輯器件通過本章內(nèi)容的學(xué)理解可編程電路的基本單元、掌握只讀器 ROM 和可編程邏輯陣列 PLA、可編程陣列邏輯 PAL 和通用陣列邏輯 GAL、可擦除可編程邏輯器件 EPLD、現(xiàn)場(chǎng)可編程門陣列、隨機(jī)器 RAM 的應(yīng)用。本章知識(shí)點(diǎn):可編程電路的基本單元(理解)只讀器 ROM 和可編程邏輯陣列 PLA(掌握)可編程陣

5、列邏輯 PAL 和通用陣列邏輯 GAL(掌握)可擦除可編程邏輯器件 EPLD、現(xiàn)場(chǎng)可編程門陣列(理解)器 RAM 的應(yīng)用(掌握)隨機(jī)第八章 脈沖波形的產(chǎn)生與整形通過本章內(nèi)容的學(xué)理解單穩(wěn)態(tài)觸發(fā)器和多諧振蕩器的工作原理,理解雙穩(wěn)態(tài)單穩(wěn)態(tài)(多諧振蕩器)等幾種電路的內(nèi)在聯(lián)系,掌握脈沖電路的基本分析方法,掌握幾種集成電路的應(yīng)用。本章知識(shí)點(diǎn):脈沖電路的基本分析方法(掌握)掌握幾種集成電路的應(yīng)用(掌握)雙穩(wěn)態(tài)單穩(wěn)態(tài)(多諧振蕩器)等幾種電路的內(nèi)在聯(lián)系(理解)第九章 模數(shù)(A/D)和數(shù)模(D/A)轉(zhuǎn)換器理解各種 A/D、D/A 轉(zhuǎn)換器的基本原理和設(shè)計(jì)思路;掌握幾種集通過本章內(nèi)容的學(xué)成 A/D、D/A 轉(zhuǎn)換器的應(yīng)用;能夠估計(jì) A/D、D/A 轉(zhuǎn)換器的誤差。本章知識(shí)點(diǎn):各種 A/D、D/A 轉(zhuǎn)換器的基本原理(理解)幾種集成 A/D、D/A 轉(zhuǎn)換器的應(yīng)用(掌握)估計(jì) A/D、D/A 轉(zhuǎn)換器的誤差(掌握)第十章速硬件描述語言(VHDL 語言)通過本章內(nèi)容的學(xué)理解 VHDL 的基本概念、VHDL 的行為描述、VHDL 的結(jié)構(gòu)描述、掌握 VHDL 的綜合設(shè)計(jì)。本章知識(shí)點(diǎn):VHDL 的基本概念(理解)VHDL 的行為描述(理解)VHDL 的結(jié)構(gòu)描述(理解)VH

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論