實驗8集成邏輯門電路_第1頁
實驗8集成邏輯門電路_第2頁
實驗8集成邏輯門電路_第3頁
實驗8集成邏輯門電路_第4頁
實驗8集成邏輯門電路_第5頁
已閱讀5頁,還剩5頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

實驗8 集成邏輯門電路一、實驗?zāi)康?1、認識集成門電路74LS00、74LS86及其管腳排列。 2、熟悉門電路的邏輯功能及測試方法。 3、進一步熟悉常用儀器的使用方法。二、實驗設(shè)備 1示波器:SR-071A。 2 函數(shù)發(fā)生器:EM1643。 3 交流毫伏表:SX2172。 4數(shù)字萬用表。 5數(shù)字實驗箱 1、測與非門的邏輯功能 在實驗箱上找到74LS00,輸入高低電平,用萬用表測試輸出電壓并將測試結(jié)果填入表中。三、實驗內(nèi)容及步驟: 數(shù)字實驗箱面板圖 2用與非門組成其他的邏輯門電路(1)與門電路:(2)或門電路:(3)或非門電路: 3觀察異或門對脈沖的控制作用 (1)邏輯功能測試:在數(shù)字實驗箱上找到74LS86,按圖接好試驗電路,并將測試結(jié)果填入表中。0110001A輸 入1B 邏輯狀態(tài) 輸 出 異或門真值表(2)動態(tài)測試:將函數(shù)發(fā)生器調(diào)至TTL輸出、=1kHz,接入A輸入端。B端接1時,用示波器同時觀察A和L的波形。 B端接0時,觀察波形。 A B=1 L注意:1 、插接電路時,關(guān)掉電源。 2 、測量過程中注意“共地”。五、實驗報告 1畫出邏輯電路,整理實驗數(shù)據(jù),按要求填寫真值表。 2畫出異或門動態(tài)測試的波形圖,說明異或門對脈沖的控制作用。 六、思考題(寫在實驗報告中)1TTL和CMOS電路多余輸入端應(yīng)如何處理?2各門的輸出端是否可以

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論