FPGA的示波器圖文顯示系統(tǒng)的設計方案_第1頁
FPGA的示波器圖文顯示系統(tǒng)的設計方案_第2頁
FPGA的示波器圖文顯示系統(tǒng)的設計方案_第3頁
FPGA的示波器圖文顯示系統(tǒng)的設計方案_第4頁
全文預覽已結(jié)束

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、【W(wǎng)ord版本下載可任意編輯】 FPGA的示波器圖文顯示系統(tǒng)的設計方案 0 引言 FPGA(Field Programmable Gate Array),即現(xiàn)場可編程門陣列是大規(guī)模可編程邏輯器件,可以取代現(xiàn)行所有的全部微機接口芯片,實現(xiàn)微機系統(tǒng)中的存儲、地址譯碼等多種功能。利用 FPGA可以把多個微機系統(tǒng)的功能電路集成在一塊芯片上。應用FPGA設計功能電路時,可以讓人們的思路從傳統(tǒng)的以單片機或DSP芯片為的系統(tǒng)集成型轉(zhuǎn)向單一專用芯片型設計。傳統(tǒng)的示波器雖然功能齊全,但是體積大、重量重、成本高、等一系列問題使應用受到了限制。有鑒于此,便攜式數(shù)字存儲采集器就應運而生,它采用了LCD顯示、高速AD采

2、集與轉(zhuǎn)換、ASIC芯片等新技術,具有很強的實用性和巨大的市場潛力,也代表了當代電子測量儀器的一種發(fā)展趨勢,即向功能多、體積小、重量輕、使用方便的掌上型儀器發(fā)展。 1 系統(tǒng)總體設計讀寫 根據(jù)設計要求:在示波器上顯示2個以上字符或圖案,如顯示0-9十個數(shù)字及英文字符、圖象等,結(jié)合示波器顯示原理,設計電路如圖1所示。將要顯示的數(shù)字或符號開展取模,得到其二進制形式表示。將轉(zhuǎn)換好的數(shù)據(jù)送入FPGA內(nèi)部RAM存儲。 在設計上我們使用了XILINX的SPARTAN-3芯片,作為控制器,完成總的數(shù)控部分、鍵盤和和顯示接口部分的控制。采用八位(或者更高位)DA轉(zhuǎn)換,對FPGA芯片輸出二進制數(shù)字量開展數(shù)一模轉(zhuǎn)換,

3、在經(jīng)過高速運算放大器后得到其電壓量。分X,Y兩路輸出給示波器,根據(jù)示波器原理,在屏幕上打點顯示數(shù)字(或者圖形)。而Z通道作為另一路獨立通道,對顯示的數(shù)字亮度開展可控顯示。 2 系統(tǒng)硬件設計 2.1 總體控制模塊 基于本設計,系統(tǒng)控制模塊的部分是具有掩膜可編程門陣列的邏輯器件FPGA。 Spartan系列FPGA是Xilinx公司可編程邏輯產(chǎn)品中的高性價比產(chǎn)品的代表,而Spartan-系列FPGA是為那些需要大容量、低價格電子應用的用戶而設計的。本系統(tǒng)使用的是XILINX公司的XC3S200型號芯片,其技術參數(shù)如下: 4 320個邏輯單元; 系統(tǒng)門密度200 k個; CLB陣列24*20,共48

4、0個; 用戶IO173,差分IO76; 分布式RAM容量30 Kbit,Block RAM容量216Kbit; 嵌入式18x18乘法器支持高性能DSP應用; PCI和帶有LVDS的高速差分信號。 2.2 存儲單元模塊 由于FPGA基于CMOS SRAM工藝,不具備掉電保護功能,當無電源供電時,配置的數(shù)據(jù)丟失,芯片的功能也隨之丟失。因此,本設計采用FLASH存儲器在線重配置的方法。 2.3 外圍電路模塊 2.3.1 DA轉(zhuǎn)換 在DA選擇上,我們用的是美國半導體公司的 DAC0832,它具有8位并行、中速(建立時間1 us)、電流型、價格低廉等特點。它有單緩沖工作方式、雙緩沖工作方式兩種工作方式。

5、單緩沖工作方式時,一個存放器工作于直通狀態(tài),一個工作于受控鎖存器狀態(tài)。在不要求多相DA同時輸出時,可以采用單緩沖方式,此時只需寫操作,就開始轉(zhuǎn)換,可以提高DA的數(shù)據(jù)吞吐量。雙緩沖工作方式時,兩個存放器均工作于受控鎖存器狀態(tài)。當要求多個模擬量同時輸出時,可采用雙重緩沖方式。 它的技術參數(shù)為:建立時間1 us;8位并行;低功率損耗20 mW;支持電壓:5 V15 V。 2.3.2 運算放大 在DA轉(zhuǎn)換之后,我們得到的是電流信號,而需要輸入示波器的為電壓信號,因此運用運算放大器來開展轉(zhuǎn)換,同時將運放設計為可調(diào)形式,通過調(diào)節(jié)它便可以調(diào)節(jié)輸出電壓的大小,到達控制顯示幅值的目的。本設計采用LM741系列運

6、放,其技術指標加下: 3 系統(tǒng)軟件設計 基于VHDL語言的功能與靈活性,非依賴性和可移植性種種優(yōu)勢,本設計在FPGA編程上采用了VHDL語言實現(xiàn)。總體設計思路:采用50 MHz外部時鐘控制對FPGA內(nèi)部開展分頻控制,在分頻模塊的作用下得到設計所需要的時鐘信號。通過按鍵選通在ROM內(nèi)部選擇要顯示的模塊部分,開展X、 Y方向掃描,得到初步的數(shù)據(jù),同時外加Z方向掃描來控制所顯圖形的亮度。通過將所有的“1”存儲在一個ROM中作為緩存,到達消除零點的目的。將ROM中的數(shù)據(jù)轉(zhuǎn)移到RAM中,通過乒乓交換操作來開展模式轉(zhuǎn)換,通過外圍電路輸入示波器,實現(xiàn)顯示。總體流程圖: 4 結(jié)語 本文是基于FPGA的數(shù)字示波器圖文顯示系統(tǒng)的硬件軟件的設計思路和設計方案。此系統(tǒng)設計完

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論