數(shù)字電路試題五套(含標準)匯總_第1頁
數(shù)字電路試題五套(含標準)匯總_第2頁
數(shù)字電路試題五套(含標準)匯總_第3頁
數(shù)字電路試題五套(含標準)匯總_第4頁
數(shù)字電路試題五套(含標準)匯總_第5頁
已閱讀5頁,還剩18頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

數(shù)字電路試題五套(含標準答案)匯總數(shù)字電路試題五套(含標準答案)匯總數(shù)字電路試題五套(含標準答案)匯總《數(shù)字電子技術(shù)》試卷一一、填空(每空1分,共25分)1、(10110)2=()10=()16(28)10=()2=()16(56)10=()8421BCD2、最基本的門電路是:、、。3、有

N個變量組成的最小項有

個。4、基本

RS觸發(fā)器的特點方程為

_______

,

拘束條件是

__.5、若儲藏器的容量是

256×4RAM,該

RAM

___

儲藏單元,有

字,字長_____位,地址線

根。6、用

N位移位存放器組成的扭環(huán)形計數(shù)器的模是

________.7、若令

JK觸發(fā)器的

J=K=T

則組成的觸發(fā)器為

_______.8、以下列圖,

Y=

。9、以下列圖邏輯電路的輸出Y=。10、已知Y=ABBCACD,則Y=,Y/=。11、組合邏輯電路的特點是_________、___________;與組合邏輯電路對照,時序邏輯電路的輸出不不過取決于此刻的_______;還與電路有關(guān)。二、化簡(每題5分,共20分)1、公式法化簡(1)Y=ABCABCBCBCA(2)YABCABC2、用卡諾圖法化簡以下邏輯函數(shù)(1)YBCDBCACDABD(2)Ym(1,3,4,9,11,12,14,15)d(5,6,7,13)三、設(shè)以下各觸發(fā)器初始狀態(tài)為0,試畫出在CP作用下觸發(fā)器的輸出波形(10分)四、用74LS161四位二進制計數(shù)器實現(xiàn)十進制計數(shù)器(15分)PT

QAQBQCQD74LS161

CLDCPA

BC

D

CrCrQA、QB、QC、QD:數(shù)據(jù)輸出端;、B、C、D:數(shù)據(jù)輸入端;P、T:計數(shù)選通端;Cr

:異步復(fù)位端;CP:時鐘控制輸入端;LD

:同步并置數(shù)控制端;C:位輸出端;五、某汽車駕駛員培訓(xùn)班結(jié)業(yè)考試,有三名評判員,其中A為主評判員,評判時,依照少許遵從多數(shù)原則,但若主評判員認為合格也可以經(jīng)過。試用門實現(xiàn)此功能的邏輯電路。(15分)

B、C為副評判員,74LS138和與非六、試解析如圖電路的邏輯功能,設(shè)各觸發(fā)器的初始狀態(tài)為0(15分)《數(shù)字電子技術(shù)》試卷一參照答案一、填空(每空1分,共25分)1、(22)10、(16)16;(11100)2、(1C)16;(01010110)8421BCD。2、與、或、非。3、2N。n1n4、QSRQ5、1024、256、4位、8根。6、2N。7、T觸發(fā)器。8、Y=A+B。9、YABCD/10、Y(AB)(BC)(ACD);Y=(AB)(BC)(ACD)二、

化簡(每題

5分,共

20分)1、公式法:

Y

AC;Y

12、卡諾圖法:

Y

BC

BD

;Y

BD三、(本題

10分)四、(本題15分)反響置“0”法:五、(本題15分)解:依照設(shè)計要求,設(shè)輸入變量為A(主評判員)、B、C(副評判員)認為不合格;輸出變量為L=1經(jīng)過,L=0不經(jīng)過。

=1

時,認為合格;

A、B、C=0

時六、(本題15分)《數(shù)字電子技術(shù)》試卷二一、填空(每空1分,共20分)1、(1001101)=()=()=()16;2108(27)10=()8421BCD。2、客觀事物的最基本的邏輯關(guān)系有____邏輯____邏輯和_____邏輯三種。3、函數(shù)F1=AB+BC的反演式F1=;函數(shù)F2=A+BC的對偶式F2'=。4、51個“1”連續(xù)進行異或運算,其結(jié)果是。5、基本R-S觸發(fā)器的特點方程為_______;拘束條件是。6、依照邏輯功能的不同樣特點,數(shù)字電路可分為______________、_____________兩大類。7、J-K觸發(fā)器,當J=K=0時,觸發(fā)器處于_________狀態(tài);J=0、K=1時,觸發(fā)器狀態(tài)為________;K=0、J=1時,觸發(fā)器狀態(tài)為_________;J=K=1時,觸發(fā)器狀態(tài)__________。8、某中規(guī)模存放器內(nèi)有

3個觸發(fā)器,用它組成的扭環(huán)型計數(shù)器模長為

;組成最長模計數(shù)器模長為

。二、化簡(每題5分,共20分)1、用公式法化簡以下邏輯函數(shù)。1)F(AB)ABABAB2)F=AB+AD+BD+BCE2、用卡諾圖法化簡以下邏輯函數(shù)。1)Fm(0,2,3,4,8,10,11)2)Fm(0,1,4,9,12,)+d(2,3,6,10,11,14)三、設(shè)計一個三變量判偶電路,當輸入變量A,B,C中有偶數(shù)個1時,其輸出為1;否則輸出為0。并用3/8線譯碼器(74LS138)和合適門電路實現(xiàn)。(16分)四、以以下列圖所示保持擁塞D觸發(fā)器,設(shè)初態(tài)為0。依照CP脈沖及A輸入波形畫出Q波形。(8分)五、用74LS161組成六進制計數(shù)器,用兩種方法實現(xiàn),并畫出狀態(tài)圖。以下所示。(16分)

74LS161的功能表六、試解析以下列圖的邏輯電路,寫出電路的驅(qū)動方程、狀態(tài)方程、列出狀態(tài)變換真值表、畫出狀態(tài)變換圖,說明電路的邏輯功能。(20分)《數(shù)字電子技術(shù)》試卷二參照答案一、填空(每空1分,共20分)1、77,115,4D,00100111。2、與、或、非。3、(A+B)(B+C),A(B+C)。4、1。5、Qn+1=S+RQn,R+S=1(或RS=0)。6、組合邏輯電路,時序邏輯電路。7、保持,置“0”,置“1”,翻轉(zhuǎn)(或計數(shù))。8、6,7。二、化簡(每題5分,共20分)1、1)F=A+B

2)F=AD+B2、1)F=BD+BC+ACD

2)F=AB+BD+BD《數(shù)字電子技術(shù)》試卷三一、填空題(共19分,每空1分)1.按邏輯功能的不同樣特點,數(shù)字電路可分為和兩大類。2.在邏輯電路中,三極管平時工作在和狀態(tài)。3.(406)10=()8421BCD4.一位數(shù)值比較器的邏輯功能是對有、、

輸入的三個輸出端。

數(shù)據(jù)進行比較,它5.TTL集成JK觸發(fā)器正常工作時,其Rd和Sd端應(yīng)接電平。6.單穩(wěn)態(tài)觸發(fā)器有兩個工作狀態(tài)

,其中

是暫時的。7.一般ADC的變換過程由、、和4個步驟來完成。8.儲藏器的儲藏容量是指。某一儲藏器的地址線為14~A0,數(shù)據(jù)線為AD3~D0,其儲藏容量是。一、判斷題(共16分,每題2分)1.TTL或非門節(jié)余輸入端可以接高電平。()2.存放器屬于組合邏輯電路。()3.555準時器可以組成多諧振蕩器、單穩(wěn)態(tài)觸發(fā)器、施密特觸發(fā)器。()4.石英晶體振蕩器的振蕩頻率取決于石英晶體的固有頻率。()5.PLA的與陣列和或陣列均可編程。()6.八路數(shù)據(jù)分配器的地址輸入(選擇控制)端有8個。()7.關(guān)門電平UOFF是贊同的最大輸入高電平。()8.最常有的單片集成DAC屬于倒T型電阻網(wǎng)絡(luò)DAC。()三、選擇題(共16分,每題2分)1.失散的,不連續(xù)的信號,稱為()。A.模擬信號B.數(shù)字信號2.組合邏輯電路平時由()組合而成。A.門電路B.觸發(fā)器C.計數(shù)器3.8線—3線優(yōu)先編碼器的輸入為I0—I7,當優(yōu)先級別最高的I7有效時,其輸出210YYY的值是()。A.1114.十六路數(shù)據(jù)選擇器的地址輸入(選擇控制)端有()個。A.165.一位8421BCD碼譯碼器的數(shù)據(jù)輸入線與譯碼輸出線的組合是()。A.4:6B.1:10C.4:10D.2:46.常用的數(shù)字萬用表中的A/D變換器是()。A.逐次逼近型ADCB.雙積分ADCC.并聯(lián)比較型ADC7.ROM屬于()。A.組合邏輯電路B.時序邏輯電路8.有一個左移移位存放器,當起初置入1011后,其串行輸入固定接0,在4個移位脈沖CP作用下,四位數(shù)據(jù)的移位過程是()?!?000—0000四、綜合題(32分)1、對以下Z函數(shù)要求:(1)列出真值表;(2)用卡諾圖化簡;(3)畫出化簡后的邏輯圖。(9分)Z=ABABCABCBC=02、對以下門電路:(1)寫出門電路的名稱;(2)寫出它們的輸出。(8分)例:與門Y=ABA&&YA=1ABBYBYEN(a)(b)(c)C(a)uITGuO(b)(c)(d)C(d)3、解析以下電路是幾進制的計數(shù)器。(10分)4、555準時器的功能表以下,(1)簡單解析以下列圖電路的工作原理,(2)該555準時器組成什么電路,(3)畫出相應(yīng)的輸出波形。(5分)輸入RDTH(uI1)0×21<3VCC21<3VCC21>3VCCVCC84VCCRDDuI2TR5553uO6OUTTHVSSCO15μF

準時器功能表輸出TR(uI2)uOVTD狀態(tài)×低導(dǎo)通1<3VCC高截止1不變不變>3VCC1低導(dǎo)通>3VCCuIVCC313VCCt0uo0t五、設(shè)計題(17分)1、試用3線—8線譯碼器74LS138和門電路實現(xiàn)以下函數(shù)。(10分)Z(A、B、C)=AB+ACA2Y0Y1A1A0Y274LS138Y3STAY4STBY5STCY6Y72、74LS161是同步4位二進制加法計數(shù)器,其邏輯功能表以下,試解析以下電路是幾進制計數(shù)器,并畫出其狀態(tài)圖。(7分)74LS161邏輯功能表CRLDCTPCTTCPQ3Q2Q1Q00××××000010××D3D2D1D0110××Q3Q2Q1Q011×0×Q3Q2Q1Q01111加法計數(shù)Q3Q2Q1Q0&CO74LS161CPCPCRLDCTPCTTD3D2D1D0“1”“1”“1”《數(shù)字電子技術(shù)》試卷三答案一、填空題(共19分,每空1分)組合邏輯電路、時序邏輯電路1.飽和、截止2.

0100000001103.A和B兩個、YA>B、YA<B、4.高5.穩(wěn)態(tài)、暫穩(wěn)態(tài)、暫穩(wěn)態(tài)6.采樣、保持、量化、編碼

YA=B7.儲藏單元的總和、215×4二、判斷題(共16分,每題2分)1.×2.×3.√4.√5.√6.×7.×8.√三、選擇題(共16分,每題2分)1.B2.A3.C4.C5.C6.B7.A8.A四、綜合題1、解(1)真值表(2分)(2)卡諾圖化簡(3分)ABCZ000000110101ABC00011110011×100101×110111100111×111×(3)邏輯圖(表達式2分,邏輯圖2分)Z=ABABC=A⊕B+CA=1≥1BBC=0ZC2、解(a)異或門Y=ABAB=A⊕B(2分)(b)集電極開路與非門Y=A(c)三態(tài)門EN=0時,Y=AB;EN=1時,Y=高阻抗(2分)CMOS傳輸門C=1、C=0時,uO=uI(2分)3、解:J01,K01,J1Q0n,K1Q0nZQ1Q0(1分)Qn+1nKQn(CP)JQQ0n+1J0Q0nK0Q0n1Q0n1Q0nQ0n(CP)Q1n+1J1Q1nK1Q1nQ0nQ1nQ0nQ1n(CP)狀態(tài)表(3分)CPQ1nQ0nQ1n+1Q0n+1ZQ1Q0/Z00001000/010110001/1/02101101110/0311001

(2分)(2分)(2分)歸納上述解析結(jié)果可知,該時序電路為同步4進制加法計數(shù)器。(2分)4、uIVC31VCCt30uo0t五、設(shè)計題目1、解:Z(A、B、C)=AB+AC=AB(C+C)+AC(B+B)=ABC+ABC+ABC+ABC=m1+m3+m6+m7=m1m3m6m7(5分)AA2Y0Y1BA1(5分)CA0Y2&Y374LS138ZY4“1”STASTBY5STCY6Y72、(1)當74LS161從0000開始序次計數(shù)到1010時,與非門輸出“0”,清零信號到來,異步清零。1分)2)該電路組成同步十進制加法計數(shù)器。(2分)3)狀態(tài)圖(4分)1200103401000000000100111010510010110011000011101109876《數(shù)字電子技術(shù)》試卷四一、填空題:(15×2=30分)1.完成數(shù)制變換(101011111)2=()16=()8421BCD,(3B)16=()10=()8421BCD2.三種基本的邏輯運算關(guān)系是、、。3.Z=AB+AC的對偶式為。4.晶體三極管有三種工作狀態(tài):、、,在數(shù)字電路中三極管一般作為開關(guān)元件使用,即工作在和。5.儲藏8位二進制信息,要個觸發(fā)器。6.JK觸發(fā)器特點方程為。二、單項選擇題:(5×3=15分)1.以下各式中的四變量A、B、C、D的最小項是:。(A)ABCD(B)AB(C+D)(C)A+B+C+D(D)A+B+C+D2.Y=ABCDC的反函數(shù)為。(A)Y=(AB)CDC(B)Y=(AB)CDC(C)Y=(AB)CDC(D)Y=(AB)CDC3.四個邏輯變量的取值組合共有。(A)8(B)16(C)4(D)154.已知邏輯函數(shù)F(A,B)=AB+AB,是函數(shù)值為1的A,B取值組合是:。(A)00,11(B)01,00(C)01,10(D)01,11×8位RAM芯片,其數(shù)據(jù)線的個數(shù)是:。(D)211(A)11(B)8(C)14三、綜合題。(55分)1.用與非門實現(xiàn)邏輯函數(shù)

Z=AB+AC

(5分)2.判斷函數(shù)ZADABCABC可否會出現(xiàn)競爭冒險現(xiàn)象。(10分)3.用數(shù)據(jù)選擇器實現(xiàn)函數(shù)Z=F(A,B,C)=Σm(0,2,4,5,6,7)(10分)ZX2X1X0D0D1D2D3D4D5D6D7以下電路為幾進制計數(shù)器?畫出狀態(tài)變換圖。(12分)5.試解析圖示電路,寫出其驅(qū)動方程、輸出方程、狀態(tài)方程,畫出狀態(tài)變換表、狀態(tài)變換圖、說明其邏輯功能。(18分)《數(shù)字電子技術(shù)》試卷四答案一、填空題1.15F、1101010001,59、1011001與、或、非(A+B)(A+C)截止、放大、飽和,截止、飽和n+1=JQn+KQn二、選擇題AABCB三、綜合題1.A&BZ&C會出現(xiàn)競爭冒險。例:B=1,C=0,D=1;B=0,C=1,D=1等等3.ZX2X1X0D0D1D2D3D4D5D6D7"1"4.10進制計數(shù)器。從011011115.驅(qū)動方程:J1=K1=1nJ2=K2=Q1nnJ3=K3=Q2Q1輸出方程:C=QnQnQn321Qn1Qn狀態(tài)方程:11n1nnQQQ221Q3n1Q3nQ2nQ1nQ3nQ2nQ1n從000111同步8進制加法計數(shù)器,當計數(shù)到111狀態(tài)時C輸出1《數(shù)字電子技術(shù)》試卷五一、填空題(

20分)1.數(shù)字信號只有

兩種取值。2.十進制123的二進制數(shù)是;八進制數(shù)是;十六進制數(shù)是。3.設(shè)同或門的輸入信號為A和B,輸出函數(shù)為F。若令B=0,則F=若令B=1,則F=4.三態(tài)門的輸出有、、三種狀態(tài)。5.設(shè)JK觸發(fā)器的初步狀態(tài)Q=1若令J=1,K=0,則Qn1。若令J=1,K=1,則Qn1。6.BCD七段翻譯碼器輸入的是位碼,輸出有個。7.一個N進制計數(shù)器也可以稱為分頻器。8.有一個6位D/A變換器,設(shè)滿度輸出為6.3V,輸入數(shù)字量為110111,則輸出模擬電壓為。9.設(shè)ROM容量為256字×8位,則它應(yīng)設(shè)置地址線條,輸出線條。10.用256字×4位RAM,擴展容量為1024字×8位RAM,則需要片。二、選擇題(20分)1.失散的,不連續(xù)的信號,稱為()A、模擬信號B、數(shù)字信號2.組合邏輯電路平時由()組合而成。A、門電路B、觸發(fā)器C、計數(shù)器3.十六路數(shù)據(jù)選擇器的地址輸入(選擇控制)端有()個A、16B、2C、4D、84.一位8421BCD碼譯碼器的數(shù)據(jù)輸入線與譯碼輸出線的組合是()A、4:6B、1:10C、4:10D、2:45.能實現(xiàn)脈沖延時的電路是()A、多諧振蕩器B、單穩(wěn)態(tài)觸發(fā)器C、施密特觸發(fā)器6.8線—3線優(yōu)先編碼器的輸入為I0I7,當優(yōu)先級別最高的I7有效時,其輸出Y2Y1Y0的值是()A、111B、010C、000D、1017.JK觸發(fā)器在CP作用下,若狀態(tài)必定發(fā)生翻轉(zhuǎn),則應(yīng)使()A、J=K=0B、J=K=1C、J=O,K=18.有一個左移位存放器,當起初置入1011后,其串行固定接0,在4個移位脈沖CP作用下,四位數(shù)據(jù)的移位過程是()A、1011—0110—1100—1000—0000B、1011—0101—0010—0001—00009.有一位二進制數(shù)碼需要暫時存放起來,應(yīng)采納()A、觸發(fā)器B、2選1數(shù)據(jù)選擇器C、全加器10.EPROM是指()A、隨機讀寫儲藏器B、可編程邏輯陣列可編程只讀儲藏器D、可擦除可編程只讀儲藏器三、判斷題(10分)1n

n2、與非門可以用作反相器。()3、存放器是組合邏輯器件。()4、存放器要存放n位二進制數(shù)碼時,需要2n個觸發(fā)器。()5、3位二進制計數(shù)器可以組成模值為231的計數(shù)器。()6、十進制計數(shù)器最高位輸出的周期是輸入CP脈沖周期的10倍。()7、JK觸發(fā)器在CP作用下,若J=K=1,其狀態(tài)保持不變。()8、要對16個輸入信號進行編碼,最少需要4位二進制碼。()9、組合邏輯電路t時辰狀態(tài)和t-1時辰該電路的狀態(tài)有關(guān)。()10、一個容量為256×4位的RAM有4條數(shù)據(jù)線。()四、化簡邏輯函數(shù)(15分)1.用代數(shù)法化簡F=AC+ABC+BC+ABC2.用卡諾圖化簡,寫出與或式F(A、B、C、D)=Σm(0,1,4,7,8,19,13)+Σφ(2,5,8,12,15)五、綜合題(35分)1、用譯碼器實現(xiàn)函數(shù)Y(A,B,C)ABCABCABC。(15分)2、解析以下列圖所示的同步時序電路。要求:寫出驅(qū)動方程;列出狀態(tài)變換真值表;畫出狀態(tài)變換圖及工作波形圖。并描述電路的功能。(20分)《數(shù)字電子技術(shù)》試卷五答案一、填

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論