版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
數(shù)字邏輯組合邏輯電路數(shù)字邏輯組合邏輯電路1(優(yōu)選)數(shù)字邏輯組合邏輯電路(優(yōu)選)數(shù)字邏輯組合邏輯電路2根據(jù)電路集成度規(guī)模分類類別集成度應(yīng)用電路小規(guī)模集成電路(SSI)TTL系列(1~10)門/片MOS系列(10~100)元件/片通常為基本邏輯單元電路,如邏輯門電路,觸發(fā)器等。中規(guī)模集成電路(MSI)TTL系列(10~100)門/片MOS系列(100~1000)元件/片通常為邏輯功能部件,如譯碼器、編碼器、計(jì)數(shù)器等。大規(guī)模集成電路(LSI)TTL系列(100~1000)門/片MOS系列(1000~10000)元件/片通常為一個(gè)小的數(shù)字系統(tǒng)或子系統(tǒng),如CPU、存儲(chǔ)器等。超大規(guī)模集成電路(VLSI)TTL系列>1000門/片MOS系列>1萬(wàn)元件/片通??蓸?gòu)成一個(gè)完整的數(shù)字系統(tǒng),如單片微處理機(jī)。根據(jù)電路集成度規(guī)模分類類別集成度應(yīng)用電路小規(guī)模集成電路T3
1.邏輯電平在數(shù)字電路中,用邏輯電平來(lái)表示邏輯變量的邏輯狀態(tài)0和1。邏輯電平有高電平(H)和低電平(L)之分,高電平表示一種狀態(tài),而低電平則表示另一種不同的狀態(tài),它們表示的都是一定的電壓范圍,而不是一個(gè)固定不變的值。例如在TTL電路中,常常規(guī)定標(biāo)準(zhǔn)高電平VH=3.6V,標(biāo)準(zhǔn)低電平為VL=0.2V。圖3-1TTL邏輯電平的電壓范圍1.邏輯電平圖3-1TTL邏輯電平的電壓范圍42.正邏輯和負(fù)邏輯正邏輯和負(fù)邏輯是對(duì)邏輯1和邏輯0所表示的邏輯電平的一種約定。用高電平表示邏輯1,用低電平表示邏輯0,這是正邏輯;反之,如果用高電平表示邏輯0,用低電平表示邏輯1,就是負(fù)邏輯。2.正邏輯和負(fù)邏輯正邏輯和負(fù)邏輯是對(duì)邏輯1和邏輯0所表示的5 對(duì)于同一電路,可以采用正邏輯,也可以采用負(fù)邏輯。正邏輯和負(fù)邏輯的規(guī)定不涉及邏輯電路本身的結(jié)構(gòu)與性能好壞,但不同的規(guī)定可以使同一電路具有不同的邏輯功能。可以運(yùn)用反演規(guī)則實(shí)現(xiàn)正、負(fù)邏輯的相互轉(zhuǎn)換。一個(gè)正邏輯與門輸入為A、B,輸出,運(yùn)用反演規(guī)則有,即正邏輯與門等價(jià)于負(fù)邏輯或門。在本教材中,若無(wú)特殊說(shuō)明,約定按正邏輯討論問題,所有門電路的符號(hào)均按正邏輯表示。 對(duì)于同一電路,可以采用正邏輯,也可以采用負(fù)邏6 在數(shù)字電路中,經(jīng)常將半導(dǎo)體二極管、三極管和MOS管作為開關(guān)元件使用,它們?cè)陔娐分械墓ぷ鳡顟B(tài)有時(shí)導(dǎo)通,有時(shí)截止,并能在信號(hào)的控制下進(jìn)行兩種狀態(tài)的轉(zhuǎn)換。一個(gè)理想的開關(guān),接通時(shí)阻抗應(yīng)為零,斷開時(shí)阻抗應(yīng)為無(wú)窮大,而這兩種狀態(tài)之間的轉(zhuǎn)換應(yīng)該是瞬間完成的。但實(shí)際上這兩種狀態(tài)之間的轉(zhuǎn)換需要時(shí)間,轉(zhuǎn)換時(shí)間的長(zhǎng)短反映了該器件開關(guān)速度的快慢。 在數(shù)字電路中,經(jīng)常將半導(dǎo)體二極管、三極管和M71.半導(dǎo)體二極管的開關(guān)特性在數(shù)字電路中,二極管可以等效成一個(gè)單向?qū)щ姷拈_關(guān)。當(dāng)正極與負(fù)極之間的電壓差達(dá)到某個(gè)導(dǎo)通閾值(一般鍺管約0.1V,硅管約0.5V)后,二極管內(nèi)可以流過(guò)很大的電流,此為二極管的導(dǎo)通狀態(tài)。在導(dǎo)通狀態(tài)下二極管的電阻很小,幾乎可以等效為一個(gè)接通的開關(guān)。盡管在導(dǎo)通狀態(tài)下流過(guò)二極管的電流可以繼續(xù)增大,但是二極管兩端的電壓幾乎維持在導(dǎo)通閾值電壓附近不變(這是二極管的鉗位作用)。1.半導(dǎo)體二極管的開關(guān)特性在數(shù)字電路中8
當(dāng)二極管正極與負(fù)極之間的電壓差低于其導(dǎo)通閾值時(shí),二極管呈現(xiàn)很大的電阻,流過(guò)二極管的電流極小,此為二極管的截止?fàn)顟B(tài),可以等效為二極管兩端斷開。二極管由反向截止轉(zhuǎn)換為正向?qū)ㄋ璧臅r(shí)間,一般稱為開啟時(shí)間。因?yàn)槎O管正向?qū)〞r(shí)電阻很小,與二極管內(nèi)PN結(jié)等效電容并聯(lián)之后,電容作用不明顯,所以轉(zhuǎn)換時(shí)間很短,一般可以忽略不計(jì)。二極管由正向?qū)ㄞD(zhuǎn)換為反向截止所需的時(shí)間,一般稱為關(guān)斷時(shí)間。二極管反向截止時(shí)電阻很大,PN結(jié)等效電容作用明顯,充放電時(shí)間長(zhǎng),一般開關(guān)管的關(guān)斷時(shí)間大約是幾納秒。 當(dāng)二極管正極與負(fù)極之間的電壓差低于其導(dǎo)通閾值時(shí),9 利用二極管的單向?qū)щ婇_關(guān)特性,可以用它構(gòu)成邏輯門。圖3-3、3-4分別給出了二極管構(gòu)成的與門與或門的電路圖。
圖3-3二極管構(gòu)成的與門圖3-4二極管構(gòu)成的或門 利用二極管的單向?qū)щ婇_關(guān)特性,可以用它構(gòu)成邏102.半導(dǎo)體三極管的開關(guān)特性半導(dǎo)體三極管具有三個(gè)電極,如圖3-5(a)所示,分別是基極(b)、發(fā)射極(e)和集電極(c)。在數(shù)字電路中,半導(dǎo)體三極管總是工作在兩個(gè)開關(guān)狀態(tài):飽和導(dǎo)通狀態(tài)和截止?fàn)顟B(tài),應(yīng)該避免放大狀態(tài)的出現(xiàn)。 三極管進(jìn)入飽和導(dǎo)通狀態(tài)的條件就是基極與發(fā)射極之間的電壓差到達(dá)二極管的導(dǎo)通閾值(0.7V左右)。三極管進(jìn)入截止?fàn)顟B(tài)的條件是基極與發(fā)射極之間的二極管截止。2.半導(dǎo)體三極管的開關(guān)特性半導(dǎo)體三極管11 對(duì)于圖3-5(a)的電路,當(dāng)輸入電壓Vi為高電平,三極管進(jìn)入飽和導(dǎo)通,輸出為低電平(Vce近似為0)。 當(dāng)輸入電壓Vi為低電平時(shí),基極與發(fā)射極間二極管截止,此時(shí)三極管處于截止?fàn)顟B(tài),輸出為高電平(Vce接近為+5V)。三極管開關(guān)電路就是一個(gè)“非”門,又稱為反相器,其輸出的電壓特性如圖3-5(b)所示。 對(duì)于圖3-5(a)的電路,當(dāng)輸入電壓Vi為高12
1、TTL與非門電路組成圖3-6為TTL與非門典型電路,它由輸入級(jí)、中間級(jí)和輸出級(jí)三部分組成。
VT1是一個(gè)多發(fā)射極三極管,其等效電路如右下圖,在功能上可以粗略的等效為一個(gè)與門。中間級(jí)起放大作用,輸出級(jí)起反相作用。圖3-6TTL與非門 1、TTL與非門電路組成圖3-6TTL與非門138.管理考核迎賓的服務(wù)禮儀精致化的服務(wù)能夠貫徹到眼神和表情。眼神呆若木雞,服務(wù)就會(huì)顯得生硬。服務(wù)要整體表達(dá)出真情誠(chéng)意,眼神也要流露對(duì)顧客的感情,這樣才能令客戶感受深刻。眼神的表達(dá)要經(jīng)過(guò)系統(tǒng)訓(xùn)練,除了喜、怒、哀、樂這四種基本表情之外,還要表現(xiàn)出貼切、真誠(chéng)、熱忱、關(guān)注等感情,努力做到“眼睛會(huì)說(shuō)話”。8.4.2對(duì)內(nèi)報(bào)表的增加與廢止北京市場(chǎng)和上海市場(chǎng)冰柜設(shè)計(jì)師設(shè)計(jì)的產(chǎn)品具有差異性,也是為了適應(yīng)市場(chǎng)的不同需求。北京市場(chǎng)比較大氣,所以冰柜的設(shè)計(jì)簡(jiǎn)單、樸實(shí)大方,而上海市場(chǎng)由于人多擁擠以及個(gè)人的愛好不同,所以上海的冰柜比較細(xì)膩,有各種花邊,滿足上海市場(chǎng)的需求。⑵用戶對(duì)管理機(jī)構(gòu)及工作人員進(jìn)行廣泛監(jiān)督,形成多方面綜合監(jiān)督體系。手勢(shì)是會(huì)見客戶過(guò)程中的重要環(huán)節(jié)之一。初次見面的時(shí)候,服務(wù)人員應(yīng)主動(dòng)遞送名片,與顧客握手。介紹產(chǎn)品、陪同參觀的時(shí)候應(yīng)該用手勢(shì)引導(dǎo)顧客,指示方向,或者展示商品、介紹目錄以及引導(dǎo)座位等。2、要嚴(yán)格按照程序和要求推薦優(yōu)秀青年人才,層層建立優(yōu)秀青年人才檔案,實(shí)行動(dòng)態(tài)管理,不符合條件的人選,及時(shí)取消資格,條件成熟的及時(shí)向黨組織推薦,確保推薦人選的質(zhì)量;第四條推薦條件7.3做好壓力容器和消防器材的定期檢驗(yàn)工作,發(fā)現(xiàn)問題及時(shí)解決并向站長(zhǎng)匯報(bào)。(1)投標(biāo)人之間協(xié)商投標(biāo)報(bào)價(jià)等投標(biāo)文件的實(shí)質(zhì)性內(nèi)容;需要強(qiáng)調(diào)的是,要改變?nèi)绱舜笮偷臋C(jī)構(gòu),使之向現(xiàn)代化服務(wù)轉(zhuǎn)變并不是件容易的事情。人人都有慣性和惰性,要想改善公司服務(wù)的品質(zhì),使它符合現(xiàn)代化的顧客需求,在培訓(xùn)過(guò)程中就必須牢記最重要的原則,那就是改變慣性和惰性。2、TTL與非門電路工作原理當(dāng)輸入A、B為高電平時(shí),VT1工作在倒置狀態(tài)(發(fā)射極與集電極顛倒起來(lái)使用),其集電極為高電平,即VT2基極電位為高電平,則VT2由于基極電位很高而進(jìn)入飽和導(dǎo)通狀態(tài),此時(shí)VT2的集電極與發(fā)射極之間接近短路,VT2發(fā)射極由于鉗位作用維持在比其基極低0.7V的電位上。由于此電位就是VT5的基極電位,它仍然很高,導(dǎo)致VT5進(jìn)入飽和導(dǎo)通,所以輸出F點(diǎn)的電位接近0V,即輸出低電平。此時(shí)由于VT2飽和導(dǎo)通,VT4的基極與VT5的基極電位接近,但是由于VT4發(fā)射極串聯(lián)了二極管VD3,至少要達(dá)到兩個(gè)導(dǎo)通閾值(即1.4V)時(shí)才能導(dǎo)通,而VT5的基極電位由于鉗位作用維持在0.7V左右,故VT4截止。8.管理考核2、TTL與非門電路工作原理當(dāng)輸入A、14
當(dāng)兩個(gè)輸入中至少一個(gè)為低電平時(shí),VT1的基極通過(guò)電阻R1接在+5V上,VT1飽和導(dǎo)通,則VT2的基極電位為低電平,VT2進(jìn)入截止?fàn)顟B(tài)。此時(shí)VT2的集電極與發(fā)射極之間近似開路,導(dǎo)致流過(guò)R2、R3的電流近似為0,這樣在兩個(gè)電阻上幾乎沒有壓降,所以VT5的基極電位接近0V,導(dǎo)致VT5截止。而VT4基極通過(guò)R2接到+5V,導(dǎo)致VT4飽和導(dǎo)通。因?yàn)檩敵龆丝蛰d,流過(guò)VT4和VD3的僅是VT5的漏電流,其值很小,則輸出F點(diǎn)電位近似為+3.6V(5V-0.7V-0.7V=3.6V),輸出為高電平。 綜上所述,整個(gè)電路實(shí)現(xiàn)了“與非”關(guān)系,即。 當(dāng)兩個(gè)輸入中至少一個(gè)為低電平時(shí),VT1的基極通過(guò)電153、TTL邏輯門的外特性主要特征參數(shù): (1)標(biāo)稱邏輯電平 門電路的邏輯功能是通過(guò)指定低電平表示“0”、高電平表示“1”來(lái)實(shí)現(xiàn)的。這種表示邏輯值“0”和“1”的理想電平值稱為標(biāo)稱邏輯電平,其值分別為0V、5V。 (2)輸出高電平VOH與輸出低電平VOL
與非門至少有一個(gè)輸入端接低電平時(shí)的輸出電平稱為輸出高電平,記作VOH。VOH的典型值是3.6V,產(chǎn)品規(guī)范值為VOH≥2.4V,標(biāo)準(zhǔn)高電平VSH=2.4V。與非門輸入全為高電平時(shí)的輸出電平稱為輸出低電平,記作VOL。VOL的典型值是0.3V,產(chǎn)品規(guī)范值為VOL≤0.4V,標(biāo)準(zhǔn)低電平VSL=0.4V。3、TTL邏輯門的外特性主要特征參數(shù):16 (3)開門電平VON與關(guān)門電平VOFF
與非門在額定負(fù)載下輸出達(dá)到標(biāo)準(zhǔn)低電平VSL時(shí),允許輸入的高電平的最小值稱為開門電平VON。只有輸入電平大于VON,與非門才進(jìn)入開門狀態(tài),輸出低電平。即開門電平VON是為使與非門進(jìn)入開通狀態(tài)所需要輸入的最低電平。VON的典型值為1.5V,產(chǎn)品規(guī)范值為VON≤1.8V。當(dāng)輸入高電平受負(fù)向干擾而降低時(shí),只要不小于開門電平VON,輸出仍然保持低電平。所以開門電平愈小,表明電路抗負(fù)向干擾能力愈強(qiáng)。
(3)開門電平VON與關(guān)門電平VOFF17與非門輸出空載時(shí),使輸出電平達(dá)到標(biāo)準(zhǔn)高電平VSH的輸入電平稱為關(guān)門電平VOFF,它表示使與非門關(guān)斷所允許的最大輸入電平。VOFF
的典型值為1V,產(chǎn)品規(guī)范值VOFF≥0.8V。當(dāng)輸入低電平受正向干擾而增加時(shí),只要不大于關(guān)門電平VOFF,輸出仍能保持高電平。所以關(guān)門電平愈大,表明電路抗正向干擾能力愈強(qiáng)。(4)扇出系數(shù)NO
扇出系數(shù)是指一個(gè)與非門輸出端連接同類門的最多個(gè)數(shù),它表示與非門的帶負(fù)載能力。對(duì)TTL與非門,NO≥8。與非門輸出空載時(shí),使輸出電平達(dá)到標(biāo)準(zhǔn)高電18由于數(shù)字電路系統(tǒng)的需要,有時(shí)要將多個(gè)邏輯電路的輸出連接在一起,形成一個(gè)總線結(jié)構(gòu)。但前面所述的使用推拉輸出結(jié)構(gòu)的邏輯門無(wú)論出于開態(tài)還是關(guān)態(tài),輸出都呈現(xiàn)低阻抗,則在總線結(jié)構(gòu)下,當(dāng)兩個(gè)輸出電平不同時(shí),不僅無(wú)法確定此時(shí)的輸出邏輯電平,還會(huì)有一個(gè)很大的電流流過(guò)兩個(gè)門的輸出級(jí),造成負(fù)載電流過(guò)大而燒毀芯片。集電極開路輸出門(OC門)和三態(tài)輸出門(TS門)正好可以解決這個(gè)問題。由于數(shù)字電路系統(tǒng)的需要,有時(shí)要將多個(gè)邏輯191、集電極開路門集電極開路(OpenCollector)門,簡(jiǎn)稱OC門,是指這種門的輸出級(jí)為集電極開路結(jié)構(gòu)。OC門可以是與非門,也可以是與門、或門等完成各種邏輯功能的門。圖3-10分別給出了集電極開路與非門的電路結(jié)構(gòu)及其邏輯符號(hào)。1、集電極開路門集電極開路(OpenC20
OC與非門與普通與非門電路的差別僅在于三極管VT5的集電極是開路的,這就把一般TTL門電路的推拉式輸出級(jí)改為三極管集電極開路輸出。由于內(nèi)部并沒有集電極負(fù)載,使用時(shí)必須在電源和輸出端之間外接一個(gè)適當(dāng)?shù)纳侠?fù)載電阻RL,從而保證即使輸出低電平也不會(huì)因負(fù)載電流過(guò)大而燒毀芯片。下面給出了OC門的一些應(yīng)用。OC與非門與普通與非門電路的差別僅在于三極21
圖3-11OC門實(shí)現(xiàn)線與圖3-12OC門作電平轉(zhuǎn)換器
3-13OC門作驅(qū)動(dòng)器圖3-11OC門實(shí)現(xiàn)線與圖3-12222、三態(tài)輸出門(TS門)三態(tài)輸出門(Three-StateLogic),簡(jiǎn)稱TS門或三態(tài)門。三態(tài)門有三個(gè)輸出狀態(tài),除了高電平狀態(tài)和低電平狀態(tài)外,還有一個(gè)高阻抗輸出狀態(tài)。圖3-14為三態(tài)與非門的典型電路及邏輯符號(hào),它是在普通與非門的基礎(chǔ)上增加了控制端和控制電路(圖中虛框中)而構(gòu)成的。2、三態(tài)輸出門(TS門)三態(tài)輸出門(Th23圖3-14三態(tài)與非門電路和邏輯符號(hào)上面兩個(gè)電路的使能端工作電平相反:一個(gè)是高電平,一個(gè)是低電平,使能端符號(hào)不同。圖3-14三態(tài)與非門電路和邏輯符號(hào)上面兩個(gè)24 三態(tài)門的基本用途就是能夠?qū)崿F(xiàn)用一根導(dǎo)線輪流傳輸幾個(gè)不同的數(shù)據(jù)或控制信號(hào)。通常將接受多個(gè)門的輸出信號(hào)的線稱為總線。3-15三態(tài)門構(gòu)成的單向總線圖3-16三態(tài)門構(gòu)成的雙向總線 三態(tài)門的基本用途就是能夠?qū)崿F(xiàn)用一根導(dǎo)線輪流25如果您作為一家觀光飯店的經(jīng)理,為了向客人提供差異化的服務(wù),您將如何做?請(qǐng)簡(jiǎn)要闡述您的設(shè)想。37.確定中標(biāo)人(5)人員培訓(xùn)計(jì)劃及方案。2.2嚴(yán)格按國(guó)家相關(guān)規(guī)定組織新建壓力容器的驗(yàn)收和試運(yùn)行工作。壓力容器是一種特殊的設(shè)備,要保證容器的安全運(yùn)行,必須加強(qiáng)技術(shù)管理,建立必要的技術(shù)管理制度,并認(rèn)真組織貫徹執(zhí)行。(4)投標(biāo)文件中的設(shè)備、技術(shù)參數(shù)明顯不符合招標(biāo)文件的要求;①市場(chǎng)部核定各周邊縣區(qū)及市內(nèi)的周轉(zhuǎn)量。發(fā)貨嚴(yán)格按周轉(zhuǎn)量規(guī)定的數(shù)額進(jìn)行后,由倉(cāng)庫(kù)管理員,市場(chǎng)部共同控制,超周轉(zhuǎn)量堅(jiān)決不發(fā)貨。(2)不同投標(biāo)人委托同一單位或者個(gè)人辦理投標(biāo)事宜;6.2管道上的手動(dòng)閥門在開啟時(shí)要均勻用力,緩慢打開,以免對(duì)管道造成瞬間的高壓沖擊。作業(yè)員要有效地生產(chǎn)良品,必須按作業(yè)標(biāo)準(zhǔn)進(jìn)行。但是對(duì)作業(yè)員是否按設(shè)定之標(biāo)準(zhǔn)來(lái)進(jìn)行,其他人根本不了解,唯一的判定方法就是觀察儀表的指針是否在設(shè)定的條件刻度之內(nèi)。但如果儀表表面臟污或指針損壞,或測(cè)定用具胡亂擺放,此時(shí),作業(yè)員是否有效、正確執(zhí)行作業(yè),便有懷疑。通過(guò)5S活動(dòng)來(lái)管理儀表的應(yīng)有狀態(tài),即可消除此種疑慮,因?yàn)椴贿M(jìn)行正確的維持管理,是絕對(duì)不能執(zhí)行正確的作業(yè)。由此看來(lái),高難度的作業(yè),也必須從5S開始。(二)管理活動(dòng)的基礎(chǔ)
需要指出:三態(tài)門的輸出可以并接,形成總線,但它與OC門并接獲得線與邏輯是不同的,因這里總線輸出是按序進(jìn)行的。換句話說(shuō),三態(tài)門的使能信號(hào)需要編程,保證不會(huì)有兩個(gè)或兩個(gè)以上的三態(tài)門同時(shí)輸出信號(hào)。另外,由于三態(tài)門不需外接負(fù)載電阻,工作速度快,所以可以將多個(gè)三態(tài)門的輸出端并接。如果您作為一家觀光飯店的經(jīng)理,為了向客人提供差異化的服務(wù),您263.2組合邏輯電路的基本概念如果邏輯電路在任何時(shí)刻產(chǎn)生的穩(wěn)定輸出“0”或“1”僅僅取決于該時(shí)刻各個(gè)輸入端的取值組合,而與過(guò)去的輸入端取值無(wú)關(guān),則稱該電路是組合邏輯電路。圖3-17組合邏輯電路結(jié)構(gòu)組合邏輯電路由門電路構(gòu)成。組合邏輯電路中沒有反饋回路,A1,A2,…,An輸入的取值組合通過(guò)邏輯電路進(jìn)行邏輯運(yùn)算,在輸出端產(chǎn)生輸出值。3.2組合邏輯電路的基本概念如果邏輯電273.3組合邏輯電路的分析組合邏輯電路的分析是根據(jù)給定的組合邏輯電路,找出輸入值與輸出值之間的邏輯關(guān)系。也就是,當(dāng)輸入“0”或“1”確定以后,經(jīng)過(guò)邏輯電路運(yùn)算,它的輸出值是什么。當(dāng)輸入值“0”或“1”變化后,它的輸出值又是什么。因此,通過(guò)對(duì)組合邏輯電路的分析,能夠得到該組合邏輯電路的功能。3.3組合邏輯電路的分析組合邏輯電路的28
(1)根據(jù)組合邏輯電路圖,寫出輸出邏輯函數(shù)表達(dá)式
(2)化簡(jiǎn)輸出邏輯函數(shù)表達(dá)式
(3)列出輸出邏輯函數(shù)真值表
(4)邏輯功能評(píng)述(1)根據(jù)組合邏輯電路圖,寫出輸出邏輯函數(shù)表達(dá)式29例3-1分析圖3-18所示的組合邏輯電路,敘述它的邏輯功能。圖3-18例3-1的組合邏輯電路例3-1分析圖3-18所示的組合邏輯電路,敘述它的邏輯功30
解:第1步,寫出輸出邏輯函數(shù)表達(dá)式。該邏輯電路有3層,第三層的輸出為P1,第二層的輸出為P2、P3和P4,第一層為F。在這里是從第三層開始寫出表達(dá)式并且把它們代入到后面的第二層P2、P3、P4和第一層F中。各層的表達(dá)式如下:
P1= P2=AP1 P3=BP1 P4=CP1
F(A,B,C)==第2步,化簡(jiǎn)邏輯函數(shù)表達(dá)式
F(A,B,C)===ABC+ 解:第1步,寫出輸出邏輯函數(shù)表達(dá)式。該邏輯電路有3層,第三31第3步,列出組合邏輯電路的真值表,如表3-1所示。該邏輯函數(shù)有三個(gè)變量,A、B和C,共有23個(gè)輸入值的組合。把真值表中每一行的輸入值代入到F(A,B,C)=ABC+
中,計(jì)算出F的值,填入到真值表右邊的F中。表3-1例3-1的組合邏輯電路的真值表第3步,列出組合邏輯電路的真值表,如表3-1所示。該邏輯函數(shù)32第4步,邏輯功能評(píng)述。從表3-1中可以看出,圖3-18的組合邏輯電路輸入變量A、B和C的取值全為“0”或者全為“1”時(shí),邏輯電路輸出F的值為“1”。在輸入變量A、B和C的取值為其他組合時(shí),輸出F的值為“0”。也就是說(shuō),當(dāng)電路的輸入變量的取值相同時(shí),邏輯電路輸出為“1”;輸入變量的取值不相同時(shí),輸出為“0”。因此,該電路是判斷輸入值“0”或者“1”是否是一致的邏輯電路。第4步,邏輯功能評(píng)述。從表3-1中可以看出,圖3-1833例3-2分析圖3-19所示的組合邏輯電路,簡(jiǎn)述它的邏輯功能。圖3-19例3-2的組合邏輯電路例3-2分析圖3-19所示的組合邏輯電路,簡(jiǎn)述它的邏輯功能34第1步,寫出輸出邏輯函數(shù)表達(dá)式。
S=C
= 第2步,化簡(jiǎn)邏輯函數(shù)表達(dá)式。
S=
=
=
=
=
C=
=AB第1步,寫出輸出邏輯函數(shù)表達(dá)式。35第3步,列出組合邏輯電路的真值表,如表3-2所示。該函數(shù)有兩個(gè)變量A和B,共有22個(gè)輸入變量值的組合。把真值表中每一行的輸入值代入到S和C的邏輯函數(shù)中,計(jì)算出S和C的值填入到真值表右邊的S列和C列中。表3-2例3-2的組合邏輯電路真值表第3步,列出組合邏輯電路的真值表,如表3-2所示。該函數(shù)有36 第4步,邏輯功能評(píng)述。從表3-2中可以看出,若把A和B分別看作兩個(gè)二進(jìn)制數(shù)最低位的數(shù)符。輸出S是A和B兩個(gè)數(shù)值相加的“和”。輸出C是A和B兩個(gè)數(shù)值相加產(chǎn)生的“進(jìn)位”。具有這種邏輯功能的電路稱為半加器。 第4步,邏輯功能評(píng)述。從表3-2中可以看出,若把A和B分別373.4組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)計(jì)方法(1)根據(jù)電路邏輯功能的要求列出真值正確理解文字要求,確定組合邏輯電路需要多少個(gè)輸入端和輸出端是列出真值表的關(guān)鍵。(2)由真值表寫出邏輯函數(shù)表達(dá)式化簡(jiǎn)邏輯函數(shù),根據(jù)要求變換邏輯函數(shù)表達(dá)式。(3)畫出組合邏輯電路圖。3.4組合邏輯電路的設(shè)計(jì)組合邏輯電路的設(shè)計(jì)方法385.2統(tǒng)計(jì)方法的選定1、投標(biāo)人的法定代表人或其授權(quán)代理人按照招標(biāo)文件規(guī)定的時(shí)間和地點(diǎn)參加開標(biāo)儀式并簽到。第五條實(shí)施競(jìng)爭(zhēng)上崗,應(yīng)按照下列程序和方法進(jìn)行:16.2未征得買方同意,賣方不得改變?cè)谕稑?biāo)文件中提出的分包項(xiàng)目和建議的分包人。監(jiān)督機(jī)制是實(shí)現(xiàn)物業(yè)管理各項(xiàng)工作開展的必要外在約束條件,防止或糾正工作中出現(xiàn)的偏差。保證管理機(jī)構(gòu)及其工作人員依法辦事。A.產(chǎn)品功能令人滿意3、給排水系統(tǒng)管線分布、供配電線路、液化石油氣管線、自動(dòng)消防報(bào)警系統(tǒng)分布圖;④做藥店?duì)I業(yè)員的工作。【本講小結(jié)】35.2授予合同將考慮投標(biāo)人的財(cái)務(wù)、技術(shù)和生產(chǎn)能力,并基于投標(biāo)人按招標(biāo)文件規(guī)定提供的資格文件以及招標(biāo)人認(rèn)為必要的、合適的其它資料。23.2為方便開標(biāo)唱標(biāo),投標(biāo)人應(yīng)將開標(biāo)一覽表、優(yōu)惠聲明放在一起,單獨(dú)密封,并在信封上標(biāo)明“開標(biāo)一覽表”字樣。4.7熟悉緊急事故的搶險(xiǎn)方案和應(yīng)急措施,在發(fā)生意外情況時(shí),能組織實(shí)施。(2)貨物交貨或包裝的方法;例3-3用“與非”門設(shè)計(jì)一個(gè)多數(shù)表決邏輯電路,用以判斷A、B、C三個(gè)人中有兩個(gè)或兩個(gè)以上為“1”時(shí),外部輸出為1,否則輸出為0。 解:根據(jù)設(shè)計(jì)要求,A、B、C為邏輯電路的輸入變量。輸出變量F表示表決結(jié)果。約定輸入變量取值為“1”表示“贊同”,取值為“0”表示“反對(duì)”。輸出變量F為“1”表示表決“通過(guò)”。5.2統(tǒng)計(jì)方法的選定例3-3用“與非”門設(shè)計(jì)一39第1步,根據(jù)題意列出真值表(見表3-3)
表3-3例3-3的組合邏輯電路真值表第2步,根據(jù)真值表寫出表達(dá)式?;?jiǎn)邏輯函數(shù),并變換成“與非”表達(dá)式。從真值表中寫出F輸出函數(shù)表達(dá)式的方法是把F列中取值為“1”所對(duì)應(yīng)的最小項(xiàng)寫出來(lái),它們之間是“或”運(yùn)算。第1步,根據(jù)題意列出真值表(見表3-3)第2步,根據(jù)真值表寫40
F(A,B,C)=化簡(jiǎn)邏輯函數(shù),得到
F(A,B,C)=AB+AC+BC變換成“與非”表達(dá)式,即F(A,B,C)=
=第3步,畫出組合邏輯電路圖 F(A,B,C)=41例3-4設(shè)計(jì)一個(gè)組合邏輯電路,比較兩個(gè)三位二進(jìn)制數(shù)。如果兩個(gè)三位二進(jìn)制數(shù)相等時(shí),輸出為1,否則輸出為0。采用“異或”門組成邏輯電路。 解:根據(jù)該題的要求,假定一個(gè)三位二進(jìn)制數(shù)為A3A2A1,另一個(gè)為B3B2B1。用輸出變量F表示比較結(jié)果。如果比較結(jié)果“相等”,F(xiàn)為“1”,否則F為“0”。第1步,根據(jù)題意列出真值表。由于該題共有6個(gè)輸入邏輯變量,真值表左邊邏輯變量取值的組合個(gè)數(shù)共有26個(gè),數(shù)量比較多。在這里不使用真值表,而是根據(jù)比較這兩個(gè)三位二進(jìn)制數(shù)的邏輯關(guān)系,直接寫出邏輯表達(dá)式。方法是:如果這兩個(gè)三位二進(jìn)制數(shù)相等,則這兩個(gè)三位二進(jìn)制數(shù)每一位數(shù)值都相等。也就是說(shuō)A3=B3且A2=B2且A1=B1,即是A3、A2、A1與B3、B2、B1同時(shí)為“1”或同時(shí)為“0”。因而邏輯表達(dá)式可寫成:例3-4設(shè)計(jì)一個(gè)組合邏輯電路,比較兩個(gè)三位二進(jìn)制數(shù)。如果兩42 根據(jù)上述分析邏輯函數(shù)表達(dá)式為,F(xiàn)(A3,A2,A1,B3,B2,B1)=第2步,根據(jù)要求把邏輯表達(dá)式變換成“異或”表達(dá)式F(A3,A2,A1,B3,B2,B1)=第3步,畫出組合邏輯電路圖(見圖3-21)。 根據(jù)上述分析邏輯函數(shù)表達(dá)式為,43例3-5用“與非”門設(shè)計(jì)一位全加器。
解:在數(shù)字系統(tǒng)中,兩個(gè)二進(jìn)制數(shù)相加是指兩個(gè)二進(jìn)制數(shù)對(duì)應(yīng)位數(shù)符相加。設(shè)一個(gè)數(shù)符為Ai,另一個(gè)數(shù)符為Bi。完成兩個(gè)二進(jìn)制數(shù)對(duì)應(yīng)位的兩個(gè)數(shù)符相加的邏輯電路叫一位全加器。一位全加器一是能夠完成兩個(gè)數(shù)對(duì)應(yīng)位數(shù)符Ai和Bi相加,二是能夠接收來(lái)自低位Ai-1和Bi-1相加的進(jìn)位Ci-1,三是Ai和Bi相加產(chǎn)生本位和Si,四是能夠把Ai和Bi相加產(chǎn)生的進(jìn)位傳送到它的高一位,要有一個(gè)進(jìn)位位Ci。因此,一位全加器有三個(gè)輸入端Ai、Bi、Ci-1,兩個(gè)輸出端Si、Ci。一位全加器的邏輯符號(hào)如圖3-22所示。例3-5用“與非”門設(shè)計(jì)一位全加器。44圖3-22一位全加器的邏輯符號(hào)第1步,根據(jù)題意列出真值表(見表3-4)第2步,寫出邏輯函數(shù)表達(dá)式Si=
Ci=表3-4例3-5題的真值表表3-4例3-5題的真值表45 對(duì)邏輯函數(shù)表達(dá)式Si,Ci進(jìn)行變換,使用“與非”表達(dá)式,
Si=
=
=
下面使用例3-2中的表達(dá)式S=
。因此Si可寫為Si=== 對(duì)邏輯函數(shù)表達(dá)式Si,Ci進(jìn)行變換,使用“與非”表達(dá)式,46經(jīng)過(guò)變換,該表達(dá)式能夠滿足用“與非”門設(shè)計(jì)的要求。同時(shí)可以看到,Si的表達(dá)式與S的表達(dá)式在形式上是相同。S是一個(gè)半加器,由于Si的表達(dá)式同S的表達(dá)式形式上相同,因此Si的邏輯電路也是一個(gè)半加器,只是輸入變量是S和Ci-1。這樣可以在S的半加器電路上加一個(gè)S半加器,構(gòu)成Si的組合邏輯電路。Si的組合邏輯電路見圖3-23所示。下面對(duì)Ci表達(dá)式進(jìn)行變換,得到
Ci=
=
=
=經(jīng)過(guò)變換,該表達(dá)式能夠滿足用“與非”門設(shè)計(jì)的要求。同時(shí)可以看47
第3步,畫出組合邏輯電路圖。一位全加器的組合邏輯電路見圖3-23示。它的電路結(jié)構(gòu)由二個(gè)半加器組成。前面半加器的輸入端是Ai和Bi,后面半加器的輸入端是S和Ci-1。進(jìn)位Ci是兩個(gè)半加器產(chǎn)生的和的與運(yùn)算。一位全加器是代表性的組合邏輯電路之一,使用多個(gè)全加器,就能夠構(gòu)成運(yùn)算器,這些內(nèi)容在后面介紹。圖3-23例3-5的一位全加器電路圖 第3步,畫出組合邏輯電路圖。一位全加器的組合邏輯電路見圖348含有無(wú)關(guān)最小項(xiàng)的組合邏
輯電路的設(shè)計(jì)如果n個(gè)變量的邏輯函數(shù)F中包含若干個(gè)最小項(xiàng),那么其余的最小項(xiàng)包含在邏輯函數(shù)中。但是,在組合邏輯電路設(shè)計(jì)中,有時(shí)會(huì)出現(xiàn)一個(gè)邏輯函數(shù)中有的最小項(xiàng)既不在邏輯函數(shù)F中,也不在邏輯函數(shù)中,這些最小項(xiàng)稱為邏輯函數(shù)F的無(wú)關(guān)最小項(xiàng)。下面結(jié)合組合邏輯電路設(shè)計(jì),說(shuō)明無(wú)關(guān)最小項(xiàng)的產(chǎn)生原因,以及在組合邏輯電路設(shè)計(jì)中如何使用無(wú)關(guān)最小項(xiàng)。含有無(wú)關(guān)最小項(xiàng)的組合邏
輯電路的設(shè)計(jì)49例3-6設(shè)計(jì)一個(gè)組合邏輯電路以產(chǎn)生操作碼,當(dāng)按下“+”、“-”和“×”操作鍵時(shí),分別產(chǎn)生操作碼01、10和11,如圖3-24所示。圖3-24例3-6的邏輯電路框圖例3-6設(shè)計(jì)一個(gè)組合邏輯電路以產(chǎn)生操作碼,當(dāng)按下“+50
解:第1步,根據(jù)題意列出真值表。根據(jù)題意,3個(gè)操作鍵“+”,“-”和“×”是組合邏輯電路的輸入端,分別用A、B、C表示。當(dāng)按下鍵時(shí),輸入值為“1”,反之為“0”。輸出端產(chǎn)生操作碼是兩位二進(jìn)制數(shù)代碼,分別用F2和F1表示。真值表如表3-5所示。在真值表中第1行,A、B、C都是“0”,表示3個(gè)操作鍵“+”,“-”,和“×”都沒有按下。在真值表中第5行,A為“1”,表示“+”鍵按下,產(chǎn)生“01”操作碼。這時(shí)B為“0”同時(shí)C為“0”,表示“-”、“×”鍵沒有按下。在真值表中第4、6、7和8行,A、B和C變量中有兩個(gè)或者兩個(gè)以上同時(shí)為“1”是不可能發(fā)生的,即不可能發(fā)生兩個(gè)鍵同時(shí)按下去的情況。從組合邏輯電路來(lái)講,最小項(xiàng)m3,m5,m6和m7是這個(gè)組合邏輯電路輸入端不可能產(chǎn)生的最小項(xiàng)。它們是這個(gè)組合邏輯電路的4個(gè)無(wú)關(guān)最小項(xiàng)。 解:第1步,根據(jù)題意列出真值表。51 在真值表中,表示邏輯函數(shù)F2和F1中的無(wú)關(guān)最小項(xiàng),是在F2,F(xiàn)1兩列中分別填上“d”,表示d所對(duì)應(yīng)的這些最小項(xiàng)是這個(gè)組合邏輯電路的無(wú)關(guān)最小項(xiàng)。寫出邏輯函數(shù)表達(dá)式。既然m3,m5,m6和m7是該題中不可能產(chǎn)生的最小項(xiàng),則把這4個(gè)無(wú)關(guān)最小項(xiàng)添加到F2和F1中,將不影響F2和F1的邏輯值。表3-5例3-6的真值表 在真值表中,表示邏輯函數(shù)F2和F1中的無(wú)關(guān)最小項(xiàng),是在F252邏輯函數(shù)表達(dá)式如下,在d后面括號(hào)中的數(shù)字是無(wú)關(guān)最小項(xiàng)。F2(A,B,C)=∑m(1,2)+d(3,5,6,7)F1(A,B,C)=∑m(1,4)+d(3,5,6,7)第2步,化簡(jiǎn)邏輯函數(shù)F2和F1。a)F2的卡諾圖b)F1的卡諾圖
F2(A,B,C)=B+C
F1(A,B,C)=A+C邏輯函數(shù)表達(dá)式如下,在d后面括號(hào)中的數(shù)字是無(wú)關(guān)最小項(xiàng)。53從以上可以看出,在一個(gè)組合邏輯電路設(shè)計(jì)中,如果有無(wú)關(guān)最小項(xiàng)存在,可以把這些無(wú)關(guān)最小項(xiàng)添加到邏輯函數(shù)中,它不影響邏輯函數(shù)的邏輯值。在化簡(jiǎn)邏輯函數(shù)時(shí),如果填“d”的小方格與填“1”的小方格相鄰而且構(gòu)成2m個(gè)小方格,則把填“d”的小方格和填“1”的小方格一起作為一個(gè)卡諾圈進(jìn)行化簡(jiǎn)。 第3步,畫出組合邏輯電路圖(見圖3-26)。圖3-26例3-6的邏輯電路圖從以上可以看出,在一個(gè)組合邏輯電路設(shè)計(jì)54例3-7設(shè)計(jì)一個(gè)組合邏輯電路,將8421BCD碼轉(zhuǎn)換成余3BCD碼。 解:根據(jù)題意輸入是8421BCD碼,它的4個(gè)輸入端用B8、B4、B2和B1表示。輸出是余3碼,用A、B、C和D表示,電路的框圖如圖3-27所示。圖3-27例3-7的邏輯電路框圖例3-7設(shè)計(jì)一個(gè)組合邏輯電路,將8421BCD碼轉(zhuǎn)換成余55 第1步,根據(jù)題意列出真值表。在該題中,8421BCD碼有0000~1001十種輸入,另外1010~1111六種輸入是不可能發(fā)生的。因此m10~m15是該題中的無(wú)關(guān)最小項(xiàng)。根據(jù)題意列出的真值表如表3-6所示。表3-6例3-7的真值表 第1步,根據(jù)題意列出真值表。在該題中,8421BCD碼有56 第2步,寫出邏輯函數(shù)表達(dá)式
A(B8,B4,B2,B1)=∑m(5,6,7,8,9)+∑d(10,11,12,13,14,15)B(B8,B4,B2,B1)=∑m(1,2,3,4,9)+∑d(10,11,12,13,14,15)C(B8,B4,B2,B1)=∑m(0,3,4,7,8)+∑d(10,11,12,13,14,15)
D(B8,B4,B2,B1)=∑m(0,2,4,6,8)+∑d(10,11,12,13,14,15) 第2步,寫出邏輯函數(shù)表達(dá)式57化簡(jiǎn)邏輯函數(shù)A、B、C和D。
A=B8+B4B2+B4B1
B=
C=
D=
化簡(jiǎn)邏輯函數(shù)A、B、C和D。58 下面對(duì)化簡(jiǎn)以后的邏輯函數(shù)進(jìn)行變換。這里進(jìn)行邏輯函數(shù)變換的目的是使有些門電路可以公共使用,從而使邏輯電路中門電路的個(gè)數(shù)為最少。A=B8+B4B2+B4B1=
=
B(B8,B4,B2,B1)=
=
=
C(B8,B4,B2,B1)=
=
D(B8,B4,B2,B1)= 下面對(duì)化簡(jiǎn)以后的邏輯函數(shù)進(jìn)行變換。這里進(jìn)行邏輯函數(shù)變換的目59第3步,畫出組合邏輯電路圖(見圖3-29)。圖3-29例3-7的邏輯電路圖第3步,畫出組合邏輯電路圖(見圖3-29)。圖3-29例360組合邏輯電路設(shè)計(jì)得到的邏輯函數(shù)表達(dá)式中經(jīng)常會(huì)包含反變量。如果一個(gè)邏輯函數(shù)有n個(gè)變量,在表達(dá)式中每一個(gè)變量都存在反變量,則組合邏輯電路輸入端的個(gè)數(shù)就會(huì)多一倍。因此,把表達(dá)式中的反變量用原變量進(jìn)行替換,又不改變?cè)瓉?lái)邏輯函數(shù)的功能,是十分必要的。組合邏輯電路設(shè)計(jì)得到的邏輯函數(shù)表達(dá)式中經(jīng)61將邏輯函數(shù)中的反變量用原變量替換可以使用公理、定理和規(guī)則。例如
F(A,B,C,D)=
=如果邏輯函數(shù)是“積之和”表達(dá)式,對(duì)于邏輯表達(dá)式中含有反變量的單個(gè)與項(xiàng),例如與項(xiàng),其中的“AB”稱為“”的頭部因子,“”稱為“AB”的尾部因子。在該項(xiàng)中,尾部因子D是反變量。使單個(gè)與項(xiàng)中不含反變量的方法是把頭部因子中的變量插入到尾部因子中,使尾部因子不存在反變量。這樣可以變換為、和,項(xiàng)中不存在反變量。將邏輯函數(shù)中的反變量用原變量替換可以使用62假定門電路的延時(shí)時(shí)間為tpd。根據(jù)“與非”運(yùn)算,“與非”門的輸出端是由“1”變到“0”,再?gòu)摹?”變到“1”。由于門電路有延時(shí)時(shí)間tpd,故輸出值的變化滯后輸入值tpd時(shí)間,如圖3-30所示。圖3-30門電路的延時(shí)假定門電路的延時(shí)時(shí)間為tpd。根據(jù)“與非631.組合邏輯電路中的競(jìng)爭(zhēng)與險(xiǎn)象組合邏輯電路是由門電路組合而成的,在組合邏輯電路中每一層的門電路個(gè)數(shù)和類型都不會(huì)相同,這就會(huì)出現(xiàn)一個(gè)現(xiàn)象,那即是當(dāng)輸入信號(hào)經(jīng)過(guò)組合邏輯電路中間層門電路的邏輯運(yùn)算后,到達(dá)第Ki層門電路輸入端的時(shí)間不一致,這種現(xiàn)象稱為競(jìng)爭(zhēng)。 競(jìng)爭(zhēng)可能導(dǎo)致第Ki層的輸出端產(chǎn)生短暫的一個(gè)延時(shí)tpd或者幾個(gè)延時(shí)tpd的錯(cuò)誤輸出值,然后又回到正確的輸出值,這種現(xiàn)象稱為險(xiǎn)象。值得注意的是,并不是所有競(jìng)爭(zhēng)現(xiàn)象必然會(huì)產(chǎn)生險(xiǎn)象。也就是,組合邏輯電路雖然有競(jìng)爭(zhēng)現(xiàn)象產(chǎn)生,但是不會(huì)一定產(chǎn)生險(xiǎn)象。1.組合邏輯電路中的競(jìng)爭(zhēng)與險(xiǎn)象組合邏輯64必須強(qiáng)調(diào)的是險(xiǎn)象其一是由于競(jìng)爭(zhēng)現(xiàn)象存在,它屬于電路結(jié)構(gòu)的問題。其二是電路輸入發(fā)生變化的時(shí)候,例如一個(gè)輸入變量從“0”變到“1”,再?gòu)摹?”變到“0”,可能產(chǎn)生險(xiǎn)象。圖3-31的組合邏輯電路由三層門電路組成。設(shè)每個(gè)門的延時(shí)時(shí)間為tpd。假定輸入變量A和C的值始終為“1”。輸入變量B由“0”→“1”→“0”變化時(shí),輸出變量F有險(xiǎn)象存在。
圖3-31組合邏輯電路必須強(qiáng)調(diào)的是險(xiǎn)象其一是由于競(jìng)爭(zhēng)現(xiàn)象存在,65
圖3-32圖3-31組合邏輯電路的波形圖圖3-32中變量B的輸入值從“0”→“1”→“0”發(fā)生變化時(shí),在t1~t2、t4~t5期間有競(jìng)爭(zhēng),只有后者在t5~t6期間有險(xiǎn)象產(chǎn)生。 圖3-32圖3-31組合邏輯電路的波形圖圖3-32中662.險(xiǎn)象的分類靜態(tài)險(xiǎn)象是指在輸入發(fā)生變化而輸出不應(yīng)當(dāng)發(fā)生變化的情況下,產(chǎn)生短暫的錯(cuò)誤輸出,然后又回到正確輸出。動(dòng)態(tài)險(xiǎn)象是指在輸入發(fā)生變化而輸出也發(fā)生變化的情況下,產(chǎn)生短暫的錯(cuò)誤輸出,然后又回到正確的輸出。圖3-33靜態(tài)險(xiǎn)象和動(dòng)態(tài)險(xiǎn)象示意圖2.險(xiǎn)象的分類靜態(tài)險(xiǎn)象是指在輸入發(fā)生673.險(xiǎn)象的判斷
(1)邏輯代數(shù)法判別險(xiǎn)象當(dāng)某個(gè)邏輯函數(shù)在其某些變量的值確定后,如果邏輯函數(shù)呈現(xiàn)F(A)=或者F(A)=的形式,則可以判定該邏輯電路存在著險(xiǎn)象。
a)的波形圖b)的波形圖3.險(xiǎn)象的判斷 (1)邏輯代數(shù)法判別險(xiǎn)象a)68
(2)卡諾圖法判別險(xiǎn)象采用卡諾圖法判別險(xiǎn)象是觀察在卡諾圖中是否出現(xiàn)兩個(gè)卡諾圈“相切”情況,如果兩個(gè)卡諾圈有公共的邊,則該卡諾圖表示的該邏輯函數(shù)存在險(xiǎn)象。如圖3-35所示。該邏輯函數(shù)有兩個(gè)卡諾圈,這兩個(gè)卡諾圈相切,因此有險(xiǎn)象存在。圖3-35F=AB+BC的卡諾圖 (2)卡諾圖法判別險(xiǎn)象圖3-35F=AB+B694.險(xiǎn)象的消除
為了使一個(gè)電路可靠的工作,設(shè)計(jì)者應(yīng)當(dāng)設(shè)法消除或避免電路中可能出現(xiàn)的險(xiǎn)象。常用方法有:濾波法、脈沖選通法和增加冗余項(xiàng)法。
1)濾波法濾波法是在門電路的輸出端接上一個(gè)低通RC濾波電路(慣性延時(shí)環(huán)節(jié)),將尖峰脈沖的幅度削減至門電路的閾值電壓以下。圖3-36濾波法的電路結(jié)構(gòu)及效果4.險(xiǎn)象的消除 為了使一個(gè)電路可靠的工作,設(shè)702)脈沖選通法
對(duì)輸出波形從時(shí)間上加以選擇和控制,利用選通脈沖選擇輸出波形的穩(wěn)定部分,而有意避開可能出現(xiàn)的尖脈沖,以便獲得正確的輸出。&Z&&&ACG
2G
3G1BG
4P>2tpAP圖3-37脈沖選通法原理圖2)脈沖選通法&Z&&&ACG2G3G1BG4P>2t71
3)增加冗余項(xiàng)法
增加冗余項(xiàng)法,是通過(guò)在函數(shù)表達(dá)式中“加”上多余的“與”項(xiàng)或“乘”上多余的“或”項(xiàng),使原函數(shù)不再可能化成或的形式,從而將可能產(chǎn)生的險(xiǎn)象消除。冗余項(xiàng)的具體選擇方法可采用代數(shù)法或卡諾圖法。
(1)代數(shù)法例3.8用增加冗余項(xiàng)的方法消除圖3-38所示電路中可能產(chǎn)生的險(xiǎn)象。圖3-38例3.8電路原理圖 3)增加冗余項(xiàng)法圖3-38例3.8電路原理圖72
解圖3-38所示的電路對(duì)應(yīng)的函數(shù)表達(dá)式為:,BC=11時(shí),A的變化使電路可能產(chǎn)生“0”型險(xiǎn)象,若在表達(dá)式中包含“與”項(xiàng)BC,即可消除險(xiǎn)象。由邏輯代數(shù)公式(包含律)可知,所以BC是函數(shù)的一個(gè)冗余項(xiàng),將BC加入函數(shù)表達(dá)式中并不影響原函數(shù)的功能。 增加了冗余項(xiàng)BC后的邏輯電路圖如圖3-39所示。圖3-39例3.8增加冗余項(xiàng)后邏輯電路圖 解圖3-38所示的電路對(duì)應(yīng)的函數(shù)表達(dá)式為:圖3-3973(2)卡諾圖法我們知道,當(dāng)邏輯函數(shù)對(duì)應(yīng)的卡諾圖中存在相切的圈,而相切的兩個(gè)方格又沒有同時(shí)被另一個(gè)圈包含,則當(dāng)變量組合在相切方格之間變化時(shí),存在險(xiǎn)象。因此,通過(guò)增加由這兩個(gè)相切方格組成的圈,就可以消除險(xiǎn)象。例3.9某組合電路對(duì)應(yīng)的函數(shù)表達(dá)式為F(A,B,C,D)=,試用增加冗余項(xiàng)的方法消除該電路中可能產(chǎn)生的險(xiǎn)象。(2)卡諾圖法74 解首先,作出函數(shù)的卡諾圖。為了消除險(xiǎn)象,可在卡諾圖上增加兩個(gè)多余的卡諾圈,分別把最小項(xiàng)m5,m7和m9,m13圈起來(lái),如圖3-40中虛線所示。增加兩個(gè)冗余項(xiàng)后,函數(shù)表達(dá)式變?yōu)椋?/p>
F(A,B,C,D)=圖3-40例3.9卡諾圖 解首先,作出函數(shù)的卡諾圖。圖3-40例3.9卡諾圖753.5常用組合邏輯集成電路譯碼器 譯碼器是對(duì)具有一定含義的輸入進(jìn)行翻譯,將輸入代碼轉(zhuǎn)換成相應(yīng)輸出信號(hào)的一種組合邏輯電路。
1.二進(jìn)制譯碼器二進(jìn)制譯碼器一般有n個(gè)輸入變量,2n個(gè)輸出變量,每個(gè)輸出變量對(duì)應(yīng)一個(gè)最小項(xiàng)。二進(jìn)制譯碼器一般有一個(gè)或者多個(gè)使能輸入端,當(dāng)使能輸入端為規(guī)定的有效電平時(shí),二進(jìn)制譯碼器處于工作狀態(tài)。從功能上講,當(dāng)二進(jìn)制譯碼器處于工作狀態(tài)時(shí),一旦輸入變量的取值確定以后,僅有一個(gè)輸出端為有效電平,其余的(2n-1)個(gè)輸出端為無(wú)效電平。如果有效電平是高電平,則無(wú)效電平是低電平,或者相反。3.5常用組合邏輯集成電路譯碼器76表3-774LS138的真值表圖3-41
74LS138二進(jìn)制譯碼器表3-774LS138的真值表圖3-4174LS1377
由表3-7可知,74LS138有3個(gè)輸入端C、B和A,8個(gè)輸出端~
和以及3個(gè)使能端G1、和。當(dāng)G1=1、和均為“0”時(shí),74LS138處于工作狀態(tài)。當(dāng)輸入變量CBA為“000”時(shí),輸出端=0,其他的輸出端的輸出都為“1”;當(dāng)輸入變量CBA為“001”時(shí),輸出端=0,其他的輸出端的輸出都為“1”。可以得到每個(gè)輸出的邏輯函數(shù)為:,,…,,即74LS138的每一個(gè)輸出變量。注意,在74LS138中變量A處在最右邊的位置。 由于74LS138譯碼器的每一個(gè)輸出變量,因此使用74LS138譯碼器可以實(shí)現(xiàn)三變量的邏輯函數(shù)。 由表3-7可知,74LS138有3個(gè)輸入端C、B和A,78例3-10使用74LS138實(shí)現(xiàn)一位全加器功能。 解:第1步,G1接5V,和接地(GND)。 第2步,寫出一位全加器的本位和Si以及進(jìn)位Ci的表達(dá)式。Si(Ai,Bi,Ci-1)=∑m(1,2,4,7)==Ci(Ai,Bi,Ci-1)=∑m(3,5,6,7)==
為了使用74LS138譯碼實(shí)現(xiàn)一位全加器,將74LS138譯碼器的輸入變量C、B、A分別作為一位全加器的三個(gè)變量Ai、Bi和Ci-1。例3-10使用74LS138實(shí)現(xiàn)一位全加器功能。79 第3步,畫出邏輯電路圖(見圖3-42)。圖3-42例3-10的邏輯電路圖 第3步,畫出邏輯電路圖(見圖3-42)。圖3-42例380例3-11用74LS138譯碼器和“與非”門實(shí)現(xiàn)邏輯函數(shù):F(A,B,C,D)=∑m(2,4,6,8,10,12,14)。 解:主要是如何用3∶8線譯碼器實(shí)現(xiàn)4∶16線譯碼器的功能的問題??山柚?4LS138的使能輸入端來(lái)實(shí)現(xiàn),方法是用譯碼器的一個(gè)使能端作為譯碼輸入端,將兩個(gè)3∶8線譯碼器擴(kuò)展成4∶16線譯碼器。 先將表達(dá)式變換為:
=然后,按圖3-43進(jìn)行連接即可。圖3-43例3-11的邏輯電路圖例3-11用74LS138譯碼器和“與非”門實(shí)現(xiàn)邏輯函數(shù):812.二-十進(jìn)制譯碼器 二-十進(jìn)制譯碼器的功能是將4位BCD碼的10組代碼翻譯成10個(gè)十進(jìn)制數(shù)字符號(hào)對(duì)應(yīng)的輸出信號(hào)。常用芯片74LS42是一個(gè)將8421碼轉(zhuǎn)換成十進(jìn)制數(shù)字的譯碼器,圖3-44給出了74LS42芯片邏輯電路圖,圖3-45給出了74LS42芯片引腳圖和邏輯符號(hào)。2.二-十進(jìn)制譯碼器 二-十進(jìn)制譯碼器的功能82圖3-4474LS42芯片邏輯電路圖圖3-4574LS42芯片引腳圖和邏輯符號(hào)圖3-4474LS42芯片邏輯電路圖圖3-4574LS83表3-874LS42譯碼器的功能表表3-874LS42譯碼器的功能表843.數(shù)字顯示譯碼器在數(shù)字系統(tǒng)中使用的是二進(jìn)制數(shù),有時(shí)需要將數(shù)字系統(tǒng)中的二進(jìn)制數(shù)用十進(jìn)制數(shù)的形式顯示出來(lái),因此以十進(jìn)制數(shù)顯示數(shù)字系統(tǒng)中的二進(jìn)制數(shù)是不可缺少的邏輯電路。顯示數(shù)字的邏輯電路一般由計(jì)數(shù)器、譯碼器和數(shù)碼顯示器組成,如圖3-46所示。圖3-46顯示數(shù)字邏輯電路的結(jié)構(gòu)框圖3.數(shù)字顯示譯碼器在數(shù)字系統(tǒng)中使用的是85
在圖3-46中,計(jì)數(shù)器提供二進(jìn)制數(shù);譯碼器是稱為七段數(shù)字譯碼器的邏輯電路,七段數(shù)字譯碼器用于譯碼并驅(qū)動(dòng)數(shù)碼顯示器,共同完成以十進(jìn)制數(shù)形式顯示二進(jìn)制數(shù)的功能;數(shù)碼顯示器是七段數(shù)碼顯示器,用于顯示一位十進(jìn)制數(shù)。圖3-47七段式數(shù)字顯示器(分別是七段式數(shù)字顯示器正面外形圖、發(fā)光段組合發(fā)光二極管共陽(yáng)極連接、共陰極連接)在圖3-46中,計(jì)數(shù)器提供二進(jìn)制數(shù);譯86圖3-4874LS47譯碼器的邏輯電路圖圖3-4874LS47譯碼器的邏輯電路圖87
表3-974LS47譯碼器的功能表 表3-974LS47譯碼器的88
為滅零輸入端,用來(lái)熄滅無(wú)意義0的顯示。為熄滅輸入端/滅零輸出端,當(dāng)=0時(shí),無(wú)論其他輸入如何,顯示管七段均熄滅。利用熄滅控制功能,可以在不需要觀察時(shí)全部熄滅顯示器來(lái)降低系統(tǒng)功耗。與共用一個(gè)引腳,當(dāng)=0且輸入碼為0時(shí),為0,不顯示數(shù)字0,通常用來(lái)把有效數(shù)字前面的0滅掉。當(dāng)控制信號(hào)均為1時(shí),譯碼器完成正常譯碼顯示功能。圖3-49八位數(shù)字顯示系統(tǒng)的滅零控制為滅零輸入端,用來(lái)熄滅無(wú)意義0的顯示。圖3-89圖3-50共陽(yáng)七段數(shù)碼管與74LS47譯碼器的連接圖3-50共陽(yáng)七段數(shù)碼管與74LS47譯碼器的連接90圖3-51共陰七段數(shù)碼管與74LS48譯碼器的連接圖3-51共陰七段數(shù)碼管與74LS48譯碼器的連接91 將某一個(gè)輸入信號(hào)通過(guò)組合邏輯電路轉(zhuǎn)換為一個(gè)具有特定含義的代碼輸出,這個(gè)過(guò)程稱為編碼。具有編碼功能的邏輯電路稱為編碼器。編碼器一般有若干個(gè)輸入,在某一個(gè)時(shí)刻,只有一個(gè)輸入信號(hào)被轉(zhuǎn)換為編碼輸出。 將某一個(gè)輸入信號(hào)通過(guò)組合邏輯電路轉(zhuǎn)換為一個(gè)具921、開關(guān)式8421BCD編碼器圖3-52開關(guān)式8421BCD編碼器邏輯電路圖1、開關(guān)式8421BCD編碼器圖3-52開關(guān)式8421B93表3-10開關(guān)式8421BCD編碼器真值表表3-10開關(guān)式8421BCD編碼器真值表942.優(yōu)先編碼器優(yōu)先編碼器的輸入信號(hào)之間存在著高與低的級(jí)別關(guān)系,較高級(jí)別的輸入信號(hào)能夠屏蔽較低別的輸入信號(hào)。例如,當(dāng)有一個(gè)較低級(jí)別的輸入信號(hào)給優(yōu)先編碼器的時(shí)候,輸出端是該較低級(jí)別輸入信號(hào)的編碼。如果此時(shí)有一個(gè)較高級(jí)別的輸入信號(hào)輸入到優(yōu)先編碼器,則它的輸出端就不是較低級(jí)別輸入信號(hào)的編碼,而是較高級(jí)別輸入信號(hào)的編碼。優(yōu)先編碼器可以多片連接在一起使用,稱為級(jí)聯(lián)。2.優(yōu)先編碼器優(yōu)先編碼器的輸入信號(hào)之間95
圖3-5374LS148優(yōu)先權(quán)編碼器邏輯電路圖和邏輯符號(hào)圖 圖3-5374LS148優(yōu)先權(quán)編碼器邏輯電路圖和邏輯96表3-11優(yōu)先編碼器74LS148的真值表表3-11優(yōu)先編碼器74LS148的真值表97
用于多片74LS148級(jí)聯(lián)。如果是使用多片優(yōu)先權(quán)編碼器,端連接另一片74LS148的端。在級(jí)聯(lián)中,74LS148優(yōu)先編碼器使用輸出為高電平,阻止級(jí)別低的優(yōu)先級(jí)編碼器工作。圖3-54兩片74LS148級(jí)聯(lián)構(gòu)成16個(gè)優(yōu)先級(jí)編碼器用于多片74LS148級(jí)聯(lián)。如果是使用98數(shù)據(jù)選擇器是一種多路輸入,單輸出的組合邏輯電路。它的邏輯功能是從多路輸入中選擇一路輸入送到輸出端輸出,所選擇的輸入由輸入選擇控制端決定。如果一個(gè)數(shù)據(jù)選擇器有2n個(gè)輸入端,則要有n個(gè)輸入選擇控制端。常用的數(shù)據(jù)選擇有4路選擇器、8路選擇器和16路選擇器。數(shù)據(jù)選擇器是一種多路輸入,單輸出的組合9974LS151的邏輯符號(hào)圖表3-1274LS151真值表74LS151的邏輯符號(hào)圖表3-1274LS151真值表100從表3-11表可知,當(dāng)使能端為“1”時(shí),74LS151處在非工作狀態(tài)。當(dāng)為“0”時(shí),如果CBA=010時(shí),Y=D2,,說(shuō)明D2輸入端上的數(shù)據(jù)被選擇并且從Y出端送出。74LS151的邏輯函數(shù)表達(dá)式為Y(C,B,A)=
+
+
+
+
+
+
+
=
類似地,可以寫出2n路選擇器的輸出表達(dá)式
從表3-11表可知,當(dāng)使能端為“1”時(shí),7101
從使用的角度,數(shù)據(jù)選擇器除了具有從多路輸入中選擇一路輸入送到輸出端輸出的功能外,還可以使用數(shù)據(jù)選擇器實(shí)現(xiàn)邏輯函數(shù)。使用數(shù)據(jù)選擇器實(shí)現(xiàn)邏輯函數(shù)的方法是首先要確定把邏輯函數(shù)中哪些變量是作為選擇控制端,然后確定8個(gè)數(shù)據(jù)輸入端的數(shù)據(jù)。例3-12使用74LS151實(shí)現(xiàn)F(A2,A1,A0)=∑m(1,2,3,7)解:根據(jù)題目要求,使用74LS151實(shí)現(xiàn)邏輯函數(shù)F(A2,A1,A0)=∑m(1,2,3,7),首先要確定邏輯函數(shù)F(A2,A1,A0)中的3個(gè)變量A2、A1和A0哪個(gè)作為選擇控制端。把邏輯函數(shù)F(A2,A1,A0)中的3個(gè)變量A2、A1和A0要分別作為C、B和A的輸入,即C=A2,B=A1,A=A0。從使用的角度,數(shù)據(jù)選擇器除了具有從多路輸102
再來(lái)確定數(shù)據(jù)輸入端D0、D1、…D7的數(shù)據(jù)。根據(jù)邏輯函數(shù)F(A2,A1,A0)的表達(dá)式,當(dāng)A2A1A0=001、或者010、011、111時(shí),邏輯函數(shù)F(A2,A1,A0)的值為1。因此,數(shù)據(jù)輸入端D1=1、D2=1、D3=1、D7=1,其它數(shù)據(jù)輸入端為0。也就是,A2A1A0=001、或者010、011、111時(shí),分別把數(shù)據(jù)輸入端D1=1、D2=1、D3=1、D7=1數(shù)據(jù)送到輸出端Y輸出,達(dá)到用74LS151實(shí)現(xiàn)F(A2,A1,A0)=∑m(1,2,3,7)的目的。圖3-56例3-12的邏輯圖 再來(lái)確定數(shù)據(jù)輸入端D0、D1、…D7的103數(shù)據(jù)分配器又稱多路分配器(Demultiplexer),常用DEMUX表示。數(shù)據(jù)分配器的結(jié)構(gòu)與數(shù)據(jù)選擇器正好相反,它是一種單輸入、多輸出組合邏輯部件,由選擇控制變量決定輸入從哪一路輸出。圖3-574路DEMUX的邏輯電路圖和邏輯符號(hào)數(shù)據(jù)分配器又稱多路分配器(Demultiplexer)104由功能表可知,4路DEMUX的輸出表達(dá)式為:表3-134路DEMUX的功能表由功能表可知,4路DEMUX的輸出表達(dá)式為:表3-134路105由此可見,數(shù)據(jù)分配器與譯碼器的功能和結(jié)構(gòu)相似,一般可以相互替代。圖3-58給出了用74LS138譯碼器部分譯碼控制端作為數(shù)據(jù)輸入端實(shí)現(xiàn)原碼和反碼兩種輸出的8路數(shù)據(jù)分配器。圖3-5874LS138譯碼器實(shí)現(xiàn)的8路數(shù)據(jù)分配器由此可見,數(shù)據(jù)分配器與譯碼器的功能和結(jié)構(gòu)相似,一般可以相互106數(shù)據(jù)分配器常與數(shù)據(jù)選擇器聯(lián)用,以實(shí)現(xiàn)多通道數(shù)據(jù)分時(shí)傳送。圖3-59所示是利用一根數(shù)據(jù)傳輸線分時(shí)傳送8路數(shù)據(jù)的示意圖,在公共選擇控制變量ABC的控制下,實(shí)現(xiàn)Di-Fi的傳送(i=0~7)。圖3-59數(shù)據(jù)分配器與數(shù)據(jù)選擇器實(shí)現(xiàn)8路數(shù)據(jù)分時(shí)傳輸數(shù)據(jù)分配器常與數(shù)據(jù)選擇器聯(lián)用,以實(shí)現(xiàn)多通道數(shù)據(jù)分時(shí)傳送。圖31071.串行進(jìn)位加法器如果要完成多位二進(jìn)制數(shù)相加,可以使用多個(gè)一位全加器串接起來(lái)構(gòu)成。在這種加法器中,低位運(yùn)算完成后,高位接收低位的進(jìn)位,高位再進(jìn)行一次運(yùn)算。因此,其進(jìn)位是由低位向高位一級(jí)一級(jí)的進(jìn)行傳遞,該加法器稱為串行加法器。串行加法器由于進(jìn)位是逐級(jí)傳遞,因而影響了運(yùn)算器的速度。圖3-60四位串行加法器1.串行進(jìn)位加法器圖3-60四位串行加法器1082.超前進(jìn)位加法器超前進(jìn)位加法器主要改進(jìn)進(jìn)位的方式。在超前進(jìn)位加法器中,如果出現(xiàn)由于低位的兩個(gè)二進(jìn)制數(shù)相加對(duì)它的高位產(chǎn)生進(jìn)位,則不用逐級(jí)傳遞向高位產(chǎn)生進(jìn)位,而是直接對(duì)這個(gè)高位產(chǎn)生進(jìn)位。這種進(jìn)位方式稱超前進(jìn)位。采用超前進(jìn)位的加法器稱超前進(jìn)位加法器。采用超前進(jìn)位,加法器中的每一個(gè)全加器之間就不能采用串接連接,即高位全加器進(jìn)位位Ci不能使用低位的進(jìn)位位Ci-1。也就是,需要重新為加法器中的每一位全加器的進(jìn)位輸出端Ci設(shè)計(jì)邏輯電路。2.超前進(jìn)位加法器超前進(jìn)位加法器主要改進(jìn)進(jìn)位的方式109 這里以圖3-60為例,設(shè)計(jì)C4、C3、C2、C1的進(jìn)位表達(dá)式,最后得到C4、C3、C2、C1的邏輯電路圖。為了得到C4、C3、C2、C1的邏輯電路圖,首先,寫出第i位進(jìn)位的邏輯函數(shù)表達(dá)式,然后推導(dǎo)出C4、C3、C2和C1的表達(dá)式。
=
令:Gi=AiBi,Pi=Ai
Bi則:Ci=Gi+PiCi-1式中,Gi稱為進(jìn)位產(chǎn)生函數(shù)。當(dāng)?shù)趇位的Ai和Bi都為1時(shí),AiBi=1,它表示不論低位有沒有進(jìn)位,本位有進(jìn)位產(chǎn)生,即Ci=1。Pi稱為進(jìn)位傳遞函數(shù)。當(dāng)?shù)趇位的Ai或Bi中只有一個(gè)為1時(shí),Ai⊕Bi=1,如果低位Ci-1=1有進(jìn)位,則Ci=1。如果低位Ci-1=0,則Ci=0。這樣低位的進(jìn)位是1或者是0時(shí),都能傳遞到第i位的進(jìn)位輸出端Ci。 這里以圖3-60為例,設(shè)計(jì)C4、C3、C2、C1的進(jìn)位表達(dá)110當(dāng)i=1、2、3、4時(shí),C4、C3、C2、C1的進(jìn)位表達(dá)式為
C1=G1+P1C0 C2=G2+P2C1 C3=G3+P3C2 C4=G4+P4C3
把上述C1代入到C2,C2代入到C3,C3代入到C4。C1、C2、C3、C4的表達(dá)式如下;
C1=G1+P1C0 C2=G2+P2C1=G2+P2G1+P2P1C0 C3=G3+P3C2=G3+P3G2+P3P2G1+P3P2P1C0 C4=G4+P4C3=G4+P4G3+P4P3G2+P4P3P2G1+P4P3P2P1C0當(dāng)i=1、2、3、4時(shí),C4、C3、C2、C1的進(jìn)位表達(dá)111
由上述的表達(dá)式可知,進(jìn)位Ci只與相加的二個(gè)四位二進(jìn)制數(shù)和C0有關(guān),而與低位的進(jìn)位Ci-1無(wú)關(guān)。 通過(guò)上面的討論可知,進(jìn)位位C3表達(dá)式中包含了C3產(chǎn)生進(jìn)位所有的可能性,進(jìn)位C3不用低位全加器的進(jìn)位傳遞進(jìn)位,而是由C3=G3+P3C2=G3+P3G2+P3P2G1+P3P2P1C0產(chǎn)生。其它進(jìn)位位產(chǎn)生的原理也是如此,分別用它們的表達(dá)式產(chǎn)生。因此使用上述進(jìn)位表達(dá)式設(shè)計(jì)邏輯電路可以加快有四位全加器構(gòu)成的加法器中進(jìn)位產(chǎn)生的速度。另外進(jìn)位位是由硬件邏輯電路構(gòu)成,因而提高了全加器進(jìn)位的速度。由上述的表達(dá)式可知,進(jìn)位Ci只與相加的二個(gè)四112圖3-61具有超前進(jìn)位的四位二進(jìn)制加法器74LS283(邏輯符號(hào)圖和電路圖)圖3-61具有超前進(jìn)位的四位二進(jìn)制加法器74LS283(113
四位二進(jìn)制加法器可以完成加法運(yùn)算。在數(shù)據(jù)輸入端加上門電路可以完成減法運(yùn)算、左移和右移運(yùn)算、求反運(yùn)算等操作。例3-13使用四位二進(jìn)制加法器74LS283設(shè)計(jì)一個(gè)能夠?qū)λ奈欢M(jìn)制數(shù)進(jìn)行加法和減法運(yùn)算。解:74LS283能夠完成兩個(gè)四位二進(jìn)制數(shù)的加法運(yùn)算,在運(yùn)算中由于位數(shù)不多,沒有考慮把數(shù)符也參加一起運(yùn)算。使用74LS283可以進(jìn)行A+B運(yùn)算。如果使用72LS283進(jìn)行A-B的減法運(yùn)算,則可將其轉(zhuǎn)換為[A]補(bǔ)+[-B]補(bǔ)運(yùn)算即可。A是正數(shù),它的補(bǔ)碼是A的四位二進(jìn)制數(shù)本身。[-B]補(bǔ)是B的每一位數(shù)符求反,在最低位數(shù)符上加上1。四位二進(jìn)制加法器可以完成加法運(yùn)算。在數(shù)據(jù)輸入114數(shù)字邏輯組合邏輯電路數(shù)字邏輯組合邏輯電路115(優(yōu)選)數(shù)字邏輯組合邏輯電路(優(yōu)選)數(shù)字邏輯組合邏輯電路116根據(jù)電路集成度規(guī)模分類類別集成度應(yīng)用電路小規(guī)模集成電路(SSI)TTL系列(1~10)門/片MOS系列(10~100)元件/片通常為基本邏輯單元電路,如邏輯門電路,觸發(fā)器等。中規(guī)模集成電路(MSI)TTL系列(10~100)門/片MOS系列(100~1000)元件/片通常為邏輯功能部件,如譯碼器、編碼器、計(jì)數(shù)器等。大規(guī)模集成電路(LSI)TTL系列(100~1000)門/片MOS系列(1000~10000)元件/片通常為一個(gè)小的數(shù)字系統(tǒng)或子系統(tǒng),如CPU、存儲(chǔ)器等。超大規(guī)模集成電路(VLSI)TTL系列>1000門/片MOS系列>1萬(wàn)元件/片通常可構(gòu)成一個(gè)完整的數(shù)字系統(tǒng),如單片微處理機(jī)。根據(jù)電路集成度規(guī)模分類類別集成度應(yīng)用電路小規(guī)模集成電路T117
1.邏輯電平在數(shù)字電路中,用邏輯電
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 公司分期手機(jī)合同范例
- 微商控價(jià)合同范例
- 印刷合同材料上漲合同范例
- 中醫(yī)婦科學(xué)總結(jié)完美打印版
- 塑料生產(chǎn)材料采購(gòu)合同范例
- 房建粉刷合同范例
- 家庭賓館出租合同模板
- 娛樂玩具轉(zhuǎn)讓合同范例
- 公司正規(guī)勞務(wù)合同范例
- 抵押寄賣行合同范例
- GB/T 5668.1-1995旋耕機(jī)械
- GB/T 3634.2-2011氫氣第2部分:純氫、高純氫和超純氫
- 心理疏導(dǎo)與調(diào)節(jié)方法課件
- 冷軋硅鋼生產(chǎn)工藝流程與設(shè)備軋鋼部技術(shù)講座
- 維生素D教學(xué)講解課件
- 《寒號(hào)鳥》-教學(xué)講解課件
- 全國(guó)中小學(xué)美術(shù)優(yōu)質(zhì)課一等獎(jiǎng)《制作樹葉貼畫》課件
- 燈具簡(jiǎn)介課件
- 潔凈廠房監(jiān)理實(shí)施細(xì)則
- 《突發(fā)事件應(yīng)對(duì)法》考試題庫(kù)(附答案)
- 水火箭的制作發(fā)射課件
評(píng)論
0/150
提交評(píng)論