數(shù)字電子技術(shù)總復(fù)習(xí)課件_第1頁(yè)
數(shù)字電子技術(shù)總復(fù)習(xí)課件_第2頁(yè)
數(shù)字電子技術(shù)總復(fù)習(xí)課件_第3頁(yè)
數(shù)字電子技術(shù)總復(fù)習(xí)課件_第4頁(yè)
數(shù)字電子技術(shù)總復(fù)習(xí)課件_第5頁(yè)
已閱讀5頁(yè),還剩37頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、卡諾圖化簡(jiǎn)步驟:

------用卡諾圖表示邏輯函數(shù)

------找出可合并的最小項(xiàng)(即畫(huà)圈)

------化簡(jiǎn)后的乘積項(xiàng)相加 (項(xiàng)數(shù)最少,每項(xiàng)因子最少)畫(huà)圈原則:1)能大則大---每個(gè)圈包含的最小項(xiàng)個(gè)數(shù)越多越好(但個(gè)數(shù)滿(mǎn)足2n個(gè));2)能少則少---圈的數(shù)目越少越好;3)重復(fù)有新---每圈至少包含一個(gè)其他圈所未包含的最小項(xiàng);4)一個(gè)不漏---不能漏掉任何一個(gè)最小項(xiàng)。1、卡諾圖化簡(jiǎn)步驟:畫(huà)圈原則:1)能大則大---每個(gè)圈包含的無(wú)關(guān)項(xiàng)的表示方法真值表中,用“×”或“Φ”表示;表達(dá)式中,可令無(wú)關(guān)項(xiàng)=0;(或全體無(wú)關(guān)項(xiàng)之和=0)卡諾圖中,對(duì)應(yīng)方格內(nèi)填“×”或“Φ”。含有無(wú)關(guān)項(xiàng)的邏輯函數(shù)還可以表示成如下形式:卡諾圖法:有利于化簡(jiǎn)的×,當(dāng)作1處理;不利于化簡(jiǎn)的×,當(dāng)作0處理。無(wú)關(guān)項(xiàng)的表示方法真值表中,用“×”或“Φ”表示;表達(dá)式中,可一、門(mén)電路的基本概念第三章與非 或非 與或非掌握正負(fù)邏輯體制的概念。一、門(mén)電路的基本概念第三章與非 或非 與或非3二、CMOS門(mén)電路⒈掌握CMOS反相器的電路結(jié)構(gòu)、電壓電流傳輸特性、輸出特性、輸入端保護(hù)措施、主要參數(shù)。⒉注意掌握CMOS與非門(mén)、或非門(mén)的連接規(guī)律。⒊掌握OD門(mén)引出的意義。⒋掌握三態(tài)門(mén)的工作原理、特點(diǎn),特別是其在電路中對(duì)電路工作狀態(tài)的控制作用。5.會(huì)根據(jù)CMOS門(mén)電路結(jié)構(gòu)判斷CMOS電路的邏輯功能。6.掌握TTL與CMOS門(mén)電路功能比較及使用時(shí)注意問(wèn)題。重點(diǎn)題目:3.3,

3.8,3.15,3.20,3.29二、CMOS門(mén)電路重點(diǎn)題目:3.3,4三、TTL門(mén)電路⒈掌握TTL反相器的電路結(jié)構(gòu)、傳輸特性、輸入及輸出特性、輸入端負(fù)載特性;主要參數(shù)(噪聲容限、扇出系數(shù)等)。⒉注意掌握TTL反相器、與非門(mén)、或非門(mén)的電路結(jié)構(gòu)區(qū)別,會(huì)根據(jù)輸入端的不同輸入情況判斷輸出狀態(tài)。⒊掌握OC門(mén)引出的意義。⒋掌握三態(tài)門(mén)的工作原理、特點(diǎn),特別是其在電路中對(duì)電路工作狀態(tài)的控制作用。⒌會(huì)判斷TTL電路的邏輯功能。重點(diǎn)題目:3.1,3.3,3.8,3.14,3.18,3.19,3.29及課件中討論題。三、TTL門(mén)電路重點(diǎn)題目:3.1,3.3,3.8,5第四章四大重點(diǎn)內(nèi)容:⒈組合邏輯電路基本概念;⒉組合邏輯電路的分析;⒊組合邏輯電路的設(shè)計(jì);①用SSI門(mén)電路實(shí)現(xiàn)組合邏輯電路;②用MSI門(mén)電路實(shí)現(xiàn)組合邏輯電路。⒋常用中規(guī)模集成組合邏輯電路。(譯碼器、數(shù)據(jù)選擇器、加法器)重要習(xí)題:小測(cè)驗(yàn)題目、作業(yè)、4.14,4.21第四章四大重點(diǎn)內(nèi)容:重要習(xí)題:小測(cè)驗(yàn)題目、作業(yè)、4.14,46

第一大重點(diǎn):基本概念1、邏輯電路分類(lèi):①組合邏輯電路②時(shí)序邏輯電路2、組合邏輯電路的特點(diǎn):①動(dòng)作特點(diǎn):每一時(shí)刻的輸出僅取決于該時(shí)刻的輸入,與電路原來(lái)的狀態(tài)無(wú)關(guān);②電路結(jié)構(gòu)特點(diǎn):不包含記憶單元(或存儲(chǔ)單元。)

第二大重點(diǎn):組合邏輯電路的分析步驟:根據(jù)電路→寫(xiě)出輸出表達(dá)式→化簡(jiǎn)(為使寫(xiě)真值表簡(jiǎn)單)→寫(xiě)出真值表→說(shuō)明功能。第一大重點(diǎn):基本概念7

第三大重點(diǎn):組合邏輯電路的設(shè)計(jì)設(shè)計(jì):已知實(shí)際邏輯問(wèn)題→求實(shí)現(xiàn)該邏輯功能的最簡(jiǎn)邏輯電路步驟:實(shí)際邏輯問(wèn)題→邏輯抽象→邏輯真值表→邏輯函數(shù)式→根據(jù)要求選定所用器件:1、若選用SSI,化簡(jiǎn)函數(shù)→變換函數(shù)→畫(huà)出實(shí)現(xiàn)電路;2、若選用MSI,變換函數(shù)→畫(huà)出實(shí)現(xiàn)電路。邏輯抽象任務(wù):1、分析事件的因果關(guān)系,確定輸入變量和輸出變量;2、定義邏輯狀態(tài)的含義:用0或1表示輸入和輸出的不同狀態(tài);3、根據(jù)給定的因果關(guān)系列出邏輯真值表。第三大重點(diǎn):組合邏輯電路的設(shè)計(jì)設(shè)計(jì)8

第四大重點(diǎn):重要中規(guī)模器件及應(yīng)用

譯碼器分二進(jìn)制譯碼器、十進(jìn)制譯碼器及字符顯示譯碼器,注意字符顯示譯碼器與字符顯示器的正確連接。二進(jìn)制譯碼器能產(chǎn)生輸入變量的全部最小項(xiàng)(或最小項(xiàng)的反函數(shù)),而任一組合邏輯函數(shù)總能表示成最小項(xiàng)之和的形式,所以,由n位二進(jìn)制譯碼器加上合適的門(mén)電路即可實(shí)現(xiàn)任何形式輸入變量數(shù)不大于n的組合邏輯函數(shù)。

一、譯碼器第四大重點(diǎn):重要中規(guī)模器件及應(yīng)用9

數(shù)據(jù)選擇器能夠從多路數(shù)字信息中任意選出所需要的一路信息作為輸出,至于選擇哪一路數(shù)據(jù)輸出,則完全由地址代碼組合決定。

數(shù)據(jù)選擇器具有標(biāo)準(zhǔn)與或表達(dá)式的形式,提供了地址變量的全部最小項(xiàng),并且一般情況下,Di可以當(dāng)作一個(gè)變量處理。例,八選一數(shù)據(jù)選擇器的表達(dá)式為:

用數(shù)據(jù)選擇器實(shí)現(xiàn)組合邏輯函數(shù)的步驟:選用數(shù)據(jù)選擇器→確定地址變量→對(duì)比要實(shí)現(xiàn)函數(shù)與數(shù)據(jù)選擇器輸出的表達(dá)式,求Di→畫(huà)連線圖。

二、數(shù)據(jù)選擇器數(shù)據(jù)選擇器能夠從多路數(shù)字信息中任意選出所需要的一10第五章1.觸發(fā)器的定義和功能特點(diǎn)。2.掌握基本SR鎖存器的電路結(jié)構(gòu)及工作原理。3.掌握各種邊沿觸發(fā)器的電路符號(hào)、邏輯功能、特性方程,注意異步置0端和異步置1端的作用特點(diǎn)。4.掌握不同功能觸發(fā)器之間的轉(zhuǎn)換方法。5.會(huì)畫(huà)各邏輯功能觸發(fā)器的時(shí)序波形圖。重要題型:畫(huà)波形題。本章做過(guò)的作業(yè)和課堂練習(xí)題。第五章1.觸發(fā)器的定義和功能特點(diǎn)。重要題型:畫(huà)波11觸發(fā)器的邏輯功能轉(zhuǎn)換觸發(fā)器邏輯功能轉(zhuǎn)換的步驟:1、寫(xiě)出已知觸發(fā)器和待求功能的觸發(fā)器二者的特性方程。2、令二者特性方程相等,得出邏輯功能轉(zhuǎn)換的表達(dá)式。3、畫(huà)邏輯圖。目前生產(chǎn)的時(shí)鐘控制觸發(fā)器只有JK觸發(fā)器和D觸發(fā)器。1、D→JKD:Q*=D;JK:即可實(shí)現(xiàn)轉(zhuǎn)換。2、D→T、T′D:Q*=D;T:即可實(shí)現(xiàn)轉(zhuǎn)換。一、由D觸發(fā)器→其他觸發(fā)器觸發(fā)器的邏輯功能轉(zhuǎn)換觸發(fā)器邏輯功能轉(zhuǎn)換的步驟:目前生產(chǎn)的時(shí)鐘二、由JK觸發(fā)器→其他觸發(fā)器1、JK→D

令J=D,K=D′即可實(shí)現(xiàn)轉(zhuǎn)換。2、JK→T令J=K=T即可實(shí)現(xiàn)轉(zhuǎn)換。二、由JK觸發(fā)器→其他觸發(fā)器1、JK→D第六章三大重點(diǎn)⒈時(shí)序邏輯電路的基本概念,寄存器和計(jì)數(shù)器的功能特點(diǎn)。⒉同步時(shí)序邏輯電路的分析(有輸入端時(shí),要分別分析)。⒊用74LS161或74LS160分析和設(shè)計(jì)任意進(jìn)制計(jì)數(shù)器。(M<N和M>N兩種情況)

同步時(shí)序邏輯電路的分析重點(diǎn)習(xí)題:6.2,6.3,6.6第六章三大重點(diǎn)同步時(shí)序邏輯電路的分析重點(diǎn)習(xí)題:614一、同步時(shí)序邏輯電路的分析方法回顧同步時(shí)序邏輯電路的分析:已知同步時(shí)序邏輯電路的邏輯圖,求邏輯功能。分析步驟:1、寫(xiě)出各觸發(fā)器的驅(qū)動(dòng)方程;2、寫(xiě)出各觸發(fā)器的狀態(tài)方程;3、寫(xiě)出輸出方程;4、畫(huà)出狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖;5、畫(huà)出時(shí)序波形圖;6、說(shuō)明邏輯功能;7、檢查電路能否自啟動(dòng)。一、同步時(shí)序邏輯電路的分析方法回顧同步時(shí)序邏輯電路的分析:15狀態(tài)轉(zhuǎn)換表的列寫(xiě)方法:1、把給定的電路初態(tài)和當(dāng)前的輸入變量取值代入該電路的狀態(tài)方程和輸出方程,得到電路的次態(tài)和輸出;2、以得到的次態(tài)作為新的初態(tài),連同此時(shí)的輸入變量取值,再代入狀態(tài)方程和輸出方程,得到新的次態(tài)和輸出,直到將電路中全部狀態(tài)轉(zhuǎn)換關(guān)系全部列成表格即可。狀態(tài)轉(zhuǎn)換圖:以圓圈表示電路的各個(gè)狀態(tài),以箭頭表示狀態(tài)的轉(zhuǎn)換方向,并在箭頭旁注明狀態(tài)轉(zhuǎn)換前的輸入變量取值和輸出值。時(shí)序圖:在一系列時(shí)鐘脈沖的作用下,電路的狀態(tài)和輸出隨時(shí)間變化的波形圖。狀態(tài)轉(zhuǎn)換表的列寫(xiě)方法:16二、任意進(jìn)制計(jì)數(shù)器的構(gòu)成方法題型小結(jié)1、M<N(用一片給定芯片及合適門(mén)電路,分析與設(shè)計(jì))(1)固定M進(jìn)制:掌握各種方法,注意標(biāo)明進(jìn)位端,寫(xiě)出有效狀態(tài)循環(huán)圖。(2)可控進(jìn)制:掌握兩種方法,注意標(biāo)明進(jìn)位端,寫(xiě)出有效狀態(tài)循環(huán)圖。2、M>N(用多片給定芯片及合適門(mén)電路,分析與設(shè)計(jì))(2)

M=N1×N2

或M≠

N1×N2:掌握整體清零法。注意標(biāo)明進(jìn)位端、說(shuō)明片間進(jìn)制、說(shuō)明分頻比。(注意161和160芯片在實(shí)現(xiàn)時(shí)的區(qū)別)(1)M=N1×N2:掌握兩種方法(串行進(jìn)位和并行進(jìn)位),注意標(biāo)明進(jìn)位端、說(shuō)明片間進(jìn)制、說(shuō)明分頻比、寫(xiě)出N1和N2進(jìn)制各自的有效狀態(tài)循環(huán)圖。二、任意進(jìn)制計(jì)數(shù)器的構(gòu)成方法題型小結(jié)1、M<N(用一片給17計(jì)數(shù)器設(shè)計(jì)部分重點(diǎn)習(xí)題3、用多片160或161實(shí)現(xiàn)M進(jìn)制計(jì)數(shù)器的方法;相關(guān)習(xí)題:6.11,6.12,6.14;1、用一片160或161實(shí)現(xiàn)M進(jìn)制計(jì)數(shù)器的方法;

相關(guān)習(xí)題:6.13,6.15,6.16;2、用一片160或161實(shí)現(xiàn)可控進(jìn)制計(jì)數(shù)器的方法;相關(guān)習(xí)題:6.18,6.19,6.20,6.21。計(jì)數(shù)器設(shè)計(jì)部分重點(diǎn)習(xí)題3、用多片160或161實(shí)現(xiàn)M進(jìn)制計(jì)數(shù)18第七章⒈掌握ROM、RAM的基本概念(定義、結(jié)構(gòu)、類(lèi)型、各類(lèi)型特點(diǎn)以及存儲(chǔ)容量、字?jǐn)?shù)(字節(jié)數(shù))、位數(shù)(字長(zhǎng))等概念。⒉掌握ROM和RAM的擴(kuò)展方法。⒊掌握用ROM和PLA分析和設(shè)計(jì)組合邏輯函數(shù)的方法。(會(huì)畫(huà)點(diǎn)陣,會(huì)分析點(diǎn)陣,會(huì)求點(diǎn)陣容量和存儲(chǔ)容量。)

重要習(xí)題:作業(yè)題第七章⒈掌握ROM、RAM的基本概念(定義、結(jié)構(gòu)、類(lèi)型、各類(lèi)19⒈掌握脈沖波形的有關(guān)概念;⒉掌握施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器、多諧振蕩器的特點(diǎn)及其用途、分析思路及典型電路的分析過(guò)程;⒊熟練掌握由555定時(shí)器實(shí)現(xiàn)上述功能的電路及分析方法。(特別是施密特觸發(fā)器和多諧振蕩器)第十章

重要習(xí)題:作業(yè)題及課堂講過(guò)的典型電路的分析。⒈掌握脈沖波形的有關(guān)概念;第十章重要習(xí)題:作業(yè)20一、了解A/D和D/A轉(zhuǎn)換的概念及轉(zhuǎn)換原理。二、熟練掌握衡量A/D和D/A轉(zhuǎn)換的性能指標(biāo)第11章數(shù)模和模數(shù)轉(zhuǎn)換轉(zhuǎn)換精度包括分辨率和轉(zhuǎn)換誤差。一、了解A/D和D/A轉(zhuǎn)換的概念及轉(zhuǎn)換原理。二、熟練掌握衡量211、卡諾圖化簡(jiǎn)步驟:

------用卡諾圖表示邏輯函數(shù)

------找出可合并的最小項(xiàng)(即畫(huà)圈)

------化簡(jiǎn)后的乘積項(xiàng)相加 (項(xiàng)數(shù)最少,每項(xiàng)因子最少)畫(huà)圈原則:1)能大則大---每個(gè)圈包含的最小項(xiàng)個(gè)數(shù)越多越好(但個(gè)數(shù)滿(mǎn)足2n個(gè));2)能少則少---圈的數(shù)目越少越好;3)重復(fù)有新---每圈至少包含一個(gè)其他圈所未包含的最小項(xiàng);4)一個(gè)不漏---不能漏掉任何一個(gè)最小項(xiàng)。1、卡諾圖化簡(jiǎn)步驟:畫(huà)圈原則:1)能大則大---每個(gè)圈包含的無(wú)關(guān)項(xiàng)的表示方法真值表中,用“×”或“Φ”表示;表達(dá)式中,可令無(wú)關(guān)項(xiàng)=0;(或全體無(wú)關(guān)項(xiàng)之和=0)卡諾圖中,對(duì)應(yīng)方格內(nèi)填“×”或“Φ”。含有無(wú)關(guān)項(xiàng)的邏輯函數(shù)還可以表示成如下形式:卡諾圖法:有利于化簡(jiǎn)的×,當(dāng)作1處理;不利于化簡(jiǎn)的×,當(dāng)作0處理。無(wú)關(guān)項(xiàng)的表示方法真值表中,用“×”或“Φ”表示;表達(dá)式中,可一、門(mén)電路的基本概念第三章與非 或非 與或非掌握正負(fù)邏輯體制的概念。一、門(mén)電路的基本概念第三章與非 或非 與或非24二、CMOS門(mén)電路⒈掌握CMOS反相器的電路結(jié)構(gòu)、電壓電流傳輸特性、輸出特性、輸入端保護(hù)措施、主要參數(shù)。⒉注意掌握CMOS與非門(mén)、或非門(mén)的連接規(guī)律。⒊掌握OD門(mén)引出的意義。⒋掌握三態(tài)門(mén)的工作原理、特點(diǎn),特別是其在電路中對(duì)電路工作狀態(tài)的控制作用。5.會(huì)根據(jù)CMOS門(mén)電路結(jié)構(gòu)判斷CMOS電路的邏輯功能。6.掌握TTL與CMOS門(mén)電路功能比較及使用時(shí)注意問(wèn)題。重點(diǎn)題目:3.3,

3.8,3.15,3.20,3.29二、CMOS門(mén)電路重點(diǎn)題目:3.3,25三、TTL門(mén)電路⒈掌握TTL反相器的電路結(jié)構(gòu)、傳輸特性、輸入及輸出特性、輸入端負(fù)載特性;主要參數(shù)(噪聲容限、扇出系數(shù)等)。⒉注意掌握TTL反相器、與非門(mén)、或非門(mén)的電路結(jié)構(gòu)區(qū)別,會(huì)根據(jù)輸入端的不同輸入情況判斷輸出狀態(tài)。⒊掌握OC門(mén)引出的意義。⒋掌握三態(tài)門(mén)的工作原理、特點(diǎn),特別是其在電路中對(duì)電路工作狀態(tài)的控制作用。⒌會(huì)判斷TTL電路的邏輯功能。重點(diǎn)題目:3.1,3.3,3.8,3.14,3.18,3.19,3.29及課件中討論題。三、TTL門(mén)電路重點(diǎn)題目:3.1,3.3,3.8,26第四章四大重點(diǎn)內(nèi)容:⒈組合邏輯電路基本概念;⒉組合邏輯電路的分析;⒊組合邏輯電路的設(shè)計(jì);①用SSI門(mén)電路實(shí)現(xiàn)組合邏輯電路;②用MSI門(mén)電路實(shí)現(xiàn)組合邏輯電路。⒋常用中規(guī)模集成組合邏輯電路。(譯碼器、數(shù)據(jù)選擇器、加法器)重要習(xí)題:小測(cè)驗(yàn)題目、作業(yè)、4.14,4.21第四章四大重點(diǎn)內(nèi)容:重要習(xí)題:小測(cè)驗(yàn)題目、作業(yè)、4.14,427

第一大重點(diǎn):基本概念1、邏輯電路分類(lèi):①組合邏輯電路②時(shí)序邏輯電路2、組合邏輯電路的特點(diǎn):①動(dòng)作特點(diǎn):每一時(shí)刻的輸出僅取決于該時(shí)刻的輸入,與電路原來(lái)的狀態(tài)無(wú)關(guān);②電路結(jié)構(gòu)特點(diǎn):不包含記憶單元(或存儲(chǔ)單元。)

第二大重點(diǎn):組合邏輯電路的分析步驟:根據(jù)電路→寫(xiě)出輸出表達(dá)式→化簡(jiǎn)(為使寫(xiě)真值表簡(jiǎn)單)→寫(xiě)出真值表→說(shuō)明功能。第一大重點(diǎn):基本概念28

第三大重點(diǎn):組合邏輯電路的設(shè)計(jì)設(shè)計(jì):已知實(shí)際邏輯問(wèn)題→求實(shí)現(xiàn)該邏輯功能的最簡(jiǎn)邏輯電路步驟:實(shí)際邏輯問(wèn)題→邏輯抽象→邏輯真值表→邏輯函數(shù)式→根據(jù)要求選定所用器件:1、若選用SSI,化簡(jiǎn)函數(shù)→變換函數(shù)→畫(huà)出實(shí)現(xiàn)電路;2、若選用MSI,變換函數(shù)→畫(huà)出實(shí)現(xiàn)電路。邏輯抽象任務(wù):1、分析事件的因果關(guān)系,確定輸入變量和輸出變量;2、定義邏輯狀態(tài)的含義:用0或1表示輸入和輸出的不同狀態(tài);3、根據(jù)給定的因果關(guān)系列出邏輯真值表。第三大重點(diǎn):組合邏輯電路的設(shè)計(jì)設(shè)計(jì)29

第四大重點(diǎn):重要中規(guī)模器件及應(yīng)用

譯碼器分二進(jìn)制譯碼器、十進(jìn)制譯碼器及字符顯示譯碼器,注意字符顯示譯碼器與字符顯示器的正確連接。二進(jìn)制譯碼器能產(chǎn)生輸入變量的全部最小項(xiàng)(或最小項(xiàng)的反函數(shù)),而任一組合邏輯函數(shù)總能表示成最小項(xiàng)之和的形式,所以,由n位二進(jìn)制譯碼器加上合適的門(mén)電路即可實(shí)現(xiàn)任何形式輸入變量數(shù)不大于n的組合邏輯函數(shù)。

一、譯碼器第四大重點(diǎn):重要中規(guī)模器件及應(yīng)用30

數(shù)據(jù)選擇器能夠從多路數(shù)字信息中任意選出所需要的一路信息作為輸出,至于選擇哪一路數(shù)據(jù)輸出,則完全由地址代碼組合決定。

數(shù)據(jù)選擇器具有標(biāo)準(zhǔn)與或表達(dá)式的形式,提供了地址變量的全部最小項(xiàng),并且一般情況下,Di可以當(dāng)作一個(gè)變量處理。例,八選一數(shù)據(jù)選擇器的表達(dá)式為:

用數(shù)據(jù)選擇器實(shí)現(xiàn)組合邏輯函數(shù)的步驟:選用數(shù)據(jù)選擇器→確定地址變量→對(duì)比要實(shí)現(xiàn)函數(shù)與數(shù)據(jù)選擇器輸出的表達(dá)式,求Di→畫(huà)連線圖。

二、數(shù)據(jù)選擇器數(shù)據(jù)選擇器能夠從多路數(shù)字信息中任意選出所需要的一31第五章1.觸發(fā)器的定義和功能特點(diǎn)。2.掌握基本SR鎖存器的電路結(jié)構(gòu)及工作原理。3.掌握各種邊沿觸發(fā)器的電路符號(hào)、邏輯功能、特性方程,注意異步置0端和異步置1端的作用特點(diǎn)。4.掌握不同功能觸發(fā)器之間的轉(zhuǎn)換方法。5.會(huì)畫(huà)各邏輯功能觸發(fā)器的時(shí)序波形圖。重要題型:畫(huà)波形題。本章做過(guò)的作業(yè)和課堂練習(xí)題。第五章1.觸發(fā)器的定義和功能特點(diǎn)。重要題型:畫(huà)波32觸發(fā)器的邏輯功能轉(zhuǎn)換觸發(fā)器邏輯功能轉(zhuǎn)換的步驟:1、寫(xiě)出已知觸發(fā)器和待求功能的觸發(fā)器二者的特性方程。2、令二者特性方程相等,得出邏輯功能轉(zhuǎn)換的表達(dá)式。3、畫(huà)邏輯圖。目前生產(chǎn)的時(shí)鐘控制觸發(fā)器只有JK觸發(fā)器和D觸發(fā)器。1、D→JKD:Q*=D;JK:即可實(shí)現(xiàn)轉(zhuǎn)換。2、D→T、T′D:Q*=D;T:即可實(shí)現(xiàn)轉(zhuǎn)換。一、由D觸發(fā)器→其他觸發(fā)器觸發(fā)器的邏輯功能轉(zhuǎn)換觸發(fā)器邏輯功能轉(zhuǎn)換的步驟:目前生產(chǎn)的時(shí)鐘二、由JK觸發(fā)器→其他觸發(fā)器1、JK→D

令J=D,K=D′即可實(shí)現(xiàn)轉(zhuǎn)換。2、JK→T令J=K=T即可實(shí)現(xiàn)轉(zhuǎn)換。二、由JK觸發(fā)器→其他觸發(fā)器1、JK→D第六章三大重點(diǎn)⒈時(shí)序邏輯電路的基本概念,寄存器和計(jì)數(shù)器的功能特點(diǎn)。⒉同步時(shí)序邏輯電路的分析(有輸入端時(shí),要分別分析)。⒊用74LS161或74LS160分析和設(shè)計(jì)任意進(jìn)制計(jì)數(shù)器。(M<N和M>N兩種情況)

同步時(shí)序邏輯電路的分析重點(diǎn)習(xí)題:6.2,6.3,6.6第六章三大重點(diǎn)同步時(shí)序邏輯電路的分析重點(diǎn)習(xí)題:635一、同步時(shí)序邏輯電路的分析方法回顧同步時(shí)序邏輯電路的分析:已知同步時(shí)序邏輯電路的邏輯圖,求邏輯功能。分析步驟:1、寫(xiě)出各觸發(fā)器的驅(qū)動(dòng)方程;2、寫(xiě)出各觸發(fā)器的狀態(tài)方程;3、寫(xiě)出輸出方程;4、畫(huà)出狀態(tài)轉(zhuǎn)換表、狀態(tài)轉(zhuǎn)換圖;5、畫(huà)出時(shí)序波形圖;6、說(shuō)明邏輯功能;7、檢查電路能否自啟動(dòng)。一、同步時(shí)序邏輯電路的分析方法回顧同步時(shí)序邏輯電路的分析:36狀態(tài)轉(zhuǎn)換表的列寫(xiě)方法:1、把給定的電路初態(tài)和當(dāng)前的輸入變量取值代入該電路的狀態(tài)方程和輸出方程,得到電路的次態(tài)和輸出;2、以得到的次態(tài)作為新的初態(tài),連同此時(shí)的輸入變量取值,再代入狀態(tài)方程和輸出方程,得到新的次態(tài)和輸出,直到將電路中全部狀態(tài)轉(zhuǎn)換關(guān)系全部列成表格即可。狀態(tài)轉(zhuǎn)換圖:以圓圈表示電路的各個(gè)狀態(tài),以箭頭表示狀態(tài)的轉(zhuǎn)換方向,并在箭頭旁注明狀態(tài)轉(zhuǎn)換前的輸入變量取值和輸出值。時(shí)序圖:在一系列時(shí)鐘脈沖的作用下,電路的狀態(tài)和輸出隨時(shí)間變化的波形圖。狀態(tài)轉(zhuǎn)換表的列寫(xiě)方法:37二、任意進(jìn)制計(jì)數(shù)器的構(gòu)成方法題型小結(jié)1、M<N(用一片給定芯片及合適門(mén)電路,分析與設(shè)計(jì))(1)固定M進(jìn)制:掌握各種方法,注意標(biāo)明進(jìn)位端,寫(xiě)出有效狀態(tài)循環(huán)圖。(2)可控進(jìn)制:掌握兩種方法,注意標(biāo)明進(jìn)位端,寫(xiě)出有效狀態(tài)循環(huán)圖。2、M>N(用多片給定芯片及合適門(mén)電路,分

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論