基于FPGA的智能電子搶答器的設計 (2)課件_第1頁
基于FPGA的智能電子搶答器的設計 (2)課件_第2頁
基于FPGA的智能電子搶答器的設計 (2)課件_第3頁
基于FPGA的智能電子搶答器的設計 (2)課件_第4頁
基于FPGA的智能電子搶答器的設計 (2)課件_第5頁
已閱讀5頁,還剩13頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

基于FPGA的智能電子搶答器的設計報告人:XXX學號:XXXXXX指導老師:XXX畢業(yè)設計答辯畢業(yè)設計答辯課題簡介:基于VHDL語言,并采用FPGA作為控制核心,設計一種四路智能電子搶答器,使其能夠實現正確顯示最先搶答的選手號碼,對答題時間進行l(wèi)00S的限時報警以及復位重新?lián)尨鸬墓δ?。具有電路簡單、操作方便、靈敏可靠等優(yōu)點。畢業(yè)設計答辯實施方案:利用VHDL硬件描述語言進行編程,我的這個設計主要包括七個模塊:判斷模塊,鎖存模塊,轉換模塊,掃描模塊,片選模塊,定時報警模塊和譯碼模塊。編程完成后,用QuartersII軟件進行編譯,驗證正確后再進行仿真。最后利用cyclone中的EP1C3T144C8制作成實際的系統(tǒng)進行測試。畢業(yè)設計答辯片選信號產生模塊SEL--sel.vhdLIBRARYIEEE;USEIEEESTD_LOGIC_1164.ALL;ENTITYSELISPORT(CLK:INSTD_LOGIC;a:OUTINTEGERRANGE0TO7);ENDSEL;ARCHITECTURESEL_ARCOFSELIS

BEGINPROCESS(CLK)VARIABLEAA:INTEGERRANGE0TO7;BEGINIFCLK'EVENTANDCLK='1'THENAA:=AA+1;ENDIF;A<=AA;ENDPROCESS;ENDSEL_ARC;鎖存器模塊LOCKB--lockb.vhdLIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYLOCKBISPORT(D1,D2,D3,D4:INSTD_LOGIC;CLK,CLR:INSTD_LOGIC;Q1,Q2,Q3,Q4,ALM:OUTSTD_LOGIC);ENDLOCKB;ARCHITECTURELOCK_ARCOFLOCKBISBEGINPROCESS(CLK)BEGINIFCLR='0'THENQ1<='0';Q2<='0';Q3<='0';Q4<='0';ALM<='0';ELSIFCLK'EVENTANDCLK='1'THENQ1<=D1;Q2<=D2;Q3<=D3;Q4<=D4;ALM<='1';ENDIF;ENDPROCESS;ENDLOCK_ARC;畢業(yè)設計答辯轉換模塊CH41A--ch41a..vhd

LIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYCH41AISPORT(D1,D2,D3,D4:INSTD_LOGIC;Q:OUTSTD_LOGIC_VECTOR(3DOWNTO0));ENDCH41A;ARCHITECTURECH41_ARCOFCH41AISBEGINPROCESS(D1,D2,D3,D4)VARIABLETMP:STD_LOGIC_VECTOR(3DOWNTO0);BEGINTMP:=D1&D2&D3&D4;CASETMPISWHEN"0111"=>Q<="0001";WHEN"1011"=>Q<="0010";WHEN"1101"=>Q<="0011";WHEN"1110"=>Q<="0100";WHENOTHERS=>Q<="1111";ENDCASE;ENDPROCESS;ENDCH41_ARC;3選1模塊CH31A--ch31a.vhdLIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;ENTITYCH31AISPORT(SEL:INSTD_LOGIC_VECTOR(2DOWNTO0);D1,D2,D3:INSTD_LOGIC_VECTOR(3DOWNTO0);Q:OUTSTD_LOGIC_VECTOR(3DOWNTO0));ENDCH31A;ARCHITECTURECH31_ARCOFCH31AIS

BEGINPROCESS(SEL,D1,D2,D3)BEGINCASESELISWHEN"000"=>Q<=D1;WHEN"001"=>Q<=D2;WHEN"111"=>Q<=D3;WHENOTHERS=>Q<="1111";ENDCASE;ENDPROCESS;ENDCH31_ARC;畢業(yè)設計答辯倒計時模塊COUNT

--count.vhdLIBRARYIEEE;USEIEEE.STD_LOGIC_1164.ALL;USEIEEE.STD_LOGIC_UNSIGNED.ALL;ENTITYCOUNTISPORT(CLK,EN:INSTD_LOGIC;H,L:OUTSTD_LOGIC_VECTOR(3DOWNTO0);SOUND:OUTSTD_LOGIC);ENDCOUNT;ARCHITECTURECOUNT_ARCOFCOUNTISBEGINPROCESS(CLK,EN)VARIABLEHH,LL:STD_LOGIC_VECTOR(3DOWNTO0);BEGINIFCLK'EVENTANDCLK='1'THENIFEN='1'THEN;

IFLL=0ANDHH=0THENSOUND<='1';ELSIFLL=0THENLL:="1001";HH:=HH-1;ELSELL:=LL-1;ENDIF;ELSESOUND<='0';HH:="1001";LL:="1001";ENDIF;ENDIF;H<=HH;L<=LL;ENDPROCESS;ENDCOUNT_ARC畢業(yè)設計答辯搶答器系統(tǒng)原理圖畢業(yè)設計答辯在QuartersII中對程序生成模塊,連接電路圖,可得到搶答器的頂層原理圖。畢業(yè)設計答辯頂層原理圖畢業(yè)設計答辯Feng搶答判斷模塊:Lockb鎖存模塊:畢業(yè)設計答辯Ch31a掃描模塊:Ch41a顯示轉換模塊:畢業(yè)設計答辯Count定時模塊:Sel片選模塊:畢業(yè)設計答辯結論本文介紹了基于FPGA的智

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論