講義課件教程_第1頁
講義課件教程_第2頁
講義課件教程_第3頁
已閱讀5頁,還剩2頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

5?CPU設實驗理解計算機指令流?線的協(xié)調?作原理,初步掌握流?線的設計原理2.深刻理解流?線寄存器在流?線實現(xiàn)3理解和掌握流?段的劃分、設計原理及其實現(xiàn)4.掌握運算器、寄存器堆、器、控制器在流??作?式下,有別于實驗?的設計?法5掌握流??式下,通過I/O端?與外部設備進實驗采?VerilogHDL在quartusⅡ中實現(xiàn)基本的具有20條MIPS指令的單周期CPU設計利?實驗提供的標準測試程序代碼,完成仿真測試利???編寫的程序代碼,在??設計的CPU上,實現(xiàn)對板載輸?開關或按鍵的狀態(tài)輸?處理結果,利?板載LED燈或7段LED數(shù)碼管顯?出來實驗DE1SOC實驗板套件1套萬?表1臺?波器1頂層實驗設計采?了如下圖所?的結inputresetn,clock,mem_clock;output[31:0]input[3:0]in_port0,in_port1;output[6:0]hex0,hex1,hex2,hex3,hex4,hex5;wire[31:0]out_port0,out_port1,wire[31:0] wire[31:0]wire[31:0]wire[31:0]wire[31:0]//registerwire[4:0]wire[3:0]wire[1:0]//freezePCandIF/IDwirewpcir;wirewirewirewire//IF/ID/MEMreadatnegedgeofclock. pipeifif_stage(pcsource,pc,bpc,da,jpc, pipeirinst_reg(pc4,ins,wpcir,clock,resetn,dpc4,inst);pipeididstage(mwreg,mrn,ern,ewreg,em2reg,mm2reg,dpc4,inst,pipederegdepipeemregem_reg(ewreg,em2reg,ewmem,ealu,eb,ern,clock,resetn,mwreg,pipememmemstage(mwmem,malu,mb,wmo,wm2reg,inport0,inport1,pipemwregmw_reg(mwreg,mm2reg,mmo,malu,mrn,clock,resetn,wwreg,muxx32wbreg[3:0]low0,high0,low1,high1,low2,high2;always@(*)high0=out_port0/low0=out_port0-high0*10; outport1/10;low1=out_port1-high1*10;high2=out_port2/10;low2=out_port2-high2*sevensegtrans0(low0,hex4);sevensegtrans1(high0,hex5);sevensegtrans2(low1,hex2);sevensegtrans3(high1,hex3);sevensegtrans4(low2,hex0);sevensegtrans5(high2,hex1);具體pipepc決定了當前應該賦給pc的值,這是?個D鎖存器,當wpcir=1且resetn!=0的時候才?種,rom通過輸?的pc獲取輸出的IF級和ID級之間的流?線寄存器模塊,當wpcir1且resetn!0的時候,D鎖存器將pc4賦值給dpc4,將ins賦reg?le和單周期的?致,cu中除去解決數(shù)據(jù)和控制的forwardA&B,以及控制停頓的wpcir,其余均與單周期流?線?致。值得注意的是,fwda,fwdb?來判斷是否有可以?轉發(fā)來解決的數(shù)據(jù),通過?個四modulemodulepipeid(mwreg,mrn,ern,ewreg,em2reg,mm2reg,dpc4,inst,inputwireinputwiremwreg,ewreg,em2reg,mm2reg,wwreg;inputwire[4:0]mrn,ern,wrn;inputwire[31:0]outputwiredwreg,dm2reg,dwmem,daluimm,dshift,djal,wpcir;outputwire[3:0]daluc;outputwire[31:0]da,db,dimm,bpc,jpc;outputwire[4:0]drn;outputwire[1:0]pcsource;wiredregrt,sext;//fromCU.wire[3:0]daluc_tmp;wire[4:0]drn_tmp;wirez=~|(da^db);wire[5:0]op=inst[31:26];wire[5:0]func=inst[5:0];wire[4:0]rs=inst[25:21];wire[4:0]rt=inst[20:16];wire[4:0]rd=inst[15:11];wire[31:0]sa={27'b0,inst[10:6]};//extendto32bitsfromsaforshiftwire[31:0]rf_outa,pipecucu(op,func,z,dwmem_tmp,dwreg_tmp,dregrt,dm2reg_tmp,daluc_tmp,dshifttmp,daluimm_tmp,pcsource,djal_tmp,regfilerf(rs,rt,wdi,wrn,wwreg,clock,resetn,rf_outa,rf_outb);assigndwreg=wpcir?dwreg_tmp:1'b0;assigndm2reg=wpcir?dm2reg_tmp:1'b0;assigndwmem=wpcir?dwmem_tmp:1'b0;assigndaluimm wpcir?daluimmtmp:1'b0;assigndshift=wpcir?dshift_tmp:1'b0;assigndjal=wpcir?djal_tmp:1'b0;assigndaluc=wpcir?daluc_tmp:4'b0;assigndrn assignjpc={dpc4[31:28],inst[25:0],1'b0,1'b0};wiree=sext&inst[15];wire[15:0]imm={16{e}};assigndimm {imm,inst[15:0]};wire[31:0]offset={imm[13:0],inst[15:0],1'b0,1'b0};assignbpc=dpc4+offset;//data//forwarding:1instructionbefore,R-type=>ealu(readybeforenegedgeofsystem//forwarding:2instructionsbefore,R-type=>malu(readybeforenegedgeofsystemwire[1:0]fwda,assignfwda[0]=(ewreg&~em2reg&ern==rs&ern!=0)|assignfwda[1]=(mwreg&~mm2reg&mrn==rs&ern!=rs&mrn!=0)|(mm2reg&mrn==rs&mrn!=0);assignfwdb[0] (ewreg&~em2reg&ernrt&ern!0)|(mm2reg&mrnrt&mrn!0);assignfwdb[1]=(mwreg&~mm2reg&mrn==rt&ern!=rt&mrn!=0)|wire[31:0]assignda dshift?sa:rfmux4x32forwarding_da(da_tmp,ealu,malu,mmo,fwda,da);mux4x32//neednottostop:2instruction//havetostop:1instructionbefore,assignwpcir=~(em2reg&((ern==rs)|(ern==rt))&//controlhazards:flushwhenj/jal/beq/bne. atnextEXE,ALU與單周期 致,增 MEM/WB線寄存器,當resetn!=0時,將MEM段的輸出賦給WB段的輸?,否則輸?變成0流?線流?線cpu可能會發(fā)?結構,數(shù)據(jù)和控制。本實驗要解決的是數(shù)據(jù)和控制數(shù)據(jù)及解決辦法。數(shù)據(jù)是指令之間會有數(shù)據(jù)相關的問題,?條指令沒有執(zhí)?完,下?條指令就 頓會??降低流?線cpu的效率,所以本實驗采?了內部前推的?法應對數(shù)據(jù)。內部前推有三種情況,alu的計算結果從EXE段推到ID段,alu的計算結果從MEM段推到ID段,lw指令從數(shù)據(jù)器讀出的 器的寫信號與wpcir做與運算。這?部分在ID段controlunit控制及解決辦法。MIPS指令集中有jr,beq,bne,j,jal會引起pc的轉移或跳轉,但是在跳轉過指令這次我實現(xiàn)的是減法器的功能匯編指令采?的寄存器地址需要與輸?端??致并將操作數(shù)與結果通過sw指令到輸出端?上。DEPTHDEPTH=64;%Memorydepthandwidtharerequired%WIDTH=32;%Enteradecimalnumber%ADDRESSRADIX HEX;%Addressandvalueradixesareoptional%DATA_RADIX=HEX;%EnterBIN,DEC,HEX,orOCT;unless%%otherwisespecified,radixes=HEX%0 ;%addi$2,$0,801 ;%addi$3,$0,842:200400c0;%addi$4,$0,c03:200500c4;%addi$5,$0,c44:8c8a0000;%lw$10,0($4)5:8cab0000;%lw$11,0($5)6 ;%addi$8,$10,07 ;

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論